<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> dsp+fpga

          Tensilica和Tallika共同發(fā)布安全SoC FPGA平臺(tái)

          • Tensilica公司和Tallika公司日前共同發(fā)布基于Tensilica公司Xtensa處理器IP核的可配置安全SoC FPGA/ASIC平臺(tái)。該完全經(jīng)過(guò)驗(yàn)證和硅驗(yàn)證的硬件/軟件平臺(tái)對(duì)于任意一個(gè)需要完整RSA實(shí)現(xiàn)方案(包括加密、解密、密鑰對(duì)生成加速)和/或集成了硬件安全功能的SoC設(shè)計(jì)團(tuán)隊(duì)而言皆是理想選擇。 Tallika安全解決方案包括一顆Tensilica帶有32位AHB/APB骨干總線的Xtensa處理器IP核以及Tallika公司基于鏈表結(jié)構(gòu)的DMA控制器,后者集成了其安全I(xiàn)P核模塊
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Tensilica  Tallika  FPGA  MCU和嵌入式微處理器  

          ACTEL FPGA挑戰(zhàn)0.1毫瓦

          • 為了應(yīng)對(duì)當(dāng)今便攜式設(shè)計(jì)人員面臨的挑戰(zhàn),Actel超低功耗 IGLOO現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA) 結(jié)合ARM Cortex-M1處理器技術(shù),使靜態(tài)功耗只有0.1mW,可應(yīng)用于電子書(shū)/PDA、安全U盤(pán)(指紋符合才能打開(kāi)U盤(pán))、存儲(chǔ)解決方案、醫(yī)療、工業(yè)等領(lǐng)域。 Actel 產(chǎn)品市場(chǎng)拓展副總裁Rich Brossart在北京的發(fā)布會(huì)上說(shuō):“相比于競(jìng)爭(zhēng)對(duì)手的產(chǎn)品功耗,我們的靜態(tài)功耗要低300倍以上。例如某個(gè)反熔絲競(jìng)爭(zhēng)對(duì)手,該廠家業(yè)務(wù)轉(zhuǎn)向用戶定制的CSSP;低功耗C
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  ACTEL  FPGA  MCU和嵌入式微處理器  

          基于FPGA的HSDI接口設(shè)計(jì)

          • HSDI是一種可配置的高速數(shù)據(jù)指揮通道。本文首先介紹兩種高速數(shù)據(jù)接口HSDI A和HSDI B的硬件結(jié)構(gòu),隨后介紹兩種HSDI接口上信號(hào)的時(shí)序和功能操作,最后結(jié)合實(shí)例重點(diǎn)介紹如何采用FPGA實(shí)現(xiàn)HSDI接口的設(shè)計(jì)。
          • 關(guān)鍵字: FPGA  HSDI  接口設(shè)計(jì)    

          基于CPLD的LED點(diǎn)陣顯示控制器

          • 在系統(tǒng)可編程技術(shù)(ISP—In System Programming)及其在系統(tǒng)可編程系列器件,是90年代迅速發(fā)展起來(lái)的一種新技術(shù)和新器件。   現(xiàn)場(chǎng)可編程器件(FPGA和CPLD)等ISP器件無(wú)須編程器,利用器件廠商提供的編程套件,采用自頂而下的模塊化設(shè)計(jì)方法,使用原理圖或硬件描述語(yǔ)言(VHDL)等方法來(lái)描述電路邏輯關(guān)系,可直接對(duì)安裝在目標(biāo)板上的器件編程。它易學(xué)、易用、簡(jiǎn)化了系統(tǒng)設(shè)計(jì),減小了系統(tǒng)規(guī)模,縮短設(shè)計(jì)周期,降低了生產(chǎn)設(shè)計(jì)成本,從而給電子產(chǎn)品的設(shè)計(jì)和生產(chǎn)帶來(lái)了革命性的變化。   1、系統(tǒng)結(jié)構(gòu)
          • 關(guān)鍵字: 工業(yè)控制  FPGA  CPLD  LED  伺服控制  

          基于DSP和FPGA的磁浮列車同步485通信方式研究

          • 在高速磁浮交通系統(tǒng)中,車載測(cè)速定位單元對(duì)車輛的位置和速度進(jìn)行實(shí)時(shí)測(cè)量,并將位置和速度信號(hào)通過(guò)無(wú)線電系統(tǒng)傳送至地面上的牽引控制系統(tǒng)和運(yùn)行控制系統(tǒng),以用于長(zhǎng)定子直線同步電機(jī)牽引的反饋控制,以及車輛運(yùn)行的指揮和安全防護(hù)。測(cè)速定位單元是牽引和運(yùn)控系統(tǒng)閉環(huán)控制的核心與關(guān)鍵。  測(cè)速定位單元緊鄰懸浮電磁鐵及長(zhǎng)定子繞組和鐵心,處于懸浮磁場(chǎng)和牽引磁場(chǎng)中,電磁環(huán)境非常復(fù)雜,這對(duì)其通信設(shè)備的電磁兼容性能提出了很高的要求。另外,為滿足牽引控制系統(tǒng)的需求,測(cè)速定位信號(hào)的精度要求相當(dāng)高。因此,測(cè)速定位信號(hào)傳輸?shù)乃俣?、?shí)時(shí)
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  DSP  FPGA  磁浮列車  MCU和嵌入式微處理器  

          基于單片機(jī)P89C61X2的FPGA配置

          • 引 言 大部分FPGA采用基于SRAM(靜態(tài)隨機(jī)存儲(chǔ)器)的查找表邏輯形成結(jié)構(gòu),就是用SRAM構(gòu)成邏輯函數(shù)發(fā)生器。SRAM工藝的芯片在掉電后信息就會(huì)丟失,需要外加一片專用配置芯片。在上電時(shí),由這個(gè)專用配置芯片把數(shù)據(jù)加載到FPGA中,然后FPGA就可以正常工作。這就是在線可重配置ICR(In-Circuit Reconfigurability)方式。 Altera公司生產(chǎn)的具有ICR功能的APEX、FLEX10K、ACEX、FLEX6000等系列器件可以使用6種模式進(jìn)行配置,即使用專用EP
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  P89C61X2  FPGA  單板計(jì)算機(jī)  

          TMS320F2812外部接口分析與存儲(chǔ)器擴(kuò)展

          • TMS320F2812是德州儀器(TI)公司專門(mén)為工業(yè)應(yīng)用而設(shè)計(jì)的新一代DSP處理器,它的性能大大優(yōu)于當(dāng)前廣泛使用的TMS320LF240x系列。該芯片為32位定點(diǎn)DSP,最高主頻150 MHz,最小指令周期6.67 ns,外部采用低頻時(shí)鐘,通過(guò)片內(nèi)鎖相環(huán)倍頻;相對(duì)于TMS320LF2407只能尋址192 KB地址空間,該芯片的外部接口最多可尋址4 MB的空間;有3個(gè)獨(dú)立的片選信號(hào),并且讀/寫(xiě)時(shí)序可編程,兼容不同速率的外設(shè)擴(kuò)展;通過(guò)配置外部接口寄存器,在訪問(wèn)外部設(shè)備
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  TMS320F2812  DSP  存儲(chǔ)器  存儲(chǔ)器  

          DSP性能提升 將成數(shù)字消費(fèi)產(chǎn)品核心引擎

          • DSP在發(fā)展過(guò)程中從始至終都經(jīng)受著各種嚴(yán)峻的挑戰(zhàn),同時(shí)也總是能夠從中產(chǎn)生出許多新的機(jī)遇,并且也創(chuàng)造出不少奇跡。隨著其性能的不斷提升和成本的降低,它的應(yīng)用領(lǐng)域在不斷拓展。此外還伴隨著與FPGA、MCU競(jìng)爭(zhēng)態(tài)勢(shì)的加劇,DSP如何解決新形勢(shì)下的“老問(wèn)題”。本報(bào)特邀請(qǐng)業(yè)內(nèi)代表發(fā)表觀點(diǎn)。 DSP應(yīng)用不斷拓展 .DSP將全面覆蓋嵌入式數(shù)字信息市場(chǎng),可以取代常規(guī)處理器CPU,甚至可以沖擊單片機(jī)MCU、ASIC的市場(chǎng); 圖像和聲音處理為DSP展開(kāi)巨大的市場(chǎng)空間。 鄭小龍隨著DSP性能的提高,其功耗與價(jià)格的
          • 關(guān)鍵字: 模擬技術(shù)  電源技術(shù)  DSP  數(shù)字消費(fèi)產(chǎn)品  嵌入式  

          賽靈思隆重宣布亞太區(qū)總部新辦公大樓正式啟用

          • 賽靈思公司日前在新加坡為亞太區(qū)總部新大樓正式啟用舉行了隆重的慶典儀式,彰顯了公司對(duì)高速發(fā)展的亞太市場(chǎng)所做的重要承諾。賽靈思亞太區(qū)新總部大樓坐落在樟宜商務(wù)園區(qū)內(nèi),占地兩萬(wàn)平方米,可容納500名員工,裝配/測(cè)試設(shè)施的辦公空間比之前擴(kuò)充了四倍,用來(lái)進(jìn)行工藝開(kāi)發(fā)的辦公空間較之前提升了三倍。  賽靈思董事會(huì)主席、總裁兼首席執(zhí)行官Wim Roelandts(羅蘭士)在揭幕儀式上公布了增加本地研發(fā)投資的計(jì)劃,而擴(kuò)展總部辦公空間就是該計(jì)劃的第一步。賽靈思亞太區(qū)研發(fā)團(tuán)隊(duì)成立于2007年1月,該團(tuán)隊(duì)通過(guò)與
          • 關(guān)鍵字: 消費(fèi)電子  賽靈思  新加坡  FPGA  嵌入式  

          基于ARM和FPGA的全彩獨(dú)立視頻LED系統(tǒng)

          • 引 言 目前顯示屏按數(shù)據(jù)的傳輸方式主要有兩類:一類是采用與計(jì)算機(jī)顯示同一內(nèi)容的實(shí)時(shí)視頻屏;另一類為通過(guò)USB、以太網(wǎng)等通信手段把顯示內(nèi)容發(fā)給顯示屏的獨(dú)立視頻源顯示屏,若采用無(wú)線通信方式,還可以隨時(shí)更新顯示內(nèi)容,靈活性高。此外,用一套嵌入式系統(tǒng)取代計(jì)算機(jī)來(lái)提供視頻源,既可以降低成本,又具有很高的可行性和靈活性,易于工程施工。因此,獨(dú)立視頻源LED顯示系統(tǒng)的需求越來(lái)越大。 本系統(tǒng)采用ARM+FPGA的架構(gòu),充分利用了ARM的超強(qiáng)處理能力和豐富的接口,實(shí)現(xiàn)真正的網(wǎng)絡(luò)遠(yuǎn)程操作,因此不僅可以作為一般的LED顯
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  ARM  FPGA  LED系統(tǒng)  發(fā)光二極管  LED  

          基于DSP的雷達(dá)視頻信號(hào)數(shù)字采集與檢測(cè)

          • 引 言 反應(yīng)速度更快、精度更高、目標(biāo)的自動(dòng)錄取、使操作員能夠同時(shí)處理多批目標(biāo),是現(xiàn)代雷達(dá)所追求的技術(shù)指標(biāo)。雷達(dá)視頻信號(hào)的數(shù)字采集和檢測(cè)是達(dá)成這樣目標(biāo)的前提條件。眾所周知,雷達(dá)對(duì)目標(biāo)位置的測(cè)量,主要是依據(jù)目標(biāo)回波相對(duì)于發(fā)射電波的延遲時(shí)間以及雷達(dá)天線的方向來(lái)決定的。電波的傳播速度極快,傳播l海里的時(shí)間大約只有12.35μs,雷達(dá)發(fā)射電波的間隔一般在ms數(shù)量級(jí)。在此間隔時(shí)間內(nèi),理論上最多會(huì)有成百上千個(gè)目標(biāo)的回波。要在如此短的時(shí)間之內(nèi),對(duì)這么多的目標(biāo)回波信號(hào)進(jìn)行數(shù)字采集和處理,快速的采集器件及高速計(jì)算機(jī)處理器
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  DSP  雷達(dá)視頻信號(hào)  數(shù)字采集  測(cè)試工具  

          基于DSP和CPLD的智能相機(jī)系統(tǒng)設(shè)計(jì)與研制

          • 作者結(jié)合DSP技術(shù)、CPLD/FPGA技術(shù),以及圖像處理技術(shù)、傳感器技術(shù)等,開(kāi)發(fā)設(shè)計(jì)出一種實(shí)用的嵌入式實(shí)時(shí)圖像處理系統(tǒng)――工業(yè)用智能相機(jī),實(shí)現(xiàn)了產(chǎn)品質(zhì)量的自動(dòng)檢測(cè)和分類。
          • 關(guān)鍵字: 德州儀器  系統(tǒng)  設(shè)計(jì)  研制  相機(jī)  智能  DSP  CPLD  基于  

          TD-SCDMA系統(tǒng)基帶處理的DSP+FPGA實(shí)現(xiàn)方案

          • 摘要:本文在分析TD-SCDMA系統(tǒng)基帶處理方案的基礎(chǔ)上,提出了一種在性能、靈活性和性價(jià)比方面都比較理想的DSP+FPGA基帶發(fā)送的實(shí)現(xiàn)方案。 關(guān)鍵詞:TD-SCDMA;基帶處理;DSP;FPGA 引言和傳統(tǒng)的CDMA系統(tǒng)相比,第三代移動(dòng)通信的最大特點(diǎn)在于能支持多種速率的業(yè)務(wù),從話音到分組數(shù)據(jù),再到多媒體業(yè)務(wù),并能根據(jù)具體的業(yè)務(wù)需要,提供必要的帶寬,數(shù)據(jù)處理量非常大。然而,對(duì)不同速率業(yè)務(wù)的基帶處理,所需的存儲(chǔ)量、運(yùn)算量以及處理延時(shí)差異很大。因此,采用何種硬件結(jié)構(gòu)才能有效地處理各種業(yè)務(wù)是本文所要探討的問(wèn)
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  TD-SCDMA  基帶處理  DSP  

          合成孔徑雷達(dá)成像系統(tǒng)逆存儲(chǔ)轉(zhuǎn)置器的DSP設(shè)計(jì)

          • 本文設(shè)計(jì)的ICTM模塊以TI的一款高性能定點(diǎn)DSP芯片TMS320C6415為核心處理器,兩條大容量SDRAM作為外部存儲(chǔ)器,實(shí)現(xiàn)輸入數(shù)據(jù)的逆存儲(chǔ)轉(zhuǎn)置操作。
          • 關(guān)鍵字: DSP  設(shè)計(jì)  存儲(chǔ)  系統(tǒng)  孔徑  達(dá)成  合成  

          基于DSP的NURBS曲線插補(bǔ)控制

          • 本文介紹了一種基于TMS320LF2407a DSP芯片的運(yùn)動(dòng)控制卡的設(shè)計(jì)方法及NURBS插補(bǔ)的概念,提出了實(shí)現(xiàn)NURBS曲線插補(bǔ)的一種實(shí)時(shí)方法
          • 關(guān)鍵字: 控制  曲線  NURBS  DSP  基于  
          共9854條 594/657 |‹ « 592 593 594 595 596 597 598 599 600 601 » ›|

          dsp+fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();