dsp+fpga 文章 進入dsp+fpga技術(shù)社區(qū)
依托FPGA開發(fā)高性能網(wǎng)絡(luò)安全處理平臺
- 通過FPGA來構(gòu)建一個低成本、高性能、開放架構(gòu)的數(shù)據(jù)平面引擎可以為網(wǎng)絡(luò)安全設(shè)備提供性能提高的動力。隨著互聯(lián)網(wǎng)技術(shù)的飛速發(fā)展,性能成為制約網(wǎng)絡(luò)處理的一大瓶頸問題。FPGA作為一種高速可編程器件,為網(wǎng)絡(luò)安全流量處理提供了一條低成本、高性能的解決之道。
- 關(guān)鍵字: 高性能 網(wǎng)絡(luò)安全 FPGA 處理平臺
目標設(shè)計平臺使基于FPGA的系統(tǒng)開發(fā)易如反
- 賽靈思公司在正式發(fā)布新一代旗艦產(chǎn)品高性能Virtex-6和低成本Spartan-6 FPGA時,首次提出了“目標設(shè)計平臺”的新概念。賽靈思目標設(shè)計平臺包含五個關(guān)鍵部分:Virtex-6和Spartan-6 FPGA器件、支持和集成業(yè)界成熟設(shè)計方法的設(shè)計環(huán)境、采用業(yè)界標準FPGA多層連接器的可擴展板和套件、提供接口的IP內(nèi)核和強大的參考設(shè)計。
- 關(guān)鍵字: 目標設(shè)計平臺 系統(tǒng)開發(fā) FPGA Virtex-6 Spartan-6
幾種DSP與外接存儲器的連接方法
- 存儲器接口分為ROM接口和RAM接口兩種。ROM包括EPROM和FLASH,而RAM主要是指SRAM。TMS320C5409具有32K字的片內(nèi)RAM和16K字的掩膜ROM。但是在DSP應(yīng)用的很多場合,尤其是帶信號存儲的DSP應(yīng)用來說,TMS320C5409的片內(nèi)存儲資源是遠遠不夠用的。因此,設(shè)計一個TMS320C5409硬件系統(tǒng)一般應(yīng)該包括其與EPROM/FLASH和SRAM的接口設(shè)計,以存放程序和數(shù)據(jù)。本文介紹TMS320C5409與存儲器的接口設(shè)計方案。
- 關(guān)鍵字: 存儲器 DSP 連接
mcu,DSP,PLD/EDA的介紹/比較/分析
- 當(dāng)今,數(shù)字時代的核心動力便是單片機,DSP ,PLD/ EDA ,以其各自的特點滿足了各種需要,推動著信息技術(shù)的快速發(fā)展。這里將對這三類電子產(chǎn)品分別加以介紹,并作比較和分析。
- 關(guān)鍵字: 單片機(Single-chipMicrocomputer) 數(shù)字信號處理(DSP) 可編程邏輯器件(PLD)/電子設(shè)計自動化(EDA)
基于C5509A的功放閉環(huán)數(shù)字控制系統(tǒng)(圖)
- 隨著通信系統(tǒng)的發(fā)展,要求通信具有更高的傳輸可靠性、更強的抗干擾能力。在無線信號發(fā)射過程中,射頻信號必須經(jīng)功放放大,再經(jīng)天線發(fā)射出去,信號經(jīng)功放后的幅度和穩(wěn)定性對通信的可靠性和抗干擾起著關(guān)鍵作用。攻放輸出信號的幅度越大通信可靠性越穩(wěn)定,接收的準確性和可靠性就越高。在發(fā)射端,功放輸出功率控制一方面需要保證功放的安全可靠,另一方面又要盡可能使功放輸出功率最大。因此,對功放的輸出功率控制就顯得十分重要,早期的功放控制一般采用模擬等方法實現(xiàn)。
- 關(guān)鍵字: C5509A DSP 功放 閉環(huán) 數(shù)字控制
基于FPGA的線陣CCD驅(qū)動時序及模擬信號處理的設(shè)計
- 基于FPGA設(shè)計的驅(qū)動電路是可再編程的,與傳統(tǒng)的方法相比,其優(yōu)點是集成度高、速度快、可靠性好。若要改變驅(qū)動電路的時序,增減某些功能,僅需要對器件重新編程即可,在不改變?nèi)魏斡布那闆r下,即可實現(xiàn)驅(qū)動電路的更新?lián)Q代。通過對TCDl50lD輸出圖像信號特征的簡要分析,分別闡述了內(nèi)、外2種除噪方法,并給出了相應(yīng)的時序,再利用Quartus II 7.2軟件平臺對TCDl501D CCD驅(qū)動時序及AD9826的采樣時序進行了設(shè)計及結(jié)果仿真,使CCD的驅(qū)動變得簡單且易于處理,這是傳統(tǒng)邏輯電路無法比擬的,對其他CCD時
- 關(guān)鍵字: CCD驅(qū)動時序 模擬信號處理 FPGA
用FPGA在數(shù)字電視系統(tǒng)中進行級聯(lián)編碼
- 本文介紹了串型級聯(lián)編碼的原理,以及它在數(shù)字電視地面?zhèn)鬏斚到y(tǒng)中的應(yīng)用,通過FPGA設(shè)計電路實現(xiàn)編碼過程,最后說明串型級聯(lián)編碼的應(yīng)用優(yōu)越性。
- 關(guān)鍵字: FPGA;編碼;串型級聯(lián)編碼;數(shù)字電視地面?zhèn)鬏斚到y(tǒng)
MAX706S在DSP系統(tǒng)中的應(yīng)用
- 對于實際的DSP應(yīng)用系統(tǒng)特別是產(chǎn)品化的DSP系統(tǒng)而言,可靠性是一個不容忽視的問題。由于DSP系統(tǒng)的時鐘頻率比較高,因此在運行時極有可能發(fā)生干擾和被干擾的現(xiàn)象,嚴重時系統(tǒng)可能會出現(xiàn)死機。為了克服這種情況,除了在軟件上作一些保護措施外,硬件上也必須作相應(yīng)的處理。硬件上最有效的保護措施就是采用具有監(jiān)視(Watchdog)功能的自動復(fù)位電路。各大公司生產(chǎn)了多種微處理器監(jiān)控器,用來監(jiān)測微處理器的運行狀態(tài),一旦微處理器失控就強行復(fù)位微處理器,引導(dǎo)程序重新運行。
- 關(guān)鍵字: MAX706S DSP 監(jiān)控電路
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473