<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> dsp+fpga

          依托FPGA開發(fā)高性能網(wǎng)絡(luò)安全處理平臺

          • 通過FPGA來構(gòu)建一個低成本、高性能、開放架構(gòu)的數(shù)據(jù)平面引擎可以為網(wǎng)絡(luò)安全設(shè)備提供性能提高的動力。隨著互聯(lián)網(wǎng)技術(shù)的飛速發(fā)展,性能成為制約網(wǎng)絡(luò)處理的一大瓶頸問題。FPGA作為一種高速可編程器件,為網(wǎng)絡(luò)安全流量處理提供了一條低成本、高性能的解決之道。
          • 關(guān)鍵字: 高性能  網(wǎng)絡(luò)安全  FPGA  處理平臺  

          目標設(shè)計平臺使基于FPGA的系統(tǒng)開發(fā)易如反

          • 賽靈思公司在正式發(fā)布新一代旗艦產(chǎn)品高性能Virtex-6和低成本Spartan-6 FPGA時,首次提出了“目標設(shè)計平臺”的新概念。賽靈思目標設(shè)計平臺包含五個關(guān)鍵部分:Virtex-6和Spartan-6 FPGA器件、支持和集成業(yè)界成熟設(shè)計方法的設(shè)計環(huán)境、采用業(yè)界標準FPGA多層連接器的可擴展板和套件、提供接口的IP內(nèi)核和強大的參考設(shè)計。
          • 關(guān)鍵字: 目標設(shè)計平臺  系統(tǒng)開發(fā)  FPGA  Virtex-6  Spartan-6  

          幾種DSP與外接存儲器的連接方法

          • 存儲器接口分為ROM接口和RAM接口兩種。ROM包括EPROM和FLASH,而RAM主要是指SRAM。TMS320C5409具有32K字的片內(nèi)RAM和16K字的掩膜ROM。但是在DSP應(yīng)用的很多場合,尤其是帶信號存儲的DSP應(yīng)用來說,TMS320C5409的片內(nèi)存儲資源是遠遠不夠用的。因此,設(shè)計一個TMS320C5409硬件系統(tǒng)一般應(yīng)該包括其與EPROM/FLASH和SRAM的接口設(shè)計,以存放程序和數(shù)據(jù)。本文介紹TMS320C5409與存儲器的接口設(shè)計方案。
          • 關(guān)鍵字: 存儲器  DSP  連接  

          mcu,DSP,PLD/EDA的介紹/比較/分析

          全面剖析SOPC

          • SOPC一詞主要是源自Altera, 其涵義是因為目前CPLD/FPGA的容量愈來愈大, 性能愈來愈好, 加上價格下跌的推波助瀾之下, 以往ASIC產(chǎn)品才能具有的 SoC觀念, 也能移植到CPLD/FPGA上, 并且因為CPLD/FPGA的可編程(Programmable)能力, 使得CPLD/FPGA不僅能實現(xiàn)一個高復(fù)難度的系統(tǒng), 而且還能快速改變系統(tǒng)的特性. 類似的觀念也鑒于Xilinx的Platform FPGA.
          • 關(guān)鍵字: SOPC  CPLD  FPGA  

          基于C5509A的功放閉環(huán)數(shù)字控制系統(tǒng)(圖)

          • 隨著通信系統(tǒng)的發(fā)展,要求通信具有更高的傳輸可靠性、更強的抗干擾能力。在無線信號發(fā)射過程中,射頻信號必須經(jīng)功放放大,再經(jīng)天線發(fā)射出去,信號經(jīng)功放后的幅度和穩(wěn)定性對通信的可靠性和抗干擾起著關(guān)鍵作用。攻放輸出信號的幅度越大通信可靠性越穩(wěn)定,接收的準確性和可靠性就越高。在發(fā)射端,功放輸出功率控制一方面需要保證功放的安全可靠,另一方面又要盡可能使功放輸出功率最大。因此,對功放的輸出功率控制就顯得十分重要,早期的功放控制一般采用模擬等方法實現(xiàn)。
          • 關(guān)鍵字: C5509A  DSP  功放  閉環(huán)  數(shù)字控制  

          利用MATLAB增強MAX+PLUS II的仿真功能

          • 紹了一種利用工具軟件MATLAB強大的數(shù)學(xué)功能來增強ALTERA公司的可編程邏輯器件設(shè)計軟件MAX+PLUSII的仿真功能、提高設(shè)計品質(zhì)的方法,有較強的針對性。
          • 關(guān)鍵字: matlab  仿真  FPGA  

          數(shù)字懸浮控制系統(tǒng)中的降噪方法及FPGA實現(xiàn)

          • 為抑制電磁噪聲對懸浮控制系統(tǒng)的影響,介紹了一種通過避開噪聲持續(xù)時間進行A/D采樣的方法,詳細討論了該方法的原理與實現(xiàn)。實踐表明,它能有效地防止噪聲引入控制系統(tǒng),提高系統(tǒng)的性能
          • 關(guān)鍵字: 懸浮控制  降噪  A/D采樣  FPGA  

          基于FPGA的線陣CCD驅(qū)動時序及模擬信號處理的設(shè)計

          • 基于FPGA設(shè)計的驅(qū)動電路是可再編程的,與傳統(tǒng)的方法相比,其優(yōu)點是集成度高、速度快、可靠性好。若要改變驅(qū)動電路的時序,增減某些功能,僅需要對器件重新編程即可,在不改變?nèi)魏斡布那闆r下,即可實現(xiàn)驅(qū)動電路的更新?lián)Q代。通過對TCDl50lD輸出圖像信號特征的簡要分析,分別闡述了內(nèi)、外2種除噪方法,并給出了相應(yīng)的時序,再利用Quartus II 7.2軟件平臺對TCDl501D CCD驅(qū)動時序及AD9826的采樣時序進行了設(shè)計及結(jié)果仿真,使CCD的驅(qū)動變得簡單且易于處理,這是傳統(tǒng)邏輯電路無法比擬的,對其他CCD時
          • 關(guān)鍵字: CCD驅(qū)動時序  模擬信號處理  FPGA  

          用FPGA在數(shù)字電視系統(tǒng)中進行級聯(lián)編碼

          基于高速FPGA的PCB設(shè)計技術(shù)

          • 本文只談及了一些基本的概念。這里所涉及的任何一個主題都可以用整本書的篇幅來討論。關(guān)鍵是要在為PCB版圖設(shè)計投入大量時間和精力之前搞清楚目標是什么。一旦完成了版圖設(shè)計,重新設(shè)計就會耗費大量的時間和金錢,即便是對走線的寬度作略微的調(diào)整。不能依賴PCB版圖工程師做出能夠滿足實際需求的設(shè)計來。原理圖設(shè)計師要一直提供指導(dǎo),作出精明的選擇,并為解決方案的成功負起責(zé)任。
          • 關(guān)鍵字: PCB  電容  SERDES  FPGA  

          基于DSP的數(shù)碼相機中的MPEG-4 壓縮

          • 雖然數(shù)碼相機 (DSC) 投入市場僅幾年時間,但已經(jīng)使消費類電子成像業(yè)發(fā)生了翻天覆地的變化。目前,全球售出的相機中大約有三分之一是數(shù)碼相機,而且其份額還在穩(wěn)步上升。
          • 關(guān)鍵字: DSP  數(shù)碼  MPEG-4  壓縮  

          用FPGA實現(xiàn)FIR濾波器

          • 你接到要求用FPGA實現(xiàn)FIR濾波器的任務(wù)時,也許會想起在學(xué)校里所學(xué)的FIR基礎(chǔ)知識,但是下一步該做什么呢?哪些參數(shù)是重要的?做這個設(shè)計的最佳方法是什么?還有這個設(shè)計應(yīng)該怎樣在FPGA中實現(xiàn)?現(xiàn)在有大量的低成本IP核和工具來幫助你進行設(shè)計,因為FIR是用FPGA實現(xiàn)的最普通的功能。
          • 關(guān)鍵字: FIR濾波器  DSP  LUT  FPGA  

          克服FPGA I/O引腳分配挑戰(zhàn)

          • 賽靈思公司開發(fā)了一種規(guī)則驅(qū)動的方法。首先根據(jù)PCB和FPGA設(shè)計要求定義一套初始引腳布局,這樣利用與最終版本非常接近的引腳布局設(shè)計小組就可以盡可能早地開始各自的設(shè)計流程。 如果在設(shè)計流程的后期由于PCB布線或內(nèi)部FPGA性能問題而需要進行調(diào)整,在采用這一方法晨這些問題通常也已經(jīng)局部化了,只需要在PCB或FPGA設(shè)計中進行很小的設(shè)計修改。
          • 關(guān)鍵字: PCB  IO引腳分配  FPGA  

          MAX706S在DSP系統(tǒng)中的應(yīng)用

          • 對于實際的DSP應(yīng)用系統(tǒng)特別是產(chǎn)品化的DSP系統(tǒng)而言,可靠性是一個不容忽視的問題。由于DSP系統(tǒng)的時鐘頻率比較高,因此在運行時極有可能發(fā)生干擾和被干擾的現(xiàn)象,嚴重時系統(tǒng)可能會出現(xiàn)死機。為了克服這種情況,除了在軟件上作一些保護措施外,硬件上也必須作相應(yīng)的處理。硬件上最有效的保護措施就是采用具有監(jiān)視(Watchdog)功能的自動復(fù)位電路。各大公司生產(chǎn)了多種微處理器監(jiān)控器,用來監(jiān)測微處理器的運行狀態(tài),一旦微處理器失控就強行復(fù)位微處理器,引導(dǎo)程序重新運行。
          • 關(guān)鍵字: MAX706S  DSP  監(jiān)控電路  
          共9873條 74/659 |‹ « 72 73 74 75 76 77 78 79 80 81 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();