<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> flash fpga

          基于FPGA的BPSK信號(hào)載頻估計(jì)單元設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:根據(jù)BPSK調(diào)制信號(hào)調(diào)制機(jī)理和平方倍頻法原理,在FPGA平臺(tái)上設(shè)計(jì)實(shí)現(xiàn)了BPSK調(diào)制信號(hào)載波頻率估計(jì)單元。利用ModelSim仿真環(huán)境對(duì)載頻估計(jì)功能進(jìn)行仿真,驗(yàn)證了平方倍頻法對(duì)BPSK信號(hào)進(jìn)行載波信號(hào)估計(jì)的有效性。仿真
          • 關(guān)鍵字: FPGA  載頻估計(jì)  平方倍頻  BPSK  

          駿龍科技Andrew ―― FPGA資深FAE的經(jīng)驗(yàn)獨(dú)白

          • 看似簡(jiǎn)單的幾個(gè)問(wèn)題,Andrew卻回答的井井有條,小編已經(jīng)沒(méi)有辦法有什么其他詞語(yǔ)去形容了。本文Andrew不僅僅對(duì)FPGA入門學(xué)習(xí)流程做了詳細(xì)的分享,更是對(duì)FPGA開(kāi)發(fā)工作的要求分成大公司和小公司兩個(gè)層面來(lái)分析。你能想象
          • 關(guān)鍵字: FPGA  FAE  駿龍科技  

          FPGA工程師的研發(fā)之道――總線的研究

          • 如果設(shè)計(jì)中有多個(gè)模塊,每個(gè)模塊內(nèi)部有許多寄存器或者存儲(chǔ)塊需要配置或者提供讀出那么實(shí)現(xiàn)方式有多種,主要如下:實(shí)現(xiàn)方式一:可以在模塊頂部將所有寄存器引出,提供統(tǒng)一的模塊進(jìn)行配置和讀出。這種方式簡(jiǎn)單是簡(jiǎn)單,
          • 關(guān)鍵字: FPGA  總線  

          Lark Board評(píng)估板 Cyclone V SoC的專用舞臺(tái)

          • 隨著FPGA技術(shù)的高速發(fā)展,芯片規(guī)模不斷提升,帶來(lái)了更強(qiáng)的性能的同時(shí),也實(shí)現(xiàn)了更低的功耗。FPGA憑借其強(qiáng)大的并行信號(hào)處理能力,在應(yīng)對(duì)控制復(fù)雜度低、數(shù)據(jù)量大的運(yùn)算時(shí)具有較強(qiáng)的優(yōu)勢(shì)。但是在復(fù)雜算法的實(shí)現(xiàn)上,F(xiàn)PGA
          • 關(guān)鍵字: FPGA  RISC  英蓓特  

          FPGA與CPLD的概念及其區(qū)別

          • 一、FPGA與CPLD的基本概念1.CPLDCPLD主要是由可編程邏輯宏單元(LMC,Logic Macro Cell)圍繞中心的可編程互連矩陣單元組成,其中LMC邏輯結(jié)構(gòu)較復(fù)雜,并具有復(fù)雜的I/O單元互連結(jié)構(gòu),可由用戶根據(jù)需要生成特定的電路結(jié)
          • 關(guān)鍵字: FPGA    CPLD  

          基于FPGA的短波AM解調(diào)器的設(shè)計(jì)

          • 摘要:調(diào)幅是中短波廣播中一種主要的調(diào)制方式。本文針對(duì)現(xiàn)有的模擬短波AM解調(diào)器的不足,提出了一種基于FPGA的全數(shù)字解調(diào)器。其最大的優(yōu)點(diǎn)是將系統(tǒng)中的模擬電路壓縮到最小。短波信號(hào)在前端經(jīng)過(guò)模數(shù)轉(zhuǎn)換器采樣后直接送
          • 關(guān)鍵字: 調(diào)幅  短波解調(diào)  FPGA Cordic  數(shù)字濾波器  

          一種大功率數(shù)字音頻系統(tǒng)設(shè)計(jì)

          • 摘要:音頻編解碼芯片WM8731因其高性能、低功耗等優(yōu)點(diǎn)在很多音頻產(chǎn)品中得到了廣泛應(yīng)用。本文提出了WM8731與FPGA的音頻編解碼系統(tǒng),并嵌入大功率D類功放技術(shù)作為音頻系統(tǒng)的功率放大應(yīng)用,使得本系統(tǒng)效率高,體積小,音
          • 關(guān)鍵字: WM8731  FPGA  音頻系統(tǒng)  數(shù)字功放  

          首款嵌入式FPGA誕生 AI將迎來(lái)最好時(shí)代?

          • 想要把FPGA嵌入到SoC中并非易事,不僅需要擁有FPGA的經(jīng)驗(yàn),更需要有IP集成的經(jīng)驗(yàn),不過(guò)收購(gòu)Altera的英特爾剛好滿足。
          • 關(guān)鍵字: AI  FPGA  

          基于圖像增強(qiáng)的去霧快速算法的FPGA實(shí)現(xiàn)

          • 摘要:基于圖像增強(qiáng)方法,本文提出了一種使用亮度映射的圖像去霧快速算法。此算法通過(guò)調(diào)整室外多霧場(chǎng)景圖像的對(duì)比度,提高了霧中物體的辨識(shí)度。算法的復(fù)雜度低、處理延遲小,實(shí)時(shí)性高,利于FPGA的實(shí)現(xiàn)。實(shí)現(xiàn)時(shí)不需外
          • 關(guān)鍵字: 圖像增強(qiáng)  實(shí)時(shí)去霧  FPGA 亮度映射  

          如何用FPGA實(shí)現(xiàn)4G無(wú)線球形檢測(cè)器

          • MIMO無(wú)線系統(tǒng)最佳硬判決檢測(cè)方式是最大似然檢測(cè)器。ML檢測(cè)因?yàn)楸忍卣`碼率 (BER)性能出眾,非常受歡迎。不過(guò),直接實(shí)施的復(fù)雜性會(huì)隨著天線和調(diào)制方案的增加呈指數(shù)級(jí)增強(qiáng),使ASIC或FPGA僅能用于使用少數(shù)天線的低密度調(diào)
          • 關(guān)鍵字: FPGA  MIMO  

          SOPC進(jìn)階,自定義AD轉(zhuǎn)換IP核設(shè)計(jì)全流

          • 今天帶大家來(lái)設(shè)計(jì)一個(gè)自定義的IP核,我們從最基本的做起,包括datasheet 的理解,設(shè)計(jì)的整體框架,AD轉(zhuǎn)換代碼的編寫,仿真,Avalon-MM總線接口的編寫,硬件系統(tǒng)還是基于上次的硬件系統(tǒng),不過(guò)我們不再用altera給我們
          • 關(guān)鍵字: fpga    sopc  

          SDR SDRAM(架構(gòu)篇)

          • 今天我們來(lái)講的是SDRAM的架構(gòu)以及設(shè)計(jì),這也是小墨第一次接觸架構(gòu),也談不上給大家講,就是把我理解的當(dāng)做一個(gè)筆記分享給大家,我也試著做了一個(gè)SDRAM 的架構(gòu)word文檔,在文章的后面,喜歡的朋友可以下載下來(lái)看一下
          • 關(guān)鍵字: SDRAM    FPGA  

          SDR SDRAM(理論篇)

          • 由于SDRAM本身就是一個(gè)比較復(fù)雜的東西,之前小墨在學(xué)這方面東西的時(shí)候感覺(jué)很是吃力,于是那時(shí)候便暫時(shí)放下了,知道年后這段時(shí)間,小墨又重新拾起這個(gè)知識(shí)點(diǎn),想要一口氣把它調(diào)通了,再往下看其他的東西。學(xué)SDRAM,理
          • 關(guān)鍵字: fpga    sram  

          基于FPGA的天線選通電路設(shè)計(jì)

          • 某定向設(shè)備采用多普勒效應(yīng)測(cè)向原理,即當(dāng)天線振子做圓周運(yùn)動(dòng)時(shí),天線振子本身與目標(biāo)信號(hào)源就會(huì)產(chǎn)生相對(duì)速度,使振子感應(yīng)到的信號(hào)產(chǎn)生了多普勒頻移,通過(guò)對(duì)振子感應(yīng)信號(hào)相位的處理,從而達(dá)到測(cè)向的目的。而為了提高天
          • 關(guān)鍵字: FPGA  VHDL  選通電路  分頻  

          基于FPGA流水線結(jié)構(gòu)并行FFT的設(shè)計(jì)與實(shí)現(xiàn)

          • 離散傅里葉變換DFT在通信、控制、信號(hào)處理、圖像處理、生物信息學(xué)、計(jì)算物理、應(yīng)用數(shù)學(xué)等領(lǐng)域中有著廣泛的應(yīng)用。FFT算法是作為DFT快速算法提出的,它將長(zhǎng)序列的DFT分解為短序列的DFT,大大減少了運(yùn)算量。FFT的FPGA實(shí)
          • 關(guān)鍵字: FFT  FPGA  流水線  并行處理  
          共6846條 111/457 |‹ « 109 110 111 112 113 114 115 116 117 118 » ›|

          flash fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條flash fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();