<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> flash fpga

          如何在FPGA中實(shí)現(xiàn)圖像格式轉(zhuǎn)換

          •  首先由同步視頻輸入MegaCore 功能來(lái)處理SDI 視頻數(shù)據(jù)。該功能將同步視頻格式數(shù)據(jù)( 例如, BT656 或者DVI) 轉(zhuǎn)換為流控制Avalon 流(Avalon-ST) 視頻協(xié)議,實(shí)現(xiàn)與數(shù)據(jù)通路后面其他視頻處理功能的鏈接?! 〔捎?/li>
          • 關(guān)鍵字: FPGA  圖像格式轉(zhuǎn)換    

          基于89C55和FPGA的頻率特性測(cè)試儀

          • 摘要:為了能夠直接顯示待測(cè)網(wǎng)絡(luò)的幅頻相頻特性,設(shè)計(jì)了一個(gè)以89C55和FPGA構(gòu)成的最小系統(tǒng)為控制核心的頻率特性測(cè)試儀。系統(tǒng)基于DDS(直接數(shù)字頻率合成)原理和多周期同步計(jì)數(shù)相位測(cè)量法,由信號(hào)發(fā)生器,被測(cè)雙T網(wǎng)絡(luò),真
          • 關(guān)鍵字: 89C55  FPGA  頻率特性測(cè)試儀    

          應(yīng)對(duì)功耗挑戰(zhàn):晶體管技術(shù)方案面臨瓶頸

          • 在電費(fèi)占運(yùn)營(yíng)成本 (OPEX) 很大一部分,而運(yùn)營(yíng)成本則占總成本約 70% 的情況下,降低功耗對(duì)運(yùn)營(yíng)商來(lái)說(shuō)已刻不容緩。以前,芯片提供商想辦法通過(guò)晶體管和工藝技術(shù)來(lái)降低功耗。雖然晶體管是產(chǎn)生功耗的主要原因,但并非唯一因素,而且通過(guò)晶體管來(lái)降低功耗作用是有限的。
          • 關(guān)鍵字: 賽靈思  FPGA  

          基于FPGA的外部存儲(chǔ)器設(shè)計(jì)

          • 摘要:為了提高雷達(dá)海量數(shù)據(jù)的處理速度,采用FPGA設(shè)計(jì)了一種高速外部存儲(chǔ)器,通過(guò)多次實(shí)驗(yàn),驗(yàn)證了設(shè)計(jì)方法的可行性。高速外部存儲(chǔ)器可以有效地提高數(shù)據(jù)存儲(chǔ)速度,節(jié)約讀/寫(xiě)時(shí)間,從而滿足信號(hào)處理的高速實(shí)時(shí)的要求
          • 關(guān)鍵字: FPGA  外部存儲(chǔ)器    

          FPGA為核心的多功能輸液系統(tǒng)的設(shè)計(jì)

          • FPGA為核心的多功能輸液系統(tǒng)的設(shè)計(jì),今朝醫(yī)護(hù)人員一般不能全程陪護(hù),會(huì)給病人和醫(yī)務(wù)人員帶來(lái)良多平安隱患和未便。本文設(shè)計(jì)了一種集輸液節(jié)制、顯示、報(bào)警、語(yǔ)音通信等多種 功能的輸液節(jié)制系統(tǒng)?! ? 系統(tǒng)總體設(shè)計(jì)  輸液監(jiān)控系統(tǒng)原理如圖1所示,包括FP
          • 關(guān)鍵字: FPGA  核心  多功能  輸液系統(tǒng)    

          在FPGA中實(shí)現(xiàn)圖像格式轉(zhuǎn)換的參考設(shè)計(jì)

          • 引言服務(wù)器、交換機(jī)、前端編碼器以及專用演播顯示器等廣播基礎(chǔ)設(shè)備系統(tǒng)支持各種輸入圖像格式,在存儲(chǔ)、...
          • 關(guān)鍵字: FPGA  圖像格式轉(zhuǎn)換  ASSP  

          基于DVI和FPGA的視頻疊加器設(shè)計(jì)

          • 摘要:利用FPGA作為主控單元,以數(shù)字視頻接口DVI為視頻接口、TI公司的TFP401和TFP410為視頻信號(hào)的編解碼芯片...
          • 關(guān)鍵字: FPGA  最小化傳輸差分信號(hào)  

          基于FPGA控制VGA顯示的多通道數(shù)字示波器的設(shè)計(jì)

          • 摘要:為了實(shí)現(xiàn)對(duì)0~1 MHz的信號(hào)進(jìn)行測(cè)量以及顯示的目的,制作了基于SOPC技術(shù)的VGA顯示數(shù)字存儲(chǔ)示波器。采用硬件與軟件相配合的設(shè)計(jì)方法,主要模塊有基于FPGA的最小系統(tǒng)模塊、信號(hào)調(diào)理電路模塊、AD采樣模塊、觸發(fā)電路
          • 關(guān)鍵字: FPGA  VGA  多通道  數(shù)字示波器    

          基于FPGA的FIR數(shù)字濾波器的優(yōu)化設(shè)計(jì)

          • 摘要:提出采用正則有符號(hào)數(shù)字量(CSD)編碼技術(shù)實(shí)現(xiàn)FIR濾波器。首先分析了FIR數(shù)字濾波器理論及常用設(shè)計(jì)方法的不足,然后介紹了二進(jìn)制數(shù)的CSD編碼技術(shù)及其特點(diǎn),給出了其于CSD編碼的定點(diǎn)常系數(shù)FIR濾波器設(shè)計(jì)過(guò)程,使用
          • 關(guān)鍵字: FPGA  FIR  數(shù)字濾波器  優(yōu)化設(shè)計(jì)    

          基于FPGA的TCP粘合設(shè)計(jì)實(shí)現(xiàn)

          • 基于FPGA的TCP粘合設(shè)計(jì)實(shí)現(xiàn),在應(yīng)用級(jí)代理的基礎(chǔ)上,為進(jìn)一步提高數(shù)據(jù)處理的速度,提出了TCP粘合技術(shù)[1]。該技術(shù)在通信雙方建立通信之初對(duì)雙方的握手信號(hào)以及通信原語(yǔ)進(jìn)行分析,獲取必要的信息,決定數(shù)據(jù)的流向,一旦雙方開(kāi)始通信,該代理就不再
          • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  粘合  TCP  FPGA  基于  

          基于CORDIC算法和FPGA的數(shù)字頻率校正的實(shí)現(xiàn)

          • 本文通過(guò)對(duì)CORDIC算法的工作原理進(jìn)行分析,給出了基于CORDIC算法和FPGA實(shí)現(xiàn)數(shù)字頻率校正的實(shí)現(xiàn)方案。仿真結(jié)果證明,該方法可以實(shí)現(xiàn)標(biāo)準(zhǔn)的正弦波和余弦波信號(hào),可以直接作為頻偏校正單元來(lái)對(duì)數(shù)字頻率信號(hào)進(jìn)行校正。
          • 關(guān)鍵字: CORDIC  FPGA  算法  數(shù)字頻率    

          基于FPGA-NIOS的多功能留言機(jī)設(shè)計(jì)

          • 摘要:隨著科技的進(jìn)步,人們生活中對(duì)于聯(lián)絡(luò)的需求越來(lái)越高,而傳統(tǒng)基于電話的留言機(jī)在沒(méi)有手機(jī)或電話的情況下具有諸多不便。針對(duì)上述需求,設(shè)計(jì)了一款應(yīng)用于家庭用戶中的多功能留言機(jī)。考慮到FPGA的諸多特點(diǎn),采用可
          • 關(guān)鍵字: FPGA-NIOS  多功能  留言機(jī)    

          基于FPGA的倏逝波型光纖氣體檢測(cè)研究

          • 摘要:文章就光纖氣體傳感器的背景和發(fā)展進(jìn)行了介紹,并且對(duì)倏逝波型的光纖氣體檢測(cè)原理進(jìn)行了分析與研究。設(shè)計(jì)了一款基于FPGA的倏逝波型的光纖氣體檢測(cè)系統(tǒng)。通過(guò)模擬與實(shí)驗(yàn),提高了檢測(cè)靈敏度和響應(yīng)時(shí)間,可進(jìn)行多
          • 關(guān)鍵字: FPGA  倏逝波型  光纖氣體  檢測(cè)    

          賽靈思強(qiáng)化通信市場(chǎng)競(jìng)爭(zhēng)力 欲成為FPGATOP1供應(yīng)商

          •   一直以來(lái),通信都是賽靈思整體業(yè)務(wù)的中流砥柱。今年年初,賽靈思專門(mén)成立通信事業(yè)部,并成功完成三起在光網(wǎng)絡(luò)領(lǐng)域的收購(gòu),更好地布局通信市場(chǎng),他們的目標(biāo)是成為華為、中興等通信廠商的FPGATOP1供應(yīng)商。   2011年發(fā)生的那些兒事和即將發(fā)生的那些事兒無(wú)不顯示著賽靈思在通信市場(chǎng)的持續(xù)專注和深耕。
          • 關(guān)鍵字: 賽靈思  FPGA  光網(wǎng)絡(luò)  

          基于FPGA短波差分跳頻信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:差分跳頻(DFH)是一種新的短波跳頻技術(shù),它主要?dú)w結(jié)為一種G函數(shù)算法,這種G函數(shù)集跳頻圖案、信息調(diào)制與解調(diào)于一體。它的通信機(jī)理與常規(guī)跳頻完全不同,較好的解決了數(shù)據(jù)速率和跟蹤、干擾等問(wèn)題,代表了當(dāng)前短波通
          • 關(guān)鍵字: FPGA  短波差分  跳頻信號(hào)  發(fā)生器    
          共6827條 280/456 |‹ « 278 279 280 281 282 283 284 285 286 287 » ›|

          flash fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條flash fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();