<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga soc

          萊迪思宣布推出針對微型系統(tǒng)的世界上最小的FPGA

          • 萊迪思半導(dǎo)體公司(NASDAQ: LSCC)今日宣布推出iCE40 LP384 FPGA,超低密度FPGA擴(kuò)展的iCE40系列的最小器件。能夠使設(shè)計(jì)人員快速地添加新的功能,使成本敏感、空間受限、低功耗的產(chǎn)品差異化,新的小尺寸FPGA對許多應(yīng)用是理想的選擇,諸如便攜式醫(yī)療監(jiān)護(hù)儀、智能手機(jī)、數(shù)碼相機(jī)、電子書閱讀器和緊湊的嵌入式系統(tǒng)。
          • 關(guān)鍵字: 萊迪思  FPGA  iCE40  

          SoC芯片級功耗管理技術(shù)

          • 當(dāng)今的系統(tǒng)設(shè)計(jì)人員受益于芯片系統(tǒng)(SoC)設(shè)計(jì)人員在芯片級功耗管理上的巨大投入。但是對于實(shí)際能耗非常小的系統(tǒng),系統(tǒng)設(shè)計(jì)團(tuán)隊(duì)必須要知道,實(shí)際是怎樣進(jìn)行SoC功耗管理的。他們必須對整個(gè)系統(tǒng)進(jìn)行功耗規(guī)劃。他們必須針
          • 關(guān)鍵字: SoC  芯片級  功耗  管理技術(shù)    

          基于FPGA的通信系統(tǒng)同步提取的實(shí)現(xiàn)

          • 在可靠的通信系統(tǒng)中,要保證接收端能正確解調(diào)出信息,必須要有一個(gè)同步系統(tǒng),以實(shí)現(xiàn)發(fā)送端和接收端的同步,因此同步提取在通信系統(tǒng)中是至關(guān)重要的。一個(gè)簡單的接收系統(tǒng)框圖如圖1所示。 本文介紹一種基于現(xiàn)場可編程
          • 關(guān)鍵字: FPGA  通信系統(tǒng)    

          基于FPGA的應(yīng)力應(yīng)變信號監(jiān)測系統(tǒng)的研究設(shè)計(jì)

          • 文中介紹了一種基于FPGA的多通道應(yīng)力應(yīng)變信號監(jiān)測系統(tǒng)的設(shè)計(jì)方案,該系統(tǒng)的研究為一些大型建筑結(jié)構(gòu)由于年代久遠(yuǎn)而需要維護(hù)、維修提供客觀依據(jù),主要闡述了前端信號采集電路硬件以及FPGA上各個(gè)控制模塊的設(shè)計(jì),系統(tǒng)可以通過NiosⅡ軟核修改FPGA中的各項(xiàng)采樣參數(shù),如采樣率、采樣通道數(shù)、起始通道等,來實(shí)現(xiàn)對不同對象的應(yīng)變情況進(jìn)行實(shí)時(shí)監(jiān)測,模擬實(shí)驗(yàn)表明系統(tǒng)運(yùn)行穩(wěn)定可靠,采集精度高,具有很高的實(shí)用價(jià)值。
          • 關(guān)鍵字: FPGA  應(yīng)力  信號監(jiān)測系統(tǒng)    

          安可科技副總將在IPC ESTC上探討最佳封裝設(shè)計(jì)實(shí)現(xiàn)

          • 近幾年來,隨著系統(tǒng)芯片(SoC)和系統(tǒng)級封裝(SiP)兩種封裝技術(shù)的融合,引發(fā)了集SiP和SoC功能于一體的模塊級封裝技術(shù)——微型EMS新型技術(shù)的誕生。
          • 關(guān)鍵字: 安可  SiP  SoC  

          基于時(shí)鐘頻率調(diào)整的時(shí)間同步的FPGA實(shí)現(xiàn)及應(yīng)用

          • 網(wǎng)絡(luò)化運(yùn)動控制是未來運(yùn)動控制的發(fā)展趨勢,隨著高速加工技術(shù)的發(fā)展,對網(wǎng)絡(luò)節(jié)點(diǎn)間的時(shí)間同步精度提出了更高的要求。如造紙機(jī)械,運(yùn)行速度為1 500~1 800m/min,同步運(yùn)行的電機(jī)之間1mu;s的時(shí)間同步誤差將造成30 mu;
          • 關(guān)鍵字: FPGA  時(shí)鐘頻率  時(shí)間同步    

          基于FPGA的模擬視頻轉(zhuǎn)SDI的轉(zhuǎn)換器設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:為了將現(xiàn)有模擬視頻系統(tǒng)接入到數(shù)字串行視頻系統(tǒng),需要將模擬視頻轉(zhuǎn)換成SDI信號。采用SAA7113先將模擬視頻數(shù)字化,用Altera公司的CYCLONE III系列FPGA完成SDI信號的擾碼、編碼等功能,接口芯片采用國家半導(dǎo)體公司的LMH0001,使用Tektronix VFM 7120進(jìn)行測試,信號指標(biāo)符合SMPTE259M標(biāo)準(zhǔn)。
          • 關(guān)鍵字: FPGA  SDI  LMH0001  201303  

          時(shí)分復(fù)分技術(shù)的FPGA實(shí)現(xiàn)

          • 摘要:用FPGA芯片來實(shí)現(xiàn)時(shí)分復(fù)分接技術(shù),設(shè)計(jì)復(fù)用電路和分接電路。發(fā)送端完成復(fù)用電路。在發(fā)送端將一路1024K數(shù)據(jù)、一路512K數(shù)據(jù)、7路64K數(shù)據(jù)通過時(shí)分復(fù)用,合成一路2048K數(shù)據(jù),傳輸出去。接收端完成分接電路。
          • 關(guān)鍵字: PCM  FPGA  201303  

          大聯(lián)大旗下友尚集團(tuán)力推Samsung第四代通訊手機(jī)方案

          • 自 2007 年 iPhone 問世,快速擴(kuò)大智能型手機(jī)的使用族群與年齡層,使得其市場立即呈爆發(fā)性成長。而Google Android在2008年加入后,更成為品牌手機(jī)廠商大洗牌的強(qiáng)力推手,短短兩年時(shí)間勝出成為市占第一的手機(jī)操作系統(tǒng),更因此在三年的時(shí)間,Google也讓其合作伙伴擠下NOKIA,取得市占率冠軍的寶座。
          • 關(guān)鍵字: 三星  智能型手機(jī)  SoC  

          使用Zynq-7000 All Programmable SoC實(shí)現(xiàn)圖像傳感器色彩校正

          • 摘要:我們在本文介紹的算法闡述了如何使用運(yùn)行在嵌入式處理器(諸如Zynq處理平臺采用的ARM9核)上的軟件,控制執(zhí)行像素級色彩校正的定制圖像和視頻處理算法。
          • 關(guān)鍵字: 賽靈思  嵌入式  Zynq  FPGA  201303  

          德州儀器推出實(shí)現(xiàn)無縫軟件升級的無線下載功能

          • 日前,德州儀器 (TI) 宣布推出可在其 BLE-Stack? 1.3 軟件中提供獨(dú)特?zé)o線下載(OTA 或 OAD)特性的真正無線解決方案,該方案可實(shí)現(xiàn)與 CC2540 和 CC2541 藍(lán)牙低功耗 (Bluetooth low energy) 片上系統(tǒng) (SOC) 的聯(lián)用,充分滿足可無縫升級的智能手機(jī)及平板電腦應(yīng)用不斷增長的需求。
          • 關(guān)鍵字: TI  無線  OAD  SoC  

          一種基于FPGA的三電平原理及實(shí)現(xiàn)方式

          • 針對兩電平DSP2407控制板在三電平逆變器控制中資源不足的問題,在不改變原有成熟算法和硬件的基礎(chǔ)上,提出一種基于現(xiàn)場可編程門陣列(FPGA)的三電平實(shí)現(xiàn)方法。采用FPGA構(gòu)造了三電平脈寬調(diào)制(PWM)IP核,包含三電平調(diào)制策略、驅(qū)動脈沖分配和保護(hù)、死區(qū)補(bǔ)償、零序電壓注入、中點(diǎn)電壓平衡控制及阻尼振蕩抑制算法等功能,并解決了DSP與FPGA的同步問題?;贔PGA和DSP構(gòu)建一個(gè)三電平逆變器硬件平臺,在一臺30 kW三相異步電機(jī)上完成了相關(guān)實(shí)驗(yàn)。實(shí)驗(yàn)結(jié)果驗(yàn)證了該方法的可行性和正確性,為兩電平調(diào)速算法拓展到三
          • 關(guān)鍵字: FPGA  三電平  方式  原理    

          富士通推出CMOS 轉(zhuǎn)換器解決方案系列之首款28nm ADC

          • 富士通半導(dǎo)體(上海)有限公司日前宣布,高速數(shù)據(jù)轉(zhuǎn)換器的市場領(lǐng)軍供應(yīng)商富士通半導(dǎo)體歐洲(FSEU)在高速ADC上取得最新突破,這將使得在世界范圍內(nèi)大規(guī)模部署單波長100Gbps的光傳輸系統(tǒng)成為可能。
          • 關(guān)鍵字: 富士通  ADC  SoC  

          高速SoC單片機(jī)C8051F040在雙基色LED屏中的應(yīng)用

          • 1 高速SoC單片機(jī)C8051F040特征C8051F040系列器件是完全集成的混合信號片上系統(tǒng)型MCU,具有64個(gè)數(shù)字I/O 引腳,片內(nèi)集成了1個(gè)CAN2.0B控制器。其主要特性有: (1)高速流水線結(jié)構(gòu)的8051兼容的CIP-51內(nèi)核(可達(dá)25 MIPS);(2)
          • 關(guān)鍵字: LED  應(yīng)用  雙基  C8051F040  SoC  單片機(jī)  高速  

          基于FPGA的電力諧波檢測設(shè)計(jì)

          • 基于FFT算法的電力系統(tǒng)諧波檢測裝置,大多采用DSP芯片設(shè)計(jì)。DSP芯片是采用哈佛結(jié)構(gòu)設(shè)計(jì)的一種CPU,運(yùn)算能力很強(qiáng),速度很快;但是其順序 執(zhí)行的模式限制了其進(jìn)行FFT運(yùn)算的速度。而現(xiàn)場可編程邏輯門陣列(Field Programm
          • 關(guān)鍵字: FPGA  電力諧波  檢測    
          共7929條 232/529 |‹ « 230 231 232 233 234 235 236 237 238 239 » ›|

          fpga soc介紹

          您好,目前還沒有人創(chuàng)建詞條fpga soc!
          歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();