<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          系統(tǒng)解讀無線通信之SDR和CR

          •   軟件定義無線電(SDR)過去是比較少有的舶來品。不過現(xiàn)在,大多數(shù)現(xiàn)代無線電都采用軟件定義無線電的架構(gòu)和技術(shù)。隨著每年IC和其他技術(shù)的不斷進步,SDR的性能和應(yīng)用范圍都在與日俱增。事實上,認知無線電(CR)等新興技術(shù)的出現(xiàn),為SDR在無線通信領(lǐng)域大顯身手創(chuàng)造了條件。   什么是軟件定義無線電   軟件定義無線電使用軟件來執(zhí)行接收器和發(fā)射器中的部分信號處理任務(wù)。例如,采用隨處可見的超外差架構(gòu)的傳統(tǒng)接收器通過基本電路(圖1a)執(zhí)行所有的信號處理任務(wù)。這種超外差架構(gòu)將輸入信號通過降頻轉(zhuǎn)換成中頻(IF)信號
          • 關(guān)鍵字: DSP  SDR  CR  

          DSP編程技巧之29---答疑解惑哪家強之(4)

          •   答疑解惑哪家強?當屬我們EEPW最強。。。接下來繼續(xù)我們的答疑解惑。   22. 除了使用編譯器的優(yōu)化選項之外,還可以使用什么方法提高程序的性能?   編譯器的優(yōu)化選項,只能在代碼滿足眾多選項的要求時,才能得到較好的優(yōu)化效果。在我們編程的時候,首先要做到心里有數(shù),盡可能使用一些高效的編程方式,例如使用右移操作代替除以2的倍數(shù)的操作,可以大幅度地減少代碼運行時間等。這些技巧很多是與C/C++的熟練使用所相關(guān)的。此外,根據(jù)器件的特點,例如是否包含F(xiàn)PU、CLA等,把特定的代碼放在不同的區(qū)域執(zhí)行,也能起
          • 關(guān)鍵字: DSP  C/C++  Flash  

          基于DSP的聲控系統(tǒng)設(shè)計與實現(xiàn)

          •   機器人聲控系統(tǒng)的研究一直是機器人研究的主要內(nèi)容之一。傳統(tǒng)的聲音控制系統(tǒng)一般采用PC 機作為核心平臺對機器人進行控制,雖然其具有處理能力強大、語音庫完備、系統(tǒng)更新能力強等優(yōu)點,但是PC 機體積大,功耗大,成本高,不適合于中、小型機器人使用。本文以SPCE061A 為核心,設(shè)計了一套機器人聲控系統(tǒng),和傳統(tǒng)的PC 機聲控系統(tǒng)相比較,具有成本低、體積小、耗能低和使用靈活方便等特點。   本系統(tǒng)采用的機器人平臺是北京博創(chuàng)興盛機器人技術(shù)有限公司提供的 Voyager II 型地面移動機器人,該機器人采用了模塊化
          • 關(guān)鍵字: DSP  SPCE061A   語音識別系統(tǒng)  

          基于fpga二維小波變換核的實時可重構(gòu)電路

          •   項目背景及可行性分析   2.1 項目名稱及摘要:   基于fpga二維小波變換核的實時可重構(gòu)電路   現(xiàn)場可編程門陣列為可進化設(shè)計提供了一個理想的模板。FPGAs 提供了一個硬件環(huán)境 ,這個環(huán)境 可將邏輯物理實現(xiàn)和 布線資源 按照為了特定功能所配置的比特流而重新組織構(gòu)建起來。 RTR設(shè)計工具 繞過傳統(tǒng)的fpga綜合以及比特流生成過程 使可進化設(shè)計成為可能. JBits工具套裝 就為在Xilinx 的Virtex系列和4000系列設(shè)備上進行RTR設(shè)計提供了一個設(shè)計環(huán)境。   這個項目旨在利用J
          • 關(guān)鍵字: fpga  小波變換  IP核  

          FPGA研發(fā)之道(25)-管腳

          •   管腳是FPGA重要的資源之一,F(xiàn)PGA的管腳分別包括,電源管腳,普通I/O,配置管腳,時鐘專用輸入管腳GCLK等。   (1)電源管腳:   通常來說: FPGA內(nèi)部的電壓包括內(nèi)核電壓和I/O電壓。   1.內(nèi)核電壓:即FPGA內(nèi)部邏輯的供電。通常會較I/O電壓較低,隨著FPGA的工藝的進度,F(xiàn)PGA的內(nèi)核電壓逐漸下降,這也是降低功耗的大勢所趨。   2.I/O電壓 (Bank的參考電壓)。每個BANK都會有獨立的I/O電壓輸入。也就是每個BANK的參考電壓設(shè)定后,本BANK上所有I/O的電平
          • 關(guān)鍵字: FPGA  GCLK  

          FPGA研發(fā)之道(24)-控制(下)

          •   首先依次回答上篇提出的幾個問題:   第一個問題:如何避免狀態(tài)機產(chǎn)生lacth 示例如下,通過在always(*)語句塊中,添加默認賦值,ns_state = cs_state;   always@(*)   ns_state = cs_state;   case(cs_state)   idle :   if(start)   ns_state = op1_state;   op0_state :   if(op0_over)   ns_state = op1_state;  
          • 關(guān)鍵字: FPGA  狀態(tài)機  

          2014年德州儀器全國大學教育者年會在上海召開

          •   2014年德州儀器(TI)全國大學教育者年會于11月28日至29日在上海召開。來自 TI 的中國大學計劃總監(jiān)沈潔女士以及 TI 模擬和嵌入式技術(shù)領(lǐng)域的專家們與來自國內(nèi)50余所高校的120名電子工程學科教師們就如何促進高性能模擬技術(shù)和嵌入式技術(shù)的教學改革和創(chuàng)新人才培養(yǎng)進行交流和分享,并就就未來電子工程教育和研究方向、高等教育與產(chǎn)業(yè)如何結(jié)合、以及當前電子產(chǎn)業(yè)熱點,如本土 IC 產(chǎn)業(yè)發(fā)展,及物聯(lián)網(wǎng)等話題展開了分享和探討。   TI 全國大學教育者年會是一個教育者針對模擬及嵌入式技術(shù)教育方面進行技術(shù)交流和分
          • 關(guān)鍵字: 德州儀器  DSP  MCU  

          FPGA研發(fā)之道(23)-控制(上)

          •   本質(zhì)上說,F(xiàn)PGA的模塊設(shè)計就是將輸入轉(zhuǎn)化成想要得到的輸出結(jié)果。而除了某些簡單模塊,即在當拍內(nèi)完成,即將輸入進行邏輯操作后,再輸出。(如簡單加法器等)。其余大部分的設(shè)計需要通過時序邏輯和組合邏輯混合實現(xiàn),時序邏輯帶來就是延遲起效的問題,舉例說,如實現(xiàn)某個信號(start)起效后,接下來五個周期需要分別進行五種操作,分別是op0,op1,op2,op3,op4 等等。如何進行控制,這就是每個工程師要面對的問題。   對于簡單控制,分別可以采用計數(shù)和移位寄存器的方式來解決問題。而對于較為復(fù)雜的控制,則需
          • 關(guān)鍵字: FPGA  狀態(tài)機  計數(shù)器  

          FPGA研發(fā)之道(22)-交換矩陣

          •   如果在FPGA設(shè)計中,需要多端口,大數(shù)據(jù)量的交換,那么交換矩陣則是一個不錯的實現(xiàn)方案。交換矩陣使用的目的主要有幾個,一,靈活的端口轉(zhuǎn)發(fā)。通過交換矩陣靈活實現(xiàn)數(shù)據(jù)流的靈活交換,減少外部負責控制。 二,高效的轉(zhuǎn)發(fā)效率,交換矩陣能夠?qū)崿F(xiàn)通常單一總線不能達到的轉(zhuǎn)發(fā)效率,滿足高吞吐量的系統(tǒng)的需要。三,系統(tǒng)設(shè)計以交換矩陣為中心,便于IP集成和模塊復(fù)用。   交換矩陣的實現(xiàn)方案較為復(fù)雜,最早的交換沿襲了共享總線式的架構(gòu),因此對于某個端口需要傳輸,則其他端口只能阻塞,等待總線空閑后再進行傳輸。而交換矩陣則是一個全互
          • 關(guān)鍵字: FPGA  交換矩陣  

          TM1300 DSP系統(tǒng)以太網(wǎng)接口的設(shè)計

          •   1 概述   隨著網(wǎng)絡(luò)技術(shù)、多媒體技術(shù)的飛速發(fā)展,基于IP網(wǎng)絡(luò)的多媒體應(yīng)用越來越廣泛。TM1300是Philips公司推出的一款高性能多媒體數(shù)字信號處理器芯片,適合于實時性強的音視頻處理應(yīng)用,可廣泛應(yīng)用于會議電視、可視電話、遠程圖像監(jiān)控等應(yīng)用場合。具有廣闊的應(yīng)用前景。   根據(jù)具體的基于IP網(wǎng)絡(luò)上的多媒體應(yīng)用系統(tǒng)的需要,采集的音視頻數(shù)據(jù)經(jīng)壓縮處理后,一般要傳送到遠程終端或控制中心,這時就需要解決DSP應(yīng)用系統(tǒng)與IP網(wǎng)絡(luò)接口的問題。   考慮到國內(nèi)局域網(wǎng)大部分是以太網(wǎng),隨著交換式網(wǎng)絡(luò)、寬帶網(wǎng)絡(luò)的發(fā)
          • 關(guān)鍵字: TM1300  DSP  CS8900A  

          TMS320LF2407與LAN91C111型嵌入式以太網(wǎng)接口電路的實現(xiàn)

          •   嵌入式以太網(wǎng)不僅可用于工業(yè)現(xiàn)場實現(xiàn)現(xiàn)場節(jié)點的自動上網(wǎng)功能,而且還可以用于信息家電的以太網(wǎng)接口實現(xiàn)遠程控制,具有很好的發(fā)展前景。文章介紹基于TMS320LF2407型DSP的嵌入式系統(tǒng)與LAN91C111型自適應(yīng)10Mb/s/100Mb/s嵌入式以太網(wǎng)控制的接口電路及軟硬件實現(xiàn)方法。   1 引言   目前關(guān)于嵌入式以太網(wǎng)的設(shè)計方案不是很多,其中大多是基于單片機的,缺點是速度慢、成本太高。DSP作為一種特殊的嵌入式微處理器系統(tǒng),具有嵌入的協(xié)處理器和用于快速數(shù)據(jù)處理的并行數(shù)據(jù)通道,在嵌入式網(wǎng)絡(luò)設(shè)備中引
          • 關(guān)鍵字: 以太網(wǎng)  DSP  LAN91C111  

          基于MPSoC的以太網(wǎng)接口設(shè)計與實現(xiàn)

          •   研究了以太網(wǎng)在多核系統(tǒng)中的數(shù)據(jù)通訊,設(shè)計了以太網(wǎng)IP核到MPSoC網(wǎng)絡(luò)資源的硬件接口。闡述了設(shè)計中各模塊的實現(xiàn)功能和設(shè)計方法,通過仿真和FPGA驗證結(jié)果表明,以太網(wǎng)接口數(shù)據(jù)通訊具有實時和高吞吐率。實現(xiàn)了多核系統(tǒng)與網(wǎng)絡(luò)數(shù)據(jù)的信息傳遞,硬件設(shè)計結(jié)構(gòu)簡單、性能穩(wěn)定可靠。   隨著電子信息技術(shù)發(fā)展,網(wǎng)絡(luò)通信在日常生活中應(yīng)用越來越廣泛,以太網(wǎng)技術(shù)經(jīng)歷了10 Mbit·s-1到10 Gbit·s-1的發(fā)展歷程。當前電子設(shè)備網(wǎng)絡(luò)化、多媒體技術(shù)、數(shù)字圖像處理技術(shù)成為研究的熱點,片上多核系
          • 關(guān)鍵字: MPSoC  以太網(wǎng)  FPGA  

          東亞LTE設(shè)備需求強勁 FPGA業(yè)者喜迎4G商機

          •   東亞地區(qū)長程演進計畫(LTE)設(shè)備需求,驅(qū)動現(xiàn)場可編程閘陣列(FPGA)業(yè)者營收攀升。2014年中國大陸及臺灣陸續(xù)啟動LTE商轉(zhuǎn),帶動龐大的LTE設(shè)備購置及基礎(chǔ)建設(shè)投資潮,深耕通訊領(lǐng)域有成的FPGA業(yè)者也趁著這波潮流搭上順風車,大發(fā)LTE財。   賽靈思(Xilinx)亞太區(qū)銷售與市場副總裁楊飛表示,中國大陸于2013年底發(fā)放LTE營運牌照后,業(yè)界都在引頸期盼這個全球最大的內(nèi)需市場將為LTE供應(yīng)鏈帶來一波新氣象;果不其然,2014年中國大陸三大電信營運商陸續(xù)啟動LTE商轉(zhuǎn),加上臺灣LTE網(wǎng)路也隨后開
          • 關(guān)鍵字: Xilinx  FPGA  LTE  

          進軍數(shù)據(jù)中心應(yīng)用 FPGA業(yè)者走合作策略

          •   因應(yīng)網(wǎng)路速度的提升與資料呈現(xiàn)暴炸性的成長,資料中心無疑是IT領(lǐng)域下一波決戰(zhàn)的主戰(zhàn)場,這從網(wǎng)路服務(wù)業(yè)者,如Google、臉書與亞馬遜近期的動作來看,就能窺見端倪。    ?   Xilinx亞太區(qū)銷售及市場副總裁楊飛   就晶片供應(yīng)商而言,過去一直以來,大多都是CPU與GPU業(yè)者扮演主導角色,如今FPGA(可編程邏輯閘陣列)業(yè)者們,也對該應(yīng)用領(lǐng)域有相當積極的動作。Xilinx亞太區(qū)銷售及市場副總裁楊飛便表示,伺服器業(yè)者們都在思考如何降低功耗的問題,再加上伺服器或是資料中心本身也都會
          • 關(guān)鍵字: Altera  FPGA  GPU  

          DSP編程技巧之28---答疑解惑哪家強之(3)

          •   答疑解惑哪家強?當屬我們EEPW最強。。。接下來繼續(xù)我們的答疑解惑。   17. 如何把RTS庫添加到工程文件中?   如果使用命令行腳本的方式添加庫文件,則使用-l <庫文件名>來添加即可。   在圖形化界面下,填加RTS庫文件的選項在不同版本的CCS中是不一樣的,在此把它們一一列出。   在CCS6.x和5.x版本下:   在工程管理器中的工程名上點擊右鍵,選擇"properties",然后切換到如下視圖。   在CCS4.x版本下:   在CCS3.
          • 關(guān)鍵字: DSP  CCS  C/C++  
          共9854條 163/657 |‹ « 161 162 163 164 165 166 167 168 169 170 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();