<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          基于FPGA的AD7862接口電路設(shè)計(jì)

          • 摘要:針對在自動控制系統(tǒng)設(shè)計(jì)領(lǐng)域和通信領(lǐng)域中有著廣泛運(yùn)用的AD7862芯片,介紹了一種基于FPGA的驅(qū)動接口電路的設(shè)計(jì)。闡述了 AD7862的特點(diǎn)及基本功能,以及基于這些功能特點(diǎn)的驅(qū)動時序,并以此時序?yàn)榛A(chǔ)在FPGA芯片中
          • 關(guān)鍵字: FPGA  7862  AD  接口    

          FPGA需求大幅增長

          •   幾乎每一家分析研究公司都毫無例外的預(yù)測FPGA市場2011年以及未來會有較大的增長,例如,IMS研究公司預(yù)測2014年年度收益達(dá)到10億美元以上,IBS有限公司聲稱,F(xiàn)PGA解決方案日益完善,功能越來越強(qiáng),2015年,其增長率要超過IC市場。2009年全年增長率在60%到65%之間,遠(yuǎn)遠(yuǎn)超出了半導(dǎo)體行業(yè)最初的預(yù)測。繼40 nm產(chǎn)品大獲成功之后,Altera所有產(chǎn)品在2010年的收益都有顯著增長,我們預(yù)計(jì)今后會繼續(xù)增長。
          • 關(guān)鍵字: FPGA  3G  LTE  

          基于DS28E01的FPGA加密認(rèn)證系統(tǒng)的設(shè)計(jì)

          • 在現(xiàn)在電子設(shè)計(jì)的成本越來越高的情況下,基于 SRAM的 FPGA由于自身限制,容易使得設(shè)計(jì)者的設(shè)計(jì)被復(fù)制,從而給設(shè)計(jì)者提出了設(shè)計(jì)具有加密功能的電子系統(tǒng),由于 SHA-1 算法引擎的 DS28E01芯片作為加密認(rèn)證系統(tǒng)的核心芯片,并利用 DS28E01針對 Xilinx公司的 X3CS500E開發(fā)了實(shí)際的加密認(rèn)證系統(tǒng),并將此系統(tǒng)應(yīng)用于實(shí)際的產(chǎn)品中,取得了良好的效果?! ?br />
          • 關(guān)鍵字: FPGA  28E  E01  DS    

          一種基于FPGA的CAN總線通信接口的設(shè)計(jì)

          • CAN總線是現(xiàn)場總線的一種,因?yàn)槠涑杀镜?、容錯能力強(qiáng)、支持分布式控制、通信速率高等優(yōu)點(diǎn)在汽車、工業(yè)控...
          • 關(guān)鍵字: FPGA  CAN總線  通信接口  

          FPGA實(shí)現(xiàn)的任意波形發(fā)生器的設(shè)計(jì)

          • 運(yùn)用DDS原理,進(jìn)行任意波形發(fā)生器的設(shè)計(jì),使得任意波形發(fā)生器兼顧DDS的優(yōu)點(diǎn)。設(shè)計(jì)中通過實(shí)現(xiàn)DDS模塊與單片機(jī)接口的控制部分將頻率控制字由單片輸入到輸入寄存器模塊,由相位累加器模塊對輸入頻率控制字進(jìn)行累加運(yùn)算,輸出作為雙口RAM的讀地址線,讀數(shù)據(jù)線上即輸出了波形幅度量化數(shù)據(jù)。其中雙口RAM的內(nèi)容由單片機(jī)進(jìn)行更新,從而實(shí)現(xiàn)任意波形的發(fā)生。本設(shè)計(jì)中的相位累加器采用了8級流水線結(jié)構(gòu)借助前5級的超前進(jìn)位的方法,使得編譯的最高工作頻率由317.97MHz提高到336.7 MHz,實(shí)現(xiàn)了任意波形的發(fā)生,節(jié)約了成本,提
          • 關(guān)鍵字: FPGA  任意波形發(fā)生器    

          面向?qū)ΨQ體系結(jié)構(gòu)的FPGA仿真模型研究

          • 緩慢的軟件模擬器給體系結(jié)構(gòu)研究帶來了極大不便,F(xiàn)PGA硬件仿真的模擬速度很快,但仿真系統(tǒng)的規(guī)模嚴(yán)重受限于FPGA的容量。較大規(guī)模的體系結(jié)構(gòu)系統(tǒng)仿真采用多片F(xiàn)PGA互連,不僅增加了設(shè)計(jì)的復(fù)雜性,也增加成本。因此提出一種面向?qū)ΨQ體系結(jié)構(gòu)的FPGA仿真模型。經(jīng)仿真系統(tǒng)評估,其仿真系統(tǒng)能夠增大FPGA芯片的仿真規(guī)模,減少仿真系統(tǒng)對FPGA資源的需求,有效支持在有限的FPGA資源上進(jìn)行大規(guī)模對稱體系結(jié)構(gòu)仿真研究。
          • 關(guān)鍵字: FPGA  對稱  仿真  模型研究    

          針對FPGA的完全可配置嵌入式32位RISC處理器

          • 針對FPGA的完全可配置嵌入式32位RISC處理器,使用嵌入式微處理器的FPGA設(shè)計(jì)不斷增長。根據(jù)Dataquest的統(tǒng)計(jì),一年大約啟動10萬個FPGA設(shè)計(jì)項(xiàng)目,其中約30%包含某種形式的微處理器。  形成這種趨勢有幾個方面的原因。首先,數(shù)據(jù)流應(yīng)用更適合可編程硬件,同時嵌入
          • 關(guān)鍵字: 32位  RISC  處理器  嵌入式  配置  FPGA  完全  針對  

          基于FPGA+DSP技術(shù)的Bayer格式圖像預(yù)處理

          • 提出一種針對CMOS圖像傳感器采集的Bayer格式圖像預(yù)處理系統(tǒng),與傳統(tǒng)的DSP圖像處理系統(tǒng)相比,該系統(tǒng)利用Spartan-3系列的XC3S1 500和TMS320DM642型DSP相結(jié)合實(shí)現(xiàn)圖像捕獲、圖像預(yù)處理等功能,采用支持USB2.O的CY7C68013將圖像信息傳送給上位機(jī)。在FPGA中采用雙線性插值法將CMOS圖像傳感器采集的Bayer格式圖像數(shù)據(jù)轉(zhuǎn)換為RGB格式圖像數(shù)據(jù),并轉(zhuǎn)換成Y亮度信號。實(shí)驗(yàn)結(jié)果表明,該系統(tǒng)能處理分辨率達(dá)500萬像素的Bayer圖像,并最終以20 Mb/s的帶寬將亮度信號傳
          • 關(guān)鍵字: Bayer  FPGA  DSP  圖像預(yù)處理    

          基于Spartan-3 FPGA的DSP功能實(shí)現(xiàn)方案

          • 基于Spartan-3 FPGA的DSP功能實(shí)現(xiàn)方案,本文闡述了Spartan-3 FPGA針對DSP而優(yōu)化的特性,并通過實(shí)現(xiàn)示例分析了它們在性能和成本上的優(yōu)勢?! ∷械统杀镜腇PGA都以頗具吸引力的價格提供基本的邏輯性能,并能滿足廣泛的多用途設(shè)計(jì)需求。然而,當(dāng)考慮在FPGA構(gòu)
          • 關(guān)鍵字: 實(shí)現(xiàn)  方案  功能  DSP  Spartan-3  FPGA  基于  

          基于FPGA的灰度形態(tài)學(xué)濾波器實(shí)現(xiàn)

          • 摘要:闡述了灰度形態(tài)學(xué)濾波的原理和基本操作,給出了3×3結(jié)構(gòu)元素灰度形態(tài)學(xué)濾波器的硬件結(jié)構(gòu),詳細(xì)描...
          • 關(guān)鍵字: FPGA  濾波器  灰度形態(tài)學(xué)  

          μC/OS-II在TMS320VC5402處理器上的移植

          基于Blackfin533的CCSDS圖像壓縮算法編碼優(yōu)化

          • 基于Blackfin533的CCSDS圖像壓縮算法編碼優(yōu)化,摘要 通過程序結(jié)構(gòu)的調(diào)整,編碼結(jié)構(gòu)的優(yōu)化及代碼的匯編級優(yōu)化,完成編碼器的DSP高效實(shí)現(xiàn)。實(shí)驗(yàn)結(jié)果表明,優(yōu)化后的編碼器降低了運(yùn)算復(fù)雜度,提高了CCSDS圖像壓縮算法的實(shí)時性。
            關(guān)鍵詞 CCSDS;Blackfin533;編碼器;
          • 關(guān)鍵字: DSP  
          共9854條 409/657 |‹ « 407 408 409 410 411 412 413 414 415 416 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();