<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga+dsp

          基于FPGA的Viterbi譯碼器設(shè)計(jì)

          • 摘要:卷積碼及其Viterbi譯碼是現(xiàn)代通信系統(tǒng)中常用的一種信道編碼方法。文中介紹了Viterbi譯碼算法的原理,分析了Viterbi譯碼器的結(jié)構(gòu),然后用Verilog語(yǔ)言設(shè)計(jì)了一種基于Altera公司的EP3C120F780C8芯片的(2,l,7)Vi
          • 關(guān)鍵字: Viterbi  FPGA  譯碼器    

          基于FPGA的LDPC編碼設(shè)計(jì)

          • 針對(duì)低密度奇偶校驗(yàn)碼(簡(jiǎn)稱LDPC碼)的直接編碼運(yùn)算量較大、復(fù)雜度高,根據(jù)RicIlarclson和Urbanke(RU)建議的編碼方案,介紹一種適于在FPGA上實(shí)現(xiàn),利用有效校驗(yàn)矩陣來降低編碼復(fù)雜度的LDPC編碼方案,給出了編碼器設(shè)計(jì)實(shí)現(xiàn)的原理和編碼器的結(jié)構(gòu)和基本組成。在QuartusⅡ7.2軟件平臺(tái)上采用基于FPGA的VHDL語(yǔ)言實(shí)現(xiàn)了有效的編碼過程。結(jié)果表明:此方案在保證高效可靠傳輸?shù)耐瑫r(shí)降低了實(shí)現(xiàn)的復(fù)雜度。這種編碼方案可靈活應(yīng)用于不同的校驗(yàn)矩陣H,碼長(zhǎng)和碼率的系統(tǒng)中。
          • 關(guān)鍵字: FPGA  LDPC  編碼    

          使用Xilinx FPGA適應(yīng)不斷變化的廣播視頻潮流

          • 使用Xilinx FPGA適應(yīng)不斷變化的廣播視頻潮流, 電視臺(tái)的演播室需要在不替換龐大的以同軸電纜構(gòu)建的基礎(chǔ)架構(gòu)的情況下,將模擬音頻和視頻轉(zhuǎn)換為數(shù)字音頻和視頻,這樣就逐漸形成了傳輸非壓縮標(biāo)清視頻的串行數(shù)字接口(SDI)協(xié)議。如今,出于重新利用同軸電纜的同樣目的
          • 關(guān)鍵字: 廣播  視頻  潮流  變化  不斷  Xilinx  FPGA  適應(yīng)  模擬  編解碼器  音頻  

          基于DSP與FPGA的全姿態(tài)指引儀圖形顯示系統(tǒng)設(shè)計(jì)

          • 基于DSP與FPGA的全姿態(tài)指引儀圖形顯示系統(tǒng)設(shè)計(jì),摘要:針對(duì)機(jī)載電子全姿態(tài)指引儀顯示圖形信息的特征及其變化特點(diǎn),在系統(tǒng)初始化時(shí)將圖形內(nèi)容分為背景層、填充層和動(dòng)態(tài)字符層三層,運(yùn)算過程中只改變根據(jù)參數(shù)變化的填充層和字符層;將圖形運(yùn)算過程分為圖形輪廓生成和
          • 關(guān)鍵字: 圖形  顯示系統(tǒng)  設(shè)計(jì)  指引  姿態(tài)  DSP  FPGA  A/D轉(zhuǎn)換  

          基于FPGA的DDR內(nèi)存條的控制

          • 摘要:隨著數(shù)據(jù)存儲(chǔ)量的日益加大以及存儲(chǔ)速度的加快,大容量的高速存儲(chǔ)變得越來越重要。內(nèi)存條既能滿足大容量的存儲(chǔ)又能滿足讀寫速度快的要求,這樣使得對(duì)內(nèi)存條控制的應(yīng)用越來越廣泛。首先介紹了內(nèi)存條的工作原
          • 關(guān)鍵字: FPGA  DDR  內(nèi)存條    

          基于FPGA的多路視頻通道控制

          • 根據(jù)織布機(jī)告警系統(tǒng)的需求,提出一種開關(guān)設(shè)計(jì)思想,闡述開關(guān)設(shè)計(jì)過程中遇到的問題以及解決方法。首先在FPGA中設(shè)計(jì)一個(gè)開關(guān)控制信號(hào),利用這個(gè)信號(hào)結(jié)合雙口RAM中的編碼數(shù)據(jù)識(shí)別兩個(gè)撥動(dòng)開關(guān)狀態(tài),從而達(dá)到控制多路視頻通道的目的,使本告警系統(tǒng)更方便的應(yīng)用于實(shí)際工業(yè)中。介紹整個(gè)控制系統(tǒng)的工作原理,給出硬件結(jié)構(gòu)圖和軟件設(shè)計(jì)過程,然后利用QuartusⅡ中的SignalTapⅡLogic Analyzer工具對(duì)控制信號(hào)進(jìn)行實(shí)時(shí)采樣分析,最后在織布機(jī)告警系統(tǒng)中成功實(shí)現(xiàn)視頻通道控制功能。
          • 關(guān)鍵字: FPGA  多路  視頻  通道控制    

          高成本效益的AC感應(yīng)電機(jī)轉(zhuǎn)差控制優(yōu)化方案

          • 隨著AC感應(yīng)電機(jī)成為工業(yè)電機(jī)的首選,全方位降低設(shè)計(jì)功耗的需求不斷涌現(xiàn),因此提高這些電機(jī)的效率變得非常重...
          • 關(guān)鍵字: FPGA  AC感應(yīng)電機(jī)  

          FPGA的并行多通道激勵(lì)信號(hào)產(chǎn)生模塊

          • 本文以并行多通道信號(hào)產(chǎn)生模型為依據(jù),設(shè)計(jì)并實(shí)現(xiàn)了以FPGA為核心器件的并行多通道信號(hào)產(chǎn)生模塊,主要包括FPGA系統(tǒng)設(shè)計(jì)和多通道波形產(chǎn)生模塊設(shè)計(jì)。通過模塊測(cè)試后發(fā)現(xiàn),該模塊具備產(chǎn)生高質(zhì)量并行多通道激勵(lì)信號(hào)的能力。
          • 關(guān)鍵字: FPGA  并行  多通道  激勵(lì)    

          整合ARM、FPGA與可編程模擬電路設(shè)計(jì)的單芯片技術(shù)

          • 整合ARM、FPGA與可編程模擬電路設(shè)計(jì)的單芯片技術(shù),如果世上真的有典型或者通用的嵌入式系統(tǒng)應(yīng)用,主流半導(dǎo)體公司的產(chǎn)品目錄一定會(huì)薄很多。現(xiàn)在設(shè)計(jì)人員不僅要從多種處理器架構(gòu)中進(jìn)行選擇(大多數(shù)嵌入式系統(tǒng)設(shè)計(jì)都以處理器內(nèi)核為中心),而且外設(shè)、通信端口和模擬功能組
          • 關(guān)鍵字: 電路設(shè)計(jì)  單芯片  技術(shù)  模擬  可編程  ARM  FPGA  整合  

          在FPGA設(shè)計(jì)中使用Precision RTL 綜合實(shí)例

          • 在FPGA設(shè)計(jì)中使用Precision RTL 綜合實(shí)例,數(shù)字濾波器通常分成有限脈沖響應(yīng)(finite impulse response,也就是FIR)和
            無(wú)限脈沖響應(yīng)(infinite impulse response,也就是IIR)兩大類。FIR 濾波器相對(duì)
            于IIR濾波器而言,優(yōu)點(diǎn)是相位線性和性能穩(wěn)定,應(yīng)用范圍廣
          • 關(guān)鍵字: 綜合  實(shí)例  RTL  Precision  設(shè)計(jì)  使用  FPGA  

          Tensilica HiFi音頻DSP成為首個(gè)支持Dolby MS10多碼流解碼器的IP核

          •   Tensilica今日宣布,Tensilica成為首家采用Dolby MS10多碼流解碼器,用于SoC設(shè)計(jì)的音頻內(nèi)核IP供應(yīng)商。Dolby MS10多碼流解碼器具備多格式音頻解碼技術(shù),在單個(gè)算法包中支持Dolby Digital Plus和Dolby Pulse,用于下一代HDTV(高清電視)、STB(機(jī)頂盒)和DMP(數(shù)字媒體播放器)的設(shè)計(jì)。   Dolby MS10多碼流解碼器對(duì)下一代設(shè)計(jì)是至關(guān)重要的,因?yàn)橛^眾接收到的內(nèi)容信息,不僅僅來源于傳統(tǒng)的廣播和運(yùn)營(yíng)商,而且還來源于互聯(lián)網(wǎng),USB設(shè)備、游戲
          • 關(guān)鍵字: Tensilica  DSP  SoC  多碼流解碼器  

          Altera榮獲TechAmerica基金會(huì)“美國(guó)技術(shù)獎(jiǎng)”

          •   Altera公司(NASDAQ: ALTR)今天宣布,Stratix® IV GT FPGA榮獲TechAmerica基金會(huì)電子元器件類的美國(guó)技術(shù)獎(jiǎng)。TechAmerica認(rèn)為Altera的Stratix IV GT FPGA在技術(shù)上非常出眾,它專為滿足當(dāng)今寬帶系統(tǒng)的性能和系統(tǒng)帶寬需求而設(shè)計(jì)。   6月16號(hào)在華盛頓舉行的第八屆年度技術(shù)和政府晚宴上,Altera獲得了該獎(jiǎng)項(xiàng)。在該活動(dòng)中,數(shù)百名各行業(yè)、國(guó)會(huì)和政府領(lǐng)導(dǎo)人慶祝了業(yè)界和政府之間的合作。美國(guó)技術(shù)獎(jiǎng)獲獎(jiǎng)?wù)叽砹擞蓸I(yè)界專家和技術(shù)同行選出的
          • 關(guān)鍵字: Altera  FPGA  Stratix  

          賽靈思推出具有業(yè)界最高容量的FPGA系列產(chǎn)品

          •   全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc.)今天宣布推出業(yè)界首款采用唯一統(tǒng)一架構(gòu)、將整體功耗降低一半且具有業(yè)界最高容量(多達(dá) 200 萬(wàn)個(gè)邏輯單元)的 FPGA 系列產(chǎn)品,能滿足從低成本到超高端系列產(chǎn)品的擴(kuò)展需求。賽靈思全新7 系列 FPGA不僅在幫助客戶降低功耗和成本方面取得了新的突破,而且還不影響容量的增加和性能的提升,從而進(jìn)一步擴(kuò)展了可編程邏輯的應(yīng)用領(lǐng)域。新系列產(chǎn)品采用針對(duì)低功耗高性能精心優(yōu)化的28 nm 工藝技術(shù),不僅能實(shí)現(xiàn)出色的生產(chǎn)率,解決 ASIC 和 ASSP 等其他方法
          • 關(guān)鍵字: Xilinx  FPGA   

          賽靈思基于業(yè)界首款統(tǒng)一可擴(kuò)展架構(gòu)的7系列FPGA全新登場(chǎng)

          • 功耗銳減 50%,容量高達(dá) 200 萬(wàn)個(gè)邏輯單元 Virtex-7、Kintex-7 和 Artix-7 系列實(shí)現(xiàn)了突破性的低功耗、高系統(tǒng)性能與設(shè)計(jì)效率,可充分滿足新型應(yīng)用和市場(chǎng)需求 2010 年 6 月 22 日,中國(guó)北京訊 — 全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布推出業(yè)界首款采用唯一統(tǒng)一架構(gòu)、將整體功耗降低一半且具有業(yè)界最高容量(多達(dá) 200 萬(wàn)個(gè)邏輯單元)的 FPGA 系列產(chǎn)品,能滿足從低成本到超高端系列產(chǎn)品的擴(kuò)展需求。賽靈
          • 關(guān)鍵字: 賽靈思  FPGA  Virtex-7  Kintex-7  Artix-7   
          共9854條 445/657 |‹ « 443 444 445 446 447 448 449 450 451 452 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();