隨著傳統(tǒng)燃料生產(chǎn)和消耗所導致的環(huán)境和經(jīng)濟問題與日俱增,清潔的可再生能源市場應運而生。作為一種彌補石油、煤碳和天然氣為中心的能源生產(chǎn)方式而且取之不盡用之不竭的方式,風能正得到大范圍地普及。在過去的十年里,全球風能容量以平均每年30%以上的累積速度不斷增長,這得益于全球?qū)裳杆侔惭b在世界上幾乎任何位置的無排放發(fā)電。
引領風能技術(shù)發(fā)展的先鋒Northern Power Systems公司(佛蒙特州馬里)提供社區(qū)和電力設施級別的風輪機系統(tǒng),這些系統(tǒng)通過其創(chuàng)新型“無傳動裝置”風
關鍵字:
ADI DSP 元器件
引言網(wǎng)絡化運動控制是未來運動控制的發(fā)展趨勢,隨著高速加工技術(shù)的發(fā)展,對網(wǎng)絡節(jié)點間的時間同步精度...
關鍵字:
FPGA 時鐘頻率同步
引言PCB光板測試機基本的測試原理是歐姆定律,其測試方法是將待測試點間加一定的測試電壓,用譯碼電...
關鍵字:
FPGA PCB測試機
O 引 言 FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)是一種高密度可編程邏輯器件,它支持系統(tǒng)可編程,通過寫入不同的配置數(shù)據(jù)就可以實現(xiàn)不同的邏輯功能。使用FPGA來設計電子系統(tǒng),具有設計周期短
關鍵字:
FPGA 出租車計價器
0 引 言 現(xiàn)代通訊電子設備的抗干擾測試已經(jīng)成為必須的測試項目,主要的干擾類型為噪聲干擾。在通信信道測試和電子對抗領域里,噪聲始終是最基本、最常用的干擾源之一。如何產(chǎn)生穩(wěn)定和精確的噪聲信號已經(jīng)成為一
關鍵字:
FPGA 高斯白噪聲 發(fā)生器
復用器是數(shù)字電視前端平臺的關鍵設備,它的主要功能是完成對輸入多路傳輸流(Transport Stream,TS)的復用工作,它的性能穩(wěn)定性直接影響前端平臺的運行。而復用器對傳輸流中節(jié)目特殊信息(Program Spe-cial Info
關鍵字:
MPEG FPGA PSI 復用器
基于0.13微米CMOS工藝下平臺式FPGA中可重構(gòu)RAM模塊的一種設計方法,1. 引言 對于需要大的片上存儲器的各種不同的應用,F(xiàn)PGA 需要提供可重構(gòu)且可串聯(lián)的存儲器陣列。通過不同的配置選擇,嵌入式存儲器陣列可以被合并從而達到位寬或字深的擴展并且可以作為單端口,雙端口
關鍵字:
RAM 重構(gòu) 模塊 設計 方法 FPGA 平臺 0.13 微米 CMOS 工藝
1 系統(tǒng)方案 GSM(Global System for Mobile Communications)為全球移動通訊系統(tǒng),是一種起源于歐洲的移動通信技術(shù)標準,其開發(fā)目的是讓全球各地可以共同使用一個移動電話網(wǎng)絡標準,讓用戶使用一部手機就能行遍全球
關鍵字:
FPGA 防盜 定位追蹤 系統(tǒng)
在數(shù)字通信系統(tǒng)中,同步技術(shù)是非常重要的,而位同步是最基本的同步。位同步時鐘信號不僅用于監(jiān)測輸入碼元信號,確保收發(fā)同步,而且在獲取幀同步及對接收的數(shù)字碼元進行各種處理的過程中也為系統(tǒng)提供了一個基準
關鍵字:
FPGA DPLL 位同步時鐘
以Linux為系統(tǒng)基于DSP的視頻檢測方案, 視頻檢測技術(shù)已廣泛應用于工業(yè)控制、智能交通、設備制造等很多領域。傳統(tǒng)的視頻檢測往往采用工控機作為其視頻處理器來實現(xiàn)其功能。這種方法往往由于工控機 處理速度的問題,無法實現(xiàn)對各個不同方向同時進行視頻
關鍵字:
檢測 方案 視頻 DSP 系統(tǒng) 基于 Linux
TKScope DK9嵌入式智能仿真開發(fā)平臺 獨創(chuàng)的技術(shù)引領DSP與 ARM開發(fā)工具的新模式, TKScope DK9是廣州致遠電子有限公司2009年隆重推出的一款高性能綜合仿真開發(fā)平臺,支持DSP和ARM內(nèi)核的仿真調(diào)試,同時內(nèi)嵌32路專業(yè)邏輯分析儀。 TKScopeDK9仿真器支持雙JTAG端口,能夠同時完成TI DSP與不
關鍵字:
DSP 引領 ARM 開發(fā)工具 模式 技術(shù) 獨創(chuàng) 嵌入式 DK9 智能
FPGA中SPI復用配置的編程方法, SPI(Serial Peripheral Interface,串行外圍設備接口)是一種高速、全雙工、同步的通信總線,在芯片的引腳上只占用4根線,不僅節(jié)約了芯片的引腳,同時在PCB的布局上還節(jié)省空間。正是出于這種簡單、易用的特性,
關鍵字:
編程 方法 配置 復用 SPI FPGA
FPGA的時鐘頻率同步設計,引 言 網(wǎng)絡化運動控制是未來運動控制的發(fā)展趨勢,隨著高速加工技術(shù)的發(fā)展,對網(wǎng)絡節(jié)點間的時間同步精度提出了更高的要求。如造紙機械,運行速度為1 500~1 800m/min,同步運行的電機之間1μs的時間同步誤差將
關鍵字:
設計 同步 頻率 時鐘 FPGA
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。
創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473