<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          基于DSP與FPGA的光柵地震檢波器的信號處理

          • 基于DSP與FPGA的光柵地震檢波器的信號處理,0 引 言
            在石油地震勘探中,地震儀通過地震檢波器采集信號。地震檢波器是為了接收和記錄地震波而設(shè)計的一種精密的機械、電子組合裝置,是地震勘探數(shù)據(jù)采集中的重要環(huán)節(jié),其性能好壞直接影響地震記錄質(zhì)量和地震
          • 關(guān)鍵字: 地震  信號處理  光柵  FPGA  DSP  基于  

          采用StratixIVGTFPGA實現(xiàn)100G光傳送網(wǎng)

          • 供應(yīng)商、企業(yè)以及服務(wù)提供商認為100G系統(tǒng)最終會在市場上得到真正實施。推動其實施的主要力量是用戶持續(xù)...
          • 關(guān)鍵字: StratixIVGTFPGA  FPGA  100G  光傳送網(wǎng)  

          基于ASIC+FPGA的IPv6路由器PoS接口設(shè)計

          •   IP over SDH(PoS)技術(shù)是通過SDH提供的高速傳輸通道直接傳送IP分組,它位于數(shù)據(jù)傳輸骨干網(wǎng),使用點到點協(xié)議PPP將IP數(shù)據(jù)包映射到SDH幀上,按各次群相應(yīng)的線速率進行連續(xù)傳輸,其網(wǎng)絡(luò)主要由大容量的高端路由器經(jīng)由高速光
          • 關(guān)鍵字: ASIC  FPGA  IPv6  PoS    

          在FPGA上對OC8051IP核的修改與測試

          • 引 言
            20世紀80年代初,Intel公司推出了MCS-51單片機,隨后Intel以專利轉(zhuǎn)讓的形式把8051內(nèi)核發(fā)布給許多半導(dǎo)體廠家,從而出現(xiàn)了許多與MCS-51系統(tǒng)兼容的產(chǎn)品。這些產(chǎn)品與MCS-51的系統(tǒng)結(jié)構(gòu)相同,采用CMOS工藝,因
          • 關(guān)鍵字: FPGA  8051  OC  IP    

          DSP平臺的USB接口設(shè)計

          • DSP平臺的USB接口設(shè)計,引言
            USB接口(Universal Serial Bus)是一種通用的高速串行接口。它最主要的特點是它的高速傳輸特性。USB1.1理論速度極限可以達到12Mb/s,USB2.0可達到 480Mb/s。這樣,它可以很好解決大數(shù)據(jù)量的數(shù)據(jù)在嵌
          • 關(guān)鍵字: 設(shè)計  接口  USB  平臺  DSP  

          FPGA與ADSP TS201的總線接口設(shè)計方案

          • 在雷達信號處理、數(shù)字圖像處理等領(lǐng)域中,信號處理的實時性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處...
          • 關(guān)鍵字: FPGA  ADSP  TS201  總線接口  設(shè)計  

          基于CycloneII系列FPGA的DDFS信號源實現(xiàn)

          • 0 引言
            在電子信息領(lǐng)域,函數(shù)發(fā)生器(信號源)是通用的設(shè)備。近年來電子信息技術(shù)的飛速發(fā)展,使得各領(lǐng)域?qū)π盘栐吹囊笤诓粩嗵岣?。不但要求其頻率穩(wěn)定度和準確度高,要求頻率改變的方便性,而且還要求可以產(chǎn)生
          • 關(guān)鍵字: CycloneII  FPGA  DDFS  信號源    

          直擴OQPSK系統(tǒng)載波跟蹤的 設(shè)計及FPGA實現(xiàn)

          • 0 引言
            載波同步是無線通信系統(tǒng)中一個重要的實際問題,是基帶信號處理的關(guān)鍵技術(shù)。導(dǎo)致載波頻率及相位不確定性的主要因素有:一是頻率源的漂移會引起載波頻率的漂移;二是電波傳輸?shù)臅r延會產(chǎn)生載波相位的偏移;
          • 關(guān)鍵字: OQPSK  FPGA  系統(tǒng)  載波    

          基于家庭主站的遠程醫(yī)療監(jiān)護系統(tǒng)

          • 基于家庭主站的遠程醫(yī)療監(jiān)護系統(tǒng),1 引言
            隨著人口平均壽命的增長和而人口出生率的下降,我國面臨嚴重的人口老齡化問題。為了解決日益增加的老年人群身體健康護理問題,遠程醫(yī)療服務(wù)逐漸興起。目前已開發(fā)有基于Internet的遠程醫(yī)療監(jiān)護即時通信系
          • 關(guān)鍵字: 系統(tǒng)  監(jiān)護  遠程醫(yī)療  家庭  基于  醫(yī)療監(jiān)護  DSP  嵌入式  家庭主站  SPI總線  

          基于BF533的圖像采集與顯示

          • 基于BF533的圖像采集與顯示,0 引言
            在嵌入式圖像處理系統(tǒng)中,經(jīng)常需要對圖像進行采集,并將采集圖像的處理結(jié)果顯示在嵌入式系統(tǒng)的彩色LCD之上,以使人能夠?qū)μ幚砗蟮膱D像結(jié)果進行直觀的觀察,進一步對圖像識別的正確與否進行人工判斷。本設(shè)
          • 關(guān)鍵字: 顯示  采集  圖像  BF533  基于  嵌入式處理器  blackfin 533  DSP  圖像采集  圖像顯示  

          基于DSP的視頻監(jiān)控系統(tǒng)硬件設(shè)計

          基于DSP+FPGA的實時視頻采集系統(tǒng)設(shè)計

          • 基于DSP+FPGA的實時視頻采集系統(tǒng)設(shè)計,0 引言
            圖像是自然生物或人造物理的觀測系統(tǒng)對世界的記錄,是以物理為載體,以介質(zhì)來記錄信息的一種形式。圖像信息是人類認識世界的重要知識來源。據(jù)學(xué)者統(tǒng)計,人類所得的信息有80%以上是來自眼睛攝取的圖像
          • 關(guān)鍵字: 采集  系統(tǒng)  設(shè)計  視頻  實時  DSP  FPGA  基于  

          基于Lab Windows/CVI的PC與 DSP的串行通信

          • 基于Lab Windows/CVI的PC與 DSP的串行通信,0 引言
            隨著數(shù)字信號處理理論及微電子技術(shù)的高速發(fā)展,數(shù)字信號處理器(DSP)已廣泛應(yīng)用于各個控制領(lǐng)域。而在控制系統(tǒng)中,通常會利用PC機與DSP之間的通信來對系統(tǒng)各個狀態(tài)/參數(shù)進行監(jiān)控。這種方法既利用了DSP功
          • 關(guān)鍵字: DSP  串行  通信  PC  CVI  Lab  Windows  基于  

          基于TMS320C6713和MAX1420的高速數(shù)據(jù)采集系統(tǒng)設(shè)計

          • 基于TMS320C6713和MAX1420的高速數(shù)據(jù)采集系統(tǒng)設(shè)計,1 引言
            數(shù)據(jù)采集系統(tǒng)是通信與信息技術(shù)領(lǐng)域中重要的功能模塊,應(yīng)用廣泛。而傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)大多以單片機或中規(guī)模數(shù)字電路為核心,其模數(shù)轉(zhuǎn)換器(A/D轉(zhuǎn)換器)采樣速率較低。顯然傳統(tǒng)數(shù)據(jù)采集系統(tǒng)不能完全滿足高
          • 關(guān)鍵字: 系統(tǒng)  設(shè)計  數(shù)據(jù)采集  高速  TMS320C6713  MAX1420  基于  數(shù)據(jù)采集  TMS320C6713  MAX1420  USB通信接口  DSP  

          MCS-51單片機與FPGA接口的邏輯設(shè)計

          • 0 引言
            FPGA是一種新興的可編程邏輯器件,可以取代現(xiàn)有的全部微機接口芯片,實現(xiàn)微機系統(tǒng)中的存儲器、地址譯碼等多種功能,具有更高的密度、更快的工作速度和更大的編程靈活性,被廣泛應(yīng)用于各種電子類產(chǎn)品中
          • 關(guān)鍵字: 邏輯  設(shè)計  接口  FPGA  單片機  MCS-51  
          共9875條 479/659 |‹ « 477 478 479 480 481 482 483 484 485 486 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();