三維圖像信息處理FPGA+DSP核心架構的設計與實現,三維圖像信息處理一直是圖像視頻處理領域的熱點和難點,目前國內外成熟的三維信息處理系統(tǒng)不多,已有的系統(tǒng)主要依賴高性能通用PC完成圖像采集、預處理、重建、構型等囊括底層和高層的處理工作。三維圖像處理數據量特
關鍵字:
核心 架構 設計 實現 DSP FPGA 圖像 信息 處理 三維 FPGA dsp
根據國內主要寬帶運營商的要求及規(guī)劃,未來的發(fā)展依然會以EPON為主,包括10G和1G的EPON。為了應對國內接入網市場對于EPON產品形態(tài)的需求,我們基于芯片設計了一些不同形態(tài)的解決方案:包括能提供2路硬件解碼或軟件解碼的VoIPONU的參考設計;整合了4口以太網交換機的多用戶接入終端的參考設計;高密度16口、24口以太網交換機的MDU參考設計,以及計劃中的整合了16口IPPBX的參考設計等。
普然的10GEPON方案是一個基于FPGA的SoC(系統(tǒng)級芯片)MAC,其包涵一個強大的包處理引擎,從
關鍵字:
FPGA EPON SoC
當DSP從過去的單核過渡到4核再到6核時,不只提供了更強的處理能力,同時也對人們在DSP上開展的研發(fā)工作提出了新的挑戰(zhàn):第一是必須對以往的應用程序做更多的優(yōu)化工作;第二是開發(fā)工具要能深入到程序運行的各個細節(jié),并對程序的運行情況進行監(jiān)控;第三是解決耗電和散熱等問題,核心的增多必然會造成耗電的上升。
飛思卡爾在最新一代的多核DSP上率先采用了45納米工藝,這使得飛思卡爾最近推出的6核DSP產品在功耗和性能上都達到了業(yè)界的最高水平,完全可以滿足4G應用的需求。作為業(yè)界第一個向市場推出商用6核DSP的廠
關鍵字:
飛思卡爾 45納米 DSP
針對新型球形機器人驅動機構的特點,介紹了一種基于DSP的開環(huán)控制器軟硬件系統(tǒng)的設計方法,給出了系統(tǒng)的硬件電路、開環(huán)控制模型以及軟件控制流程。
關鍵字:
控制器 設計 機器人 球形 DSP 新型 基于
在通信系統(tǒng)中分析計算系統(tǒng)抗噪聲性能時,經常假定信道噪聲為加性高斯型白噪聲(AGWN)。本文就是通過分析AGWN的性質,采用自頂向下的設計思路,將AGWN信號分成若干模塊,最終使用Verilog硬件描述語言,完成了通信
關鍵字:
FPGA AGWN 信號 生成器
DSP具有高速時鐘頻率和快速的運算速度,為故障在線監(jiān)測提供了硬件支持。本文通過定子視在阻抗的分析,發(fā)揮DSP的數據處理能力,實現了對三相異步電動機故障的在線監(jiān)測。
關鍵字:
DSP 三相異步電動機 在線監(jiān)測
0 引言 高速數字化采集技術和FPGA技術的發(fā)展已經對傳統(tǒng)測試儀器產生了深刻的影響。數字存儲示波器(DS0)是模擬示波器技術、數字化測量技術、計算機技術的綜合產物,他主要以微處理器、數字存儲器、A/D轉換器和D
關鍵字:
FPGA 數字存儲示 波器設計
O 引言 作戰(zhàn)系統(tǒng)時間的統(tǒng)一同步(時統(tǒng))的重要性越來越得到重視,只有保證整個系統(tǒng)處在同一時間的基準上,才能實現真正意義上的以網絡為中心的信息戰(zhàn)、以精確制導武器系統(tǒng)對抗和以協同作戰(zhàn)方式為主的現代化戰(zhàn)爭。
關鍵字:
FPGA 系統(tǒng)
基于DSP的運動控制器的開發(fā), 運動控制器是一種用于多種運動控制場合的上位控制單元,通常采用專業(yè)運動控制芯片或高速DSP來控制步進電機或伺服電機。運動控制器與PC機構成主從結構。PC機負責人機交互界面的管理和控制系統(tǒng)的實時監(jiān)控工作;控制
關鍵字:
開發(fā) 控制器 運動 DSP 基于 光學工程,運動控制器,DSP,CPLD
傳統(tǒng)基于微控制器的嵌入式應用常常面臨新的挑戰(zhàn),一方面控制器的信息處理能力有限,難以滿足大量數據運算任務的需求,增加DSP協處理器成為很多方案的不得已選擇。而另一方面,盡管當前DSP處理器通常都具有很強的數據處理能力,然而系統(tǒng)必要的控制功能是DSP所不擅長的。越來越多的系統(tǒng)面臨需要應對多媒體數據處理、大量數據運算、通信協議處理以及系統(tǒng)控制任務,正是這樣的現實促進了融合DSP和微控制器特性于一身的匯聚式處理器的應用持續(xù)走俏。
ADI公司推出的Blackfin匯聚式處理器是一類新型16~32位嵌入式處
關鍵字:
ADI DSP Blackfin
實際工作中,常常需要誤碼儀能測試多種信道。但是目前市面上所銷售的誤碼儀大多只能測試電信部門的標準通信信道,低速以一、二次群為主,高速可達SDH信道速率;且價格昂貴、體積偏大,不能用于測試實際工作中大量
關鍵字:
FPGA 智能誤碼 測試儀
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。
創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473