<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          首款結(jié)合數(shù)學(xué)和邏輯功能的單芯DSP

          •   德州儀器推出一款單芯片DSPTCI6484,結(jié)合PHY處理的數(shù)學(xué)功能與MAC處理的邏輯功能,提高了高級多處理超3G移動通信局端應(yīng)用(如HSPA/HSPA+、LTE以及WiMAXWave2等)的DSP功能。   IDC的無線半導(dǎo)體項目經(jīng)理FlintPulskamp指出:“由于LTE即將在近期實現(xiàn),基站OEM廠商應(yīng)為系統(tǒng)配備靈活的處理器,以滿足近在眼前的性能與數(shù)據(jù)處理要求。TI在TCI6484上結(jié)合MAC與PHY功能,為OEM廠商提供了一種統(tǒng)一的可擴(kuò)展融合型解決方案,能在微微基站、微基站以及
          • 關(guān)鍵字: DSP  

          基于FPGA和DSP的高速瞬態(tài)信號檢測系統(tǒng)

          •   引 言   目前國內(nèi)急需一種能夠?qū)﹄娀鸸て返陌l(fā)火過程進(jìn)行實時無損耗監(jiān)測的方法和手段,并根據(jù)監(jiān)測結(jié)果對火工品的可靠性進(jìn)行準(zhǔn)確的判決和認(rèn)證,解決科研和生產(chǎn)過程中的具體問題。本系統(tǒng)采用感應(yīng)式線圈作為非接觸式啟爆電流的啟爆裝置,并采用高速A/D、FPGA、DSP等先進(jìn)的集成電路實現(xiàn)了電火工品的無損耗檢測。其主要目的是:第一,解決電火工品可靠性試驗中微秒級瞬態(tài)信號的檢測、處理和存儲技術(shù);第二,為可靠性試驗提供一種在線的無損耗實時檢測系統(tǒng),以便對電火工品的發(fā)火全過程進(jìn)行監(jiān)測;第三,為電火工品的發(fā)火可靠性認(rèn)證和評
          • 關(guān)鍵字: FPGA DSP A/D  

          德州儀器推出首款結(jié)合數(shù)學(xué)和邏輯功能的單芯片 DSP

          •   德州儀器 (TI) 宣布推出一款單芯片 DSP TCI6484,結(jié)合 PHY 處理的數(shù)學(xué)功能與 MAC 處理的邏輯功能,從而顯著提高了高級多處理超 3G 移動通信局端應(yīng)用(如 HSPA/HSPA+、LTE 以及 WiMAX Wave 2 等)的 DSP 功能。此款新型 65 納米單內(nèi)核 1 GHz DSP 還能使效能加倍,提高數(shù)據(jù)吞吐量以降低時延,實現(xiàn)更出色的服務(wù)質(zhì)量,并取代昂貴的 RISC 協(xié)處理器。TI 全新 DSP 技術(shù)不僅使基站 OEM 廠商能夠減少芯片以降低系統(tǒng)成本,還能提高系統(tǒng)密度以支持單
          • 關(guān)鍵字: 德州儀器 DSP TCI6484  

          多核DSP結(jié)構(gòu)與超核DSP結(jié)構(gòu)

          • Internet爆炸性的增長,線路網(wǎng)絡(luò)與分組網(wǎng)絡(luò)的加速融合,對通信設(shè)備和應(yīng)用提出了一系列新的要求。目前的線路交換技術(shù)是在Internet時代之前很久設(shè)計的,由于它們只對通話業(yè)務(wù)進(jìn)行優(yōu)化,已不能支持當(dāng)今成指數(shù)增長的數(shù)據(jù)業(yè)務(wù)。為此,服務(wù)提供商正在部署分組網(wǎng)絡(luò)(Internet協(xié)議)和信元網(wǎng)絡(luò)(ATM),并從老式設(shè)備轉(zhuǎn)向以分組交換為中心的軟交換技術(shù)和媒介網(wǎng)關(guān)。? ??本文旨在幫助那些正在構(gòu)建分組交換技術(shù)的公司解決在設(shè)計新型網(wǎng)絡(luò)時遇到的眾多難題中的一個問題:如何管理好有關(guān)語音
          • 關(guān)鍵字: 多核 DSP 超核 結(jié)構(gòu)  

          使用VHDL語言設(shè)計FPGA的幾個常見問題的探討

          • ?????? 詳細(xì)討論了在MAX plusⅡ開發(fā)平臺下使用VHDL硬件描述語言設(shè)計現(xiàn)場可編程門陣列(FP-GA)時常見的三個問題:等占空比分頻電路、延時任意量的延時電路、雙向電路。 ????? 1 引言 ??? ?????? 隨著EDA技術(shù)的發(fā)展,使用硬件語言設(shè)計可編程邏輯器件(PLD)/現(xiàn)場可編程門陣
          • 關(guān)鍵字: VHDL FPGA 問題  

          基于FPGA的鎖相環(huán)位同步提取電路設(shè)計

          •   概述   同步是通信系統(tǒng)中一個重要的問題。在數(shù)字通信中,除了獲取相干載波的載波同步外,位同步的提取是更為重要的一個環(huán)節(jié)。因為只有確定了每一個碼元的起始時刻,才能對數(shù)字信息作出正確的判決。利用全數(shù)字鎖相環(huán)可直接從接收到的單極性不歸零碼中提取位同步信號。   一般的位同步電路大多采用標(biāo)準(zhǔn)邏輯器件按傳統(tǒng)數(shù)字系統(tǒng)設(shè)計方法構(gòu)成,具有功耗大,可靠性低的缺點。用FPGA設(shè)計電路具有很高的靈活性和可靠性,可以提高集成度和設(shè)計速度,增強系統(tǒng)的整體性能。本文給出了一種基于fpga的數(shù)字鎖相環(huán)位同步提取電路。   數(shù)
          • 關(guān)鍵字: FPGA 鎖相環(huán) 分頻器  

          PLD公司三極化形成

          • 可編程邏輯器件(PLD)在與ASIC之激戰(zhàn)中已經(jīng)告捷:每年開始PLD設(shè)計的項目數(shù)目遠(yuǎn)遠(yuǎn)高于ASIC項目開工數(shù)。同時,PLD廠家之間也發(fā)生微妙的變化,由崛起時的爭強好斗和互不相讓,漸漸找到了各自的落腳點。目前看來,Xilinx的產(chǎn)品穩(wěn)居65nm FPGA市場,Altera最大的量產(chǎn)在90nm FPGA,Actel憑低功耗0.13微米FPGA在對功耗要求苛刻的領(lǐng)域站穩(wěn)了腳跟。昔日的兩個龐然大物——Xilinx和Altera之間拉開了距離,同時小型FPGA廠商如Actel躍躍欲試,漸漸跳
          • 關(guān)鍵字: PLD FPGA ASIC  

          嵌入式DSP上的視頻編解碼與相應(yīng)名詞解釋

          • ??  隨著數(shù)字多媒體的應(yīng)用日漸廣泛,視頻解碼在嵌入式系統(tǒng)設(shè)計中變成一個基本要素。視頻標(biāo)準(zhǔn)有多種,依賴于產(chǎn)品可實施其中的一個或者多個標(biāo)準(zhǔn)。 ????? 當(dāng)然這不是全部,視頻僅僅是多媒體碼流的一部分,另外還有音頻或者語音需要并行處理。因此,一個精確的處理存儲或數(shù)據(jù)流的同步層是必需的。此外,視頻解碼本身對性能要求較高,需要不同于先前基于語音和信息應(yīng)用的系統(tǒng)架構(gòu);這就對便攜系統(tǒng)提出了特殊挑戰(zhàn),而桌面應(yīng)用同樣面臨這些問題。 ?&n
          • 關(guān)鍵字: 嵌入式 DSP 視頻 編解碼  

          Xilinx屢獲殊榮的65nm Virtex-5系列新增三款器件

          •   賽靈思公司宣布為其屢獲殊榮的65nm Virtex?-5 LX 和 LXT FPGA平臺增加三款新型小尺寸封裝器件,以滿足新興市場對可編程邏輯器件成本和密度的要求。其中邏輯優(yōu)化的LX平臺增加了Virtex-5 LX155器件,Virtex-5 LXT平臺則增加了LX20T以及LX155T器件,外加帶有低功率收發(fā)器的小尺寸 19mm FF323封裝。這些新增器件將支持工業(yè)網(wǎng)絡(luò)、醫(yī)療影像、馬達(dá)控制、國防和高性能計算應(yīng)用等領(lǐng)域 實現(xiàn)更高水平的成本優(yōu)化。   “由于Virtex-5系
          • 關(guān)鍵字: 賽靈思 FPGA 可編程邏輯器件  

          Altera的Stratix II GX FPGA提供50-Gbps SFI-5接口

          •   Altera公司宣布,帶有嵌入式收發(fā)器的Stratix? II GX FPGA支持SERDES成幀器接口Level 5 (SFI-5)標(biāo)準(zhǔn),為高性能光通信應(yīng)用提供40至50-Gbps接口。SFI-5規(guī)范是芯片至芯片標(biāo)準(zhǔn),保證了前向糾錯(FEC)技術(shù)、成幀器以及業(yè)界最佳光轉(zhuǎn)發(fā)器之間的通用性。硬件測試驗證了Stratix II GX FPGA符合SFI-5標(biāo)準(zhǔn),其20個高速串行收發(fā)器通道的數(shù)據(jù)速率在600 Mbps至6.375 Gbps之間,很容易滿足SFI-5接口要求。   SFI-5光互聯(lián)論
          • 關(guān)鍵字: Altera FPGA 芯片  

          基于SOPC的工業(yè)大型吊車吊鉤位置測量的設(shè)計

          • 本文提出了應(yīng)用FPGA和編碼器實現(xiàn)基于SOPC的工業(yè)吊車吊鉤的位置測量。該設(shè)計通過對于相關(guān)編碼器輸出信號的采集處理實現(xiàn)了對于吊鉤垂直距離的測量,并且對于在應(yīng)用實踐中的問題進(jìn)行了討論。
          • 關(guān)鍵字: SOPC  FPGA  位置測量  

          Actel的 ProASIC3L系列實現(xiàn)低功耗高速度和低成本之間的平衡

          •   Actel公司進(jìn)一步擴(kuò)展其業(yè)界領(lǐng)先的低功耗可編程解決方案組合,面向高性能及對功耗敏感的系統(tǒng)設(shè)計人員推出ProASIC3L系列現(xiàn)場可編程門陣列 (FPGA)。相比前一代ProASIC3 FPGA,新推出的以 Flash為基礎(chǔ)的FPGA系列可以在高達(dá)350MHz的工作頻率下大幅降低功耗,能分別對動態(tài)和靜態(tài)功耗降低達(dá)40% 和 90%,從而為工業(yè)、醫(yī)療和科研等高性能市場領(lǐng)域的設(shè)計人員提供高速度、低功耗及低成本的靈活且功能豐富的解決方案。ProASIC3L系列還支持FPGA優(yōu)化32位ARM Cortex-M1
          • 關(guān)鍵字: Actel 可編程 FPGA   

          利用 Virtex-5 SXT 的高性能 DSP 解決方案

          • ??? 二十多年來,F(xiàn)PGA 為世人提供了最靈活、適應(yīng)性極強、快速的設(shè)計環(huán)境。早期的 DSP 設(shè)計人員發(fā)現(xiàn),可將一種可再編程的門海用于數(shù)字信號處理。如果把內(nèi)置到 FPGA 架構(gòu)中的乘法器、加法器和累加單元結(jié)合起來,就可以利用大規(guī)模并行計算實現(xiàn)有效的濾波器算法。 ??? 在未加工頻率性能方面的損失,通過并行計算得到了彌補,而且得遠(yuǎn)大于失,可謂"失之東隅,收之桑榆";由此獲得的 DSP 帶寬完全可與替代方案媲美。隨著時間的推移,
          • 關(guān)鍵字: DSP Virtex-5 SXT  

          基于FPGA的數(shù)字濾波器的設(shè)計與實現(xiàn)

          •   在信息信號處理過程中,如對信號的過濾、檢測、預(yù)測等,都要使用到濾波器,數(shù)字濾波器是數(shù)字信號處理中使用最廣泛的一種方法,常用的數(shù)字濾波器有無限長單位脈沖響應(yīng)(IIR)濾波器和有限長單位脈沖響應(yīng)(FIR)濾波器兩種[1]。對于應(yīng)用設(shè)計者,由于開發(fā)速度和效率的要求很高,短期內(nèi)不可能全面了解數(shù)字濾波器相關(guān)的優(yōu)化技術(shù),需要花費很大的精力才能使設(shè)計出的濾波器在速度、資源利用、性能上趨于較優(yōu)。而采用調(diào)試好的IP核需要向Altera公司購買。本文采用了一種基于DSP Builder的FPGA設(shè)計方法,以一個低通的16
          • 關(guān)鍵字: FPGA 數(shù)字濾波器  

          BLACKfin DSP體系結(jié)構(gòu):能實現(xiàn)帶電源管理功能的多樣性應(yīng)用

          • 引言   嵌入式系統(tǒng)應(yīng)用一般可分為兩類:一類主要是數(shù)字信號處理器(DSP)強大的數(shù)值計算功能的應(yīng)用,其應(yīng)用實例是V.90語音頻段調(diào)制解調(diào)器的數(shù)據(jù)泵器件應(yīng)用中嵌入的增強型DSP;另一類則是控制方面的應(yīng)用,其應(yīng)用實例是手持式計算機(jī)或數(shù)字手表。 人們對這兩類不同的應(yīng)用系統(tǒng)通常采用的設(shè)計方法是,根據(jù)應(yīng)用情況選用DSP處理器或微控制器(MCU)。DSP 處理器可為數(shù)值計算提供更強大的運算能力;而MCU通常易于編程并且能提供多種片內(nèi)外圍器件,以便使每一種MCU更加適合其相應(yīng)的應(yīng)用需求。另外,這些MCU各自的指令集
          • 關(guān)鍵字: BLACKfin DSP  
          共9875條 576/659 |‹ « 574 575 576 577 578 579 580 581 582 583 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();