<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga:quartusⅡ

          FPGA入門知識介紹

          • 近幾年來,由于現(xiàn)場可編程門陣列(FPGA)的使用非常靈活,又可以無限次的編程,已受到越來越多的電子編程者的喜愛,很多朋友都想學(xué)習(xí)一些FPGA入門知識準(zhǔn)備進(jìn)行這個行業(yè),現(xiàn)在關(guān)于FPGA入門知識的書籍、論壇、教程等種類
          • 關(guān)鍵字: FPGA  入門知識    

          淺談FPGA設(shè)計原則與技巧

          • 前言FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,作為專用集成電路領(lǐng)域中的一種半定制電路,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展下的產(chǎn)物。近幾年來由于FPGA器件的應(yīng)用十分廣泛,而F
          • 關(guān)鍵字: FPGA  設(shè)計原則    

          基于FPGA的簡易微型計算機結(jié)構(gòu)分析與實現(xiàn)

          • 引 言通常,人們對微型計算機的工作原理及硬件結(jié)構(gòu)的了解來源于書本知識,深入理解掌握其功能特點比較困難,要自己親手去做一個類似功能的微型計算機更是不可能。隨著可編程邏輯器件的廣泛應(yīng)用,為數(shù)字系統(tǒng)的設(shè)計帶來
          • 關(guān)鍵字: FPGA  微型計算機  結(jié)構(gòu)分析    

          基于FPGA的數(shù)字電壓表的設(shè)計

          • 0 引 言傳統(tǒng)的數(shù)字電壓表設(shè)汁通常以大規(guī)模ASIC(專用集成電路)為核心器件,并輔以少量中規(guī)模集成電路及顯示器件構(gòu)成。ASIC完成從模擬量的輸入到數(shù)字量的輸出,是數(shù)字電壓表的心臟。這種電壓表的設(shè)計簡單、精確度高,但
          • 關(guān)鍵字: FPGA  數(shù)字電壓表    

          OFDM系統(tǒng)中頻域同步技術(shù)及FPGA實現(xiàn)

          • 摘要:針對OFDM系統(tǒng)頻域中的整數(shù)倍頻率偏移、小數(shù)倍頻率偏移、采樣鐘頻率偏移和定時偏移等問題,本文提出了相應(yīng)的解決方案,并采用FPGA對各方法進(jìn)行硬件電路實現(xiàn)。這些硬件實現(xiàn)方法巧妙,估計精確,能節(jié)省大量硬件資
          • 關(guān)鍵字: OFDM  FPGA  系統(tǒng)  頻域    

          分析CPLD與FPGA區(qū)別

          • 可編程邏輯器件主要包括FPGA和CPLD,F(xiàn)PGA是Field Programmable Gate Array縮寫,CPLD是Complex Promrammable Logic Device的縮寫。隨著芯片技術(shù)的發(fā)展,CPLD和FPGA的概念已經(jīng)模糊在一起,如Altera和Lattice公司把小容
          • 關(guān)鍵字: CPLD  FPGA  分析    

          Altera交付業(yè)界最全面的28-nm FPGA系列開發(fā)套件

          • Altera公司(Nasdaq: ALTR)日前宣布,開始提供Cyclone? V GX FPGA開發(fā)套件,這是業(yè)界第一款28-nm開發(fā)套件,支持面向大批量應(yīng)用的低成本、低功耗系統(tǒng)級解決方案的快速設(shè)計和開發(fā)。Altera是第一家為客戶提供28-nm FPGA開發(fā)套件的公司,現(xiàn)在可以交付最全面的系列套件,支持Altera全系列低成本、中端和高端28-nm FPGA。
          • 關(guān)鍵字: Altera  FPGA  

          Microsemi的SmartFusion2讓您的產(chǎn)品達(dá)到軍工級

          • 美高森美(Microsemi)公司的產(chǎn)品以低功率、安全性、可靠性為主要特色,為高價值市場提供半導(dǎo)體解決方案。近期又推出了SmartFusion2 SoC FPGA,與其他FPGA廠商注重工藝、門數(shù)和封裝不同,Microsemi公司SoC產(chǎn)品部門副總裁兼總經(jīng)理Esam Elashmawi主要就安全性、可靠性和低功耗幾方面介紹了此新產(chǎn)品。
          • 關(guān)鍵字: Microsemi  FPGA  SmartFusion  

          基于FPGA的準(zhǔn)單輸入調(diào)變序列生成器設(shè)計

          • 1.引言隨著集成電路復(fù)雜度越來越高,測試開銷在電路和系統(tǒng)總開銷中所占的比例不斷上升,測試方法的研究顯得非常突出。目前在測試源的劃分上可以采用內(nèi)建自測試或片外測試。內(nèi)建自測試把測試源和被測電路都集成在芯片
          • 關(guān)鍵字: FPGA  輸入  調(diào)變  生成器    

          以FPGA為核心的邏輯控制模塊的數(shù)據(jù)采集系統(tǒng)

          • 內(nèi)容摘要: 介紹了以FPGA為核心的邏輯控制模塊的數(shù)據(jù)采集系統(tǒng)的設(shè)計可以滿足實時性要求,設(shè)計中采用自頂向下的 ...
          • 關(guān)鍵字: 邏輯控制  數(shù)據(jù)采集系統(tǒng)  FPGA  

          基于FPGA的通信接口模塊的設(shè)計

          • 內(nèi)容摘要:針對前端射頻及信號處理部分與中心機需要進(jìn)行遠(yuǎn)程通信的需要,設(shè)計了一款由FPGA實現(xiàn)的通信接口模塊。 ...
          • 關(guān)鍵字: FPGA  通信接口  光纖通信  

          RF-FPGA項目授權(quán)開發(fā)可編程射頻前端技術(shù)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DARPA  RF-FPGA  可編程  射頻前端  

          Microsemi下一代SmartFusion2 SoC FPGA更安全、更可靠、更低功耗

          •    致力于提供幫助功率管理、安全、可靠與高性能半導(dǎo)體技術(shù)產(chǎn)品的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation,紐約納斯達(dá)克交易所代號:MSCC)發(fā)布新的SmartFusion®2系統(tǒng)級芯片(system-on-chip,SoC)現(xiàn)場可編程門陣列(field programmable gate array,F(xiàn)PGA)系列。Microsemi下一代SmartFusion2 SoC FPGA設(shè)計用于滿足關(guān)鍵性工業(yè)、國防、航空、通訊和醫(yī)療應(yīng)用對先進(jìn)安全性、高可靠性和低功耗的基本需求。
          • 關(guān)鍵字: Microsemi  FPGA  SmartFusion  

          利用Xilinx FPGA和存儲器接口生成器簡化存儲器接口

          • FPGA 設(shè)計人員在滿足關(guān)鍵時序余量的同時力爭實現(xiàn)更高性能,在這種情況下,存儲器接口的設(shè)計是一個一向構(gòu)成艱難而耗時的挑戰(zhàn)。Xilinx FPGA 提供 I/O 模塊和邏輯資源,從而使接口設(shè)計變得更簡單、更可靠。盡管如此,I/
          • 關(guān)鍵字: Xilinx  FPGA  存儲器接口  生成器    

          基于IP模塊的PCI接口設(shè)計及FPGA實現(xiàn)

          • PCI局部總線不僅是目前最新的計算機總線,而且是一種兼容性最強、功能最全的計算機總線。它可同時支持多組外圍設(shè)備,而且不受制于處理器,為CPU及高速外圍設(shè)備提供高性能、高吞吐量、低延遲的數(shù)據(jù)通路。圖形用戶界面
          • 關(guān)鍵字: FPGA  PCI  IP模塊  接口設(shè)計    
          共6368條 202/425 |‹ « 200 201 202 203 204 205 206 207 208 209 » ›|

          fpga:quartusⅡ介紹

          您好,目前還沒有人創(chuàng)建詞條fpga:quartusⅡ!
          歡迎您創(chuàng)建該詞條,闡述對fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA:QuartusⅡ    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();