<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga:quartusⅡ

          用ARM對FPGA進(jìn)行配置的原理與方法

          • 0引言基于SRAM工藝FPGA在每次上電后需要進(jìn)行配置,通常情況下FPGA的配置文件由片外專用的EPROM來加載。這種傳統(tǒng)配置方式是在FPGA的功能相對穩(wěn)定的情況下采用的。在系統(tǒng)設(shè)計(jì)要求配置速度高、容量大、以及遠(yuǎn)程升級時(shí),
          • 關(guān)鍵字: FPGA  ARM  原理  方法    

          基于FPGA的頻譜分析儀的設(shè)計(jì)與研制

          • 頻譜分析儀是微電子測量領(lǐng)域中最基礎(chǔ)、最重要的測量儀器之一,是從事各種電子產(chǎn)品研發(fā)、生產(chǎn)、檢驗(yàn)的重要工具。高分辨率、寬頻帶數(shù)字頻譜分析的方法和實(shí)現(xiàn)一直是該領(lǐng)域的研究熱點(diǎn)[1]?,F(xiàn)代頻譜分析儀是基于現(xiàn)代數(shù)字信
          • 關(guān)鍵字: FPGA  頻譜分析  儀的設(shè)計(jì)    

          Altium全力支持全國職業(yè)院校技能大賽

          • 下一代電子設(shè)計(jì)軟件與服務(wù)開發(fā)商 Altium公司近日宣布為2012年全國職業(yè)院校技能大賽高職組“電子產(chǎn)品設(shè)計(jì)及制作(基于FPGA)”廣東省選拔賽提供全程技術(shù)支持,并向所有參賽選手贊助Altium Designer 10使用授權(quán),助力廣大參賽者打破技術(shù)壁壘,釋放設(shè)計(jì)潛力。
          • 關(guān)鍵字: Altium  FPGA  電子設(shè)計(jì)  

          采用Xilinx 和FPGA的DDR2 SDRAM存儲器接口控制器的設(shè)計(jì)

          • 采用Xilinx 和FPGA的DDR2 SDRAM存儲器接口控制器的設(shè)計(jì),本白皮書討論各種存儲器接口控制器設(shè)計(jì)所面臨的挑戰(zhàn)和 Xilinx 的解決方案,同時(shí)也說明如何使用 Xilinx軟件工具和經(jīng)過硬件驗(yàn)證的參考設(shè)計(jì)來為您自己的應(yīng)用(從低成本的 DDR SDRAM 應(yīng)用到像 667 Mb/sDDR2 SDRAM 這樣的更
          • 關(guān)鍵字: 接口  控制器  設(shè)計(jì)  存儲器  SDRAM  Xilinx  FPGA  DDR2  采用  

          基于FPGA的全新數(shù)字化PCM中頻解調(diào)器設(shè)計(jì)

          • 摘要:為了對中頻PCM信號進(jìn)行直接解調(diào),提出一種全新的數(shù)字化PCM中頻解調(diào)器的設(shè)計(jì)方法。在實(shí)現(xiàn)過程中,采用大規(guī)模的FPGA芯片對位幀同步器進(jìn)行了融合,便于設(shè)備的集成化和小型化。這種新型的中頻解調(diào)器比傳統(tǒng)的基帶解
          • 關(guān)鍵字: FPGA  PCM  數(shù)字化  中頻解調(diào)器    

          基于FPGA的智能超聲波功率源的設(shè)計(jì)

          • 基于FPGA的智能超聲波功率源的設(shè)計(jì),近年來,超聲波在工業(yè)中的應(yīng)用不斷涌現(xiàn),比如超聲波探傷,超聲波清洗等等。伴隨著超聲研究的熱門,如何有效的產(chǎn)生符合要求的超聲波功率源也變的迫切起來,其性能特點(diǎn)直接影響著超聲的研究工作。上述研究需要超聲波具有高
          • 關(guān)鍵字: FPGA  超聲波功率源    

          基于單片機(jī)與FPGA可調(diào)延時(shí)模塊的設(shè)計(jì)

          • 系統(tǒng)結(jié)構(gòu)框圖如圖1。其硬件結(jié)構(gòu)比較簡單,主要由單片機(jī)P89C51RD、RS-232/TTL接口電路MAX232和可編程邏輯器件FPGA三部分組成。單片機(jī)P89C51RD2是上位PC機(jī)和FPGA的連接紐帶,它通過并口發(fā)送數(shù)據(jù)給FPGA,另一邊通過RS-2
          • 關(guān)鍵字: FPGA  單片機(jī)  可調(diào)延時(shí)模塊    

          FPGA驅(qū)動LED靜態(tài)顯示和動態(tài)顯示的VHDL程序

          • 例1:FPGA驅(qū)動LED靜態(tài)顯示  --文件名:decoder.vhd  --功能:譯碼輸出模塊,LED為共陽接法  --最后修改日期:2004.3.24  library IEEE;  use IEEE.STD_LOGIC_1164.ALL;  use IEEE.STD_LOGIC_ARITH.ALL; 
          • 關(guān)鍵字: FPGA  VHDL  LED  驅(qū)動    

          一種基于FPGA的UART 電路實(shí)現(xiàn)

          • 1 引 言  UART 即通用異步收發(fā)器,他廣泛使用串行數(shù)據(jù)傳輸協(xié)議。UART 功能包括微處理器接口、用于數(shù)據(jù)傳輸?shù)木彌_器(Buffer)、幀產(chǎn)生、奇偶校驗(yàn)、并串轉(zhuǎn)換,用于數(shù)據(jù)接收的緩沖器、幀產(chǎn)生、奇偶校驗(yàn)、串并轉(zhuǎn)換等。
          • 關(guān)鍵字: FPGA  UART  電路實(shí)現(xiàn)    

          基于FPGA開發(fā)靜態(tài)無功補(bǔ)償控制器

          • “我們在NI CompactRIO平臺上開發(fā)的SVC全數(shù)字控制系統(tǒng),大大縮短了產(chǎn)品上市的時(shí)間又保證了系統(tǒng)的穩(wěn)定性。”挑戰(zhàn):電弧爐、軋鋼機(jī)等大型工業(yè)設(shè)備在為企業(yè)創(chuàng)造產(chǎn)值的同時(shí)也帶來了無功分量和高次諧波等危害,
          • 關(guān)鍵字: FPGA  無功補(bǔ)償  控制器    

          汽車電子中的DSP和FPGA應(yīng)用概況

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  FPGA  汽車電子  

          激光微加工系統(tǒng)及基于DSP+FPGA的控制單元設(shè)計(jì)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: 激光  DSP  FPGA  控制單元  

          基于ARM+FPGA的重構(gòu)控制器設(shè)計(jì)

          • 基于ARM+FPGA的重構(gòu)控制器設(shè)計(jì), 可重構(gòu)技術(shù)是指利用可重用的軟硬件資源,根據(jù)不同的應(yīng)用需求,靈活地改變自身體系結(jié)構(gòu)的設(shè)計(jì)方法。常規(guī)SRAM工藝的FPGA都可以實(shí)現(xiàn)重構(gòu),利用硬件復(fù)用原理,本文設(shè)計(jì)的可重構(gòu)控制器采用ARM核微控制器作為主控制器
          • 關(guān)鍵字: 控制器  重構(gòu)  設(shè)計(jì)  需求  不同  作為  FPGA  可以  靈活  系統(tǒng)  

          基于FPGA的可編程衰減器設(shè)計(jì)

          • 引言可編程衰減器位于基站和終端之間,通過對射頻信號的衰減控制,實(shí)現(xiàn)對無線信號的模擬,從而實(shí)現(xiàn)對測試場景的模擬??删幊趟p器提供多個(gè)數(shù)控接口,從小到大可以構(gòu)建各個(gè)層次的測試網(wǎng)絡(luò)。所構(gòu)成的衰減矩陣通過模擬
          • 關(guān)鍵字: FPGA  可編程  衰減器    

          X-fest研討會將于7月登陸亞洲

          • 安富利公司 (NYSE: AVT) 旗下安富利電子元件亞洲 (Avnet Electronics Marketing Asia)與賽靈思公司 (NASDAQ: XLX) 日前宣布啟動亞洲區(qū)X-fest 研討會注冊。X-fest 是深受 FPGA、DSP 和嵌入式系統(tǒng)開發(fā)人員歡迎的、為期一天的培訓(xùn)活動。
          • 關(guān)鍵字: 賽靈思  FPGA  X-fest  
          共6368條 222/425 |‹ « 220 221 222 223 224 225 226 227 228 229 » ›|

          fpga:quartusⅡ介紹

          您好,目前還沒有人創(chuàng)建詞條fpga:quartusⅡ!
          歡迎您創(chuàng)建該詞條,闡述對fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA:QuartusⅡ    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();