<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga:quartusⅡ

          PWM控制電路基本原理與FPGA

          • 在直流伺服控制系統(tǒng)中,通過(guò)專用集成芯片或中小規(guī)模的數(shù)字集成電路構(gòu)成的傳統(tǒng)PWM控制電路往往存在電路設(shè)計(jì)復(fù)雜,體積大,抗干擾能力差以及設(shè)計(jì)困難、設(shè)計(jì)周期長(zhǎng)等缺點(diǎn)因此PWM控制電路的模塊化、集成化已成為發(fā)展趨勢(shì).
          • 關(guān)鍵字: FPGA  PWM  控制電路  原理    

          FPGA的進(jìn)步鋪平了通向真正的SoC解決方案之路

          • 全定制數(shù)字ASIC的前景開始出現(xiàn)陰影。現(xiàn)場(chǎng)可編程門陣列(FPGA)正在接管許多一度被認(rèn)為是全定制芯片專屬領(lǐng)域的應(yīng)用。自從FPGA在約二十年前出現(xiàn)以來(lái),它已經(jīng)通過(guò)將門數(shù)提高了三個(gè)數(shù)量級(jí)而侵占了ASIC的主導(dǎo)地位。此外
          • 關(guān)鍵字: FPGA  SoC  方案    

          基于FPGA和單片機(jī)的頻率監(jiān)測(cè)系統(tǒng)

          為功耗敏感應(yīng)用選擇最佳的低功耗、低成本FPGA

          • 功耗敏感應(yīng)用的設(shè)計(jì)人員如今面對(duì)前所未有嚴(yán)格的系統(tǒng)總體功耗限制、規(guī)范和標(biāo)準(zhǔn)。與此同時(shí),這類應(yīng)用所要求的功...
          • 關(guān)鍵字: FPGA  低功耗  Flash  

          FPGA面臨的應(yīng)用挑戰(zhàn)及其發(fā)展趨勢(shì)

          • 隨著工藝節(jié)點(diǎn)的不斷縮小,設(shè)計(jì)工程師不僅面臨高昂的NRE費(fèi)用、封裝測(cè)試費(fèi)用,還必須考慮更多的不確定因素,這將導(dǎo)...
          • 關(guān)鍵字: FPGA  DSP  ASIC  

          消費(fèi)電子產(chǎn)品將從FPGA平臺(tái)中獲益匪淺

          • 每年,客戶使用賽靈思的設(shè)備開發(fā)無(wú)數(shù)的新應(yīng)用。因此,如果2009年在上述所有應(yīng)用中,我們的器件使用量增加并成為更...
          • 關(guān)鍵字: ASIC  FPGA  消費(fèi)電子  

          采用FPGA實(shí)現(xiàn)視頻監(jiān)視

          • 目前,視頻監(jiān)視行業(yè)使用模擬CCTV攝像機(jī)和接口作為監(jiān)視系統(tǒng)的基礎(chǔ)設(shè)施。這些系統(tǒng)組成不容易擴(kuò)展,視頻分辨率低,信...
          • 關(guān)鍵字: FPGA  DVR  數(shù)字視頻攝錄機(jī)  

          先進(jìn)FPGA有助于信息包處理

          •       初創(chuàng)公司Cswitch推出一種瞄準(zhǔn)網(wǎng)絡(luò)、無(wú)線基站和電信基礎(chǔ)設(shè)施應(yīng)用等信息包處理的新穎的可配置邏輯芯片。該器件由異質(zhì)陣列組成,這一陣列將一排排通用邏輯單元(與傳統(tǒng)FPGA中的非常類似)跟一排排可配置SRAM的RAM和CAM(內(nèi)容地址存儲(chǔ)器)模塊、ALU(算術(shù)邏輯單元)和專門用于信息包處理的模塊散布在一起。Cswitch公司總裁兼首席執(zhí)行官Doug Laird表示,其目的是滿足日益增長(zhǎng)的如下應(yīng)用:這類應(yīng)用必須以線速處理打包數(shù)據(jù),而且要使用比傳統(tǒng)FP
          • 關(guān)鍵字: FPGA  信息包處理  Cswitch  CMOS   

          成功解決FPGA設(shè)計(jì)時(shí)序問(wèn)題的三大要點(diǎn)

          • FPGA的設(shè)計(jì)與高速接口技術(shù)可以幫助你滿足今天的市場(chǎng)要求,但也提出了一些有趣的設(shè)計(jì)挑戰(zhàn)。為了確保存儲(chǔ)器接口的數(shù)據(jù)傳輸準(zhǔn)確,在超過(guò)200兆赫茲以上,進(jìn)行時(shí)序分析將發(fā)揮更突出的作用,以識(shí)別和解決系統(tǒng)運(yùn)行的問(wèn)題。在
          • 關(guān)鍵字: FPGA  計(jì)時(shí)    

          采用FPGA實(shí)現(xiàn)音頻模數(shù)轉(zhuǎn)換器

          • 摘 要 簡(jiǎn)要分析sigma―deIta(∑一△)架構(gòu)模數(shù)轉(zhuǎn)換器(ADC)原理,提出一種基于FPGA內(nèi)部LVDS(Low Voltage Differential Signaling)接收器的音頻ADC架構(gòu),并給出在FPGA上的實(shí)現(xiàn)結(jié)果。在FPGA內(nèi)部實(shí)現(xiàn)音頻ADC,具有擴(kuò)展方便
          • 關(guān)鍵字: FPGA  音頻  模數(shù)轉(zhuǎn)換器    

          ADSP TS201鏈路口通信的FPGA實(shí)現(xiàn)

          • O 引 言
            隨著電子技術(shù)的飛速發(fā)展,在實(shí)際應(yīng)用中數(shù)據(jù)高速傳輸有著越來(lái)越高的要求,鏈路口為數(shù)據(jù)傳送提供了高速、獨(dú)立的通信機(jī)制,得到廣泛應(yīng)用。AD公司生產(chǎn)的TS201 DSP就具備這種端口。為了使不具備此接口的器件
          • 關(guān)鍵字: ADSP  FPGA  201  TS    

          1553B總線遠(yuǎn)程端點(diǎn)數(shù)據(jù)鏈路層協(xié)議的FPGA實(shí)現(xiàn)

          • 0 引 言
            用于車輛、艦船、飛機(jī)等機(jī)動(dòng)平臺(tái)上的電子設(shè)備越來(lái)越多,并且越來(lái)越復(fù)雜。將電子設(shè)備加以有效的綜合,使之達(dá)到資源和功能共享已成為必然趨勢(shì)。電子綜合的支撐技術(shù)是聯(lián)網(wǎng)技術(shù),而機(jī)動(dòng)平臺(tái)上的聯(lián)網(wǎng)技術(shù)不同
          • 關(guān)鍵字: 1553B  FPGA  總線  遠(yuǎn)程    

          基于FPGA的線陣CCD驅(qū)動(dòng)時(shí)序電路的設(shè)計(jì)

          • O 引 言
            電荷耦合器件(Charge Coupled Deviees,CCD)是一種圖像傳感器,它在工業(yè)、計(jì)算機(jī)圖像處理、軍事等方面都得到廣泛的應(yīng)用。目前CCD的應(yīng)用技術(shù)已成為集光學(xué)、電子學(xué)、精密機(jī)械與計(jì)算機(jī)技術(shù)為一體的綜合技術(shù)
          • 關(guān)鍵字: FPGA  CCD  線陣  驅(qū)動(dòng)    

          CVSD算法分析及其在FPGA中的實(shí)現(xiàn)

          • 0 引 言
            在眾多的語(yǔ)音編譯碼調(diào)制中,連續(xù)可變斜率增量調(diào)制(CVSD)作為許多增量調(diào)制中的一種,只需編一位碼,在發(fā)送端與接收端之間不需要碼型同步,量階△的大小能自動(dòng)地跟蹤信號(hào)變化,因而具有強(qiáng)抗誤碼能力,在1
          • 關(guān)鍵字: CVSD  FPGA  算法分析  中的實(shí)現(xiàn)    

          驗(yàn)證FPGA設(shè)計(jì):模擬,仿真,還是碰運(yùn)氣?

          • 現(xiàn)在的許多FPGA用戶工作中都要用到模擬。但是,什么時(shí)候才能不用模擬,直接將設(shè)計(jì)放到芯片里?要點(diǎn)*...
          • 關(guān)鍵字: FPGA  模擬  仿真  ASIC  SOC  
          共6368條 356/425 |‹ « 354 355 356 357 358 359 360 361 362 363 » ›|

          fpga:quartusⅡ介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga:quartusⅡ!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA:QuartusⅡ    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();