<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-ask

          WTB網(wǎng)絡(luò)HDLC在FPGA中的實現(xiàn)

          •   1 引言   TCN(Train Communication Network)總體結(jié)構(gòu)是由WTB(絞線式列車總線)和MVB(多功能車輛總線)組成,符合IEC61375-1標準。本文主要圍繞WTB鏈路控制的幀格式進行研究。鑒于IEC61375-1標準中規(guī)定的WTB幀數(shù)據(jù)格式與IS03309中定義的HDLC(High Level Data Link Control)格式一致,基帶Manchester-Biphase-L技術(shù)編解碼器現(xiàn)則圍繞HDLC展開。   隨著深亞微米工藝技術(shù)的發(fā)展,F(xiàn)PGA(Fie
          • 關(guān)鍵字: 通訊  無線  網(wǎng)絡(luò)  TCN  WTB  FPGA  MCU和嵌入式微處理器  

          FPGA在語音存儲與回放系統(tǒng)中的應(yīng)用

          •   1 引言   隨著數(shù)字信號處理器、超大規(guī)模集成電路的高速發(fā)展,語音記錄技術(shù)已從模擬錄音階段過渡到數(shù)字錄音階段。在數(shù)字化錄音技術(shù)中,壓縮后的語音數(shù)據(jù)有些存儲在硬盤中,有些存儲在帶有掉電保護功能的RAM或FLASH存儲器中。筆者介紹的語音存儲與回放系統(tǒng),未使用專用的語音處理芯片,不需要擴展接口電路,只利用FPGA作為核心控制器,就能完成語音信號的數(shù)字化處理,即實現(xiàn)語音的存儲與回放。   2 系統(tǒng)總體結(jié)構(gòu)   數(shù)字化語音存儲與回放系統(tǒng)的基本工作原理是將模擬語音信號通過模數(shù)轉(zhuǎn)換器(A/D)轉(zhuǎn)換成數(shù)字信號
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  數(shù)字信號處理器  FPGA  語音存儲  MCU和嵌入式微處理器  

          Synplicity:充分發(fā)揮FPGA的靈活性

          • 當ASIC越來越不能適應(yīng)靈活應(yīng)用的需求以及通用產(chǎn)品對低成本的要求逐漸提升,F(xiàn)PGA大量蠶食曾經(jīng)ASIC的市場,每年都以超過兩位數(shù)的增長率發(fā)展。越來越多的設(shè)計將轉(zhuǎn)向FPGA,這其中還包括了很多ASIC設(shè)計工程師。隨著IC產(chǎn)業(yè)發(fā)展的光明前景,F(xiàn)PGA將以比ASIC更快的速度發(fā)展并呈現(xiàn)取代其的趨勢。在這樣的大市場環(huán)境下,以提供FPGA開發(fā)軟件為主的Synplicity公司得到了長足的發(fā)展,公司營業(yè)額從2002年的4560萬壯大到2006年的6300萬。   隨著FPGA技術(shù)的發(fā)展,越來越多的功能需要在
          • 關(guān)鍵字: Synplicity  FPGA  

          基于FPGA的數(shù)字閉環(huán)光纖陀螺儀模擬表頭設(shè)計

          •   摘 要:光纖陀螺儀是一種用來測量角速度的傳感器。為了檢測調(diào)制解調(diào)電路是否符合設(shè)計要求,并提高陀螺的實際應(yīng)用精度,本文設(shè)計了一種基于FPGA的光纖陀螺儀模擬表頭及其測試系統(tǒng),能有效地檢測調(diào)制解調(diào)電路的性能。   關(guān)鍵詞:光纖陀螺;模擬表頭;FPGA;Verilog HDL   光纖陀螺是激光陀螺的一種,是慣性技術(shù)和光電子技術(shù)緊密結(jié)合的產(chǎn)物。它利用Sagnac干涉效應(yīng),用光纖構(gòu)成環(huán)形光路,并檢測出隨光纖環(huán)的轉(zhuǎn)動而產(chǎn)生的兩路超輻射光束之間的相位差,由此計算出光纖環(huán)旋轉(zhuǎn)的角速度。光纖陀螺儀主要由兩個部分組
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  光纖陀螺  模擬表頭  FPGA  MCU和嵌入式微處理器  

          用FPGA設(shè)計軟件無線電和調(diào)制解調(diào)器

          •   本文以16-QAM RF發(fā)射數(shù)據(jù)泵的設(shè)計為例,介紹利用FPGA設(shè)計數(shù)字濾波器的技巧和器件選擇方法,說明執(zhí)行分布式計算時FPGA比DSP的優(yōu)越之處。   所有數(shù)字邏輯的基本結(jié)構(gòu)   16-QAM調(diào)制器   編碼和碼元映射   平方根升余弦濾波器   設(shè)計技巧   5 MHz載波   分布式計算(DA)技術(shù)   濾波器的實現(xiàn)   用現(xiàn)場可編程門陣列(FPGA)設(shè)計軟件無線電和調(diào)制解調(diào)器可與DSP芯片媲美。雖然FPGA可輕而易舉地實現(xiàn)卷積編碼器等復(fù)雜邏輯功能,但在實現(xiàn)大量復(fù)雜計算方面卻有很
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FPGA  無線電  調(diào)制解調(diào)器  MCU和嵌入式微處理器  

          如何利用FPGA實現(xiàn)優(yōu)異的家用電器設(shè)計

          • 低成本的FPGA或CPLD可以幫助家電設(shè)計師利用靈活的、集成有DSP算法的單片集成解決方案實現(xiàn)節(jié)能的電機控制。
          • 關(guān)鍵字: FPGA  如何利用  家用電器    

          FPGA的SoC和專用化趨勢

          •   過去一年中,F(xiàn)PGA巨頭賽靈思(Xilinx)在中國大舉構(gòu)建生態(tài)系統(tǒng),其速度和力度讓人吃驚。2006年末,賽靈思公司董事會主席、總裁兼CEOWimRoelandts來華宣布了“促進中國電子設(shè)計創(chuàng)新”的在華發(fā)展戰(zhàn)略,主要內(nèi)容包括加強客戶支持力度、建立良好生態(tài)網(wǎng)絡(luò)、投資新興半導(dǎo)體公司以及培養(yǎng)未來工程設(shè)計人才,拉開了賽靈思在中國大舉擴張的序幕。   隨后,賽靈思宣布設(shè)立了金額達7500萬美元的亞太區(qū)技術(shù)基金,投資那些基于可編程邏輯、為重點行業(yè)開發(fā)創(chuàng)新應(yīng)用的公司。2007年,賽靈思又分別在上海張江和江蘇無錫
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FPGA  SoC  MCU和嵌入式微處理器  

          FPGA加速滲透非傳統(tǒng)應(yīng)用領(lǐng)域

          •   自從1985年首款FPGA器件誕生以來,F(xiàn)PGA產(chǎn)業(yè)一方面修煉內(nèi)功——從技術(shù)上來說,工藝從2μm發(fā)展到65nm,晶體管數(shù)量從8.5萬個增長到10億個以上;另一方面向外擴張——應(yīng)用領(lǐng)域從最初的通信業(yè)不斷向消費電子、汽車、工業(yè)控制等滲透,同時在不斷“蠶食”DSP、ASIC、ASSP和嵌入式處理器的市場。如今,Xilinx、Altera和Actel等FPGA產(chǎn)業(yè)的領(lǐng)導(dǎo)廠商也不再是20多年前的孤軍奮戰(zhàn),在其周圍,F(xiàn)PGA開發(fā)和應(yīng)用的生態(tài)系統(tǒng)已然初步形成,大大促進了FPGA產(chǎn)業(yè)的發(fā)展。   “非傳統(tǒng)”應(yīng)用領(lǐng)域
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FPGA  晶體管  DSP  MCU和嵌入式微處理器  

          基于FPGA的圖像邊緣檢測

          •   引言   圖像邊緣檢測是圖像處理的一項基本技術(shù),在工業(yè)、醫(yī)學(xué)、航天和軍事等領(lǐng)域有著廣泛的應(yīng)用。圖像處理的速度一直是一個難題。雖然DSP具備指令流水線特性和很高的處理速度,但其速度仍然很受限制,而利用高速可編程邏輯器件FPGA/CPLD來設(shè)計圖像邊緣檢測器可以很好的克服這個問題,是一種全新的解決方案。   1 圖像邊緣檢測算法   用于圖像邊緣檢測的算法很多,諸如Rorberts算子、Sobel算子、Prewitt算子、Laplaceian算子等,由于Sobel算法只涉及到加法操作,并且可以取得很
          • 關(guān)鍵字: 測試  測量  FPGA  圖像邊緣檢測  DSP  MCU和嵌入式微處理器  

          FPGA與DDR3 SDRAM的接口設(shè)計

          •     DDR3 SDRAM內(nèi)存的總線速率達到600 Mbps to 1.6 Gbps (300 to 800 MHz),1.5V的低功耗工作電壓,采用90nm制程達到2Gbits的高密度。這個架構(gòu)毫無疑問更快、更大,每比特的功耗也更低,但是如何實現(xiàn)FPGA和DDR3 SDRAM DIMM條的接口設(shè)計呢?   關(guān)鍵字:均衡(leveling)   如果FPGA&nbs
          • 關(guān)鍵字: FPGA  DDR3  SDRAM  接口  模擬IC  電源  

          基于MAX+plusⅡ開發(fā)平臺的EDA設(shè)計方法

          •     MAX + plus Ⅱ是美國Altera 公司的一種EDA 軟件,用于開發(fā)CPLD 和FPGA 進行數(shù)字系統(tǒng)的設(shè)計。用圖形輸入方式和文本輸入方式設(shè)計了一模60計數(shù)器,介紹了數(shù)字系統(tǒng)設(shè)計的一般方法和過程,揭示了其在數(shù)字系統(tǒng)中的重要作用。        EDA ( Elect ronic Design 
          • 關(guān)鍵字: MAX+plusⅡ  開發(fā)平臺  EDA  CPLD  FPGA  EDA  IC設(shè)計  

          32位單精度浮點乘法器的FPGA實現(xiàn)

          • 本文使用Altera Quartus II 4.1仿真軟件, 采用的器件是EPF10K100EQ 240 -1, 對乘法器進行了波形仿真, 并采用0.5CMOS工藝進行邏輯綜合。
          • 關(guān)鍵字: FPGA  精度  浮點  乘法器    

          GiDEL在最新的開發(fā)系統(tǒng)中采用Altera的Stratix FPGA系列

          •   Altera宣布,GiDEL的新一代PROC算法加速板和PROCxM原型開發(fā)系統(tǒng)的PC_X8 PCI Express (PCIe)適配器采用了Stratix® II、Stratix II GX和Stratix III FPGA。高性能Altera® Stratix FPGA使GiDEL能夠在新的PCIe應(yīng)用和設(shè)計人員開發(fā)系統(tǒng)中集成更多的功能,提升系統(tǒng)性能。   GiDEL的PROCStar III開發(fā)系統(tǒng)   面向基于PCIe的嵌入式處理應(yīng)用,GiDEL的PROCStar III開
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  Altera  PROC  FPGA  MCU和嵌入式微處理器  

          賽靈思65nm產(chǎn)品摘取中國電子業(yè)界創(chuàng)新大獎

          •   賽靈思公司(Xilinx, Inc. )日前宣布其創(chuàng)新的65nm技術(shù)獲得了中國電子行業(yè)權(quán)威專家及電子設(shè)計社群的一致認可, 其業(yè)界唯一投入量產(chǎn)的65nmFPGA產(chǎn)品系列中的Virtex-5 LXT榮膺IDG集團下屬權(quán)威電子雜志《電子設(shè)計技術(shù)》(EDN China)頒發(fā)的數(shù)字IC與可編程器件類2007年度“最佳產(chǎn)品獎”, 該獎項是EDN China年度創(chuàng)新獎的最高榮譽。 2007年11月9日,EDN China雜志社在深圳舉辦的創(chuàng)新大會上授予了賽靈思公司該獎項。   2007年度EDN China創(chuàng)新獎
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  賽靈思  FPGA  IC  MCU和嵌入式微處理器  

          使用ISE設(shè)計工具優(yōu)化FPGA的功耗

          •   自從Xilinx公司推出FPGA二十多年來,研發(fā)工作大大提高了FPGA的速度和面積效率,縮小了FPGA與ASIC之間的差距,使FPGA成為實現(xiàn)數(shù)字電路的優(yōu)選平臺。今天,功耗日益成為FPGA供應(yīng)商及其客戶關(guān)注的問題。   降低FPGA功耗是降低封裝和散熱成本、提高器件可靠性以及打開移動電子設(shè)備等新興市場之門的關(guān)鍵。   Xilinx在提供低功耗FPGA解決方案方面較有經(jīng)驗。本文說明如何應(yīng)用計算機輔助設(shè)計(CAD)技術(shù),如Xilinx ISE(集成軟件環(huán)境)9.2i版本軟件使功能有效降低。   CM
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  0710_A  雜志_技術(shù)長廊  ISE  FPGA  MCU和嵌入式微處理器  
          共6401條 400/427 |‹ « 398 399 400 401 402 403 404 405 406 407 » ›|

          fpga-ask介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-ask!
          歡迎您創(chuàng)建該詞條,闡述對fpga-ask的理解,并與今后在此搜索fpga-ask的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();