<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> fpga-ask

          FPGA助力高端存儲(chǔ)器接口設(shè)計(jì)

          • 高性能系統(tǒng)設(shè)計(jì)師在滿足關(guān)鍵時(shí)序余量的同時(shí)要力爭獲得更高性能,而存儲(chǔ)器接口設(shè)計(jì)則是一項(xiàng)艱巨挑戰(zhàn)。雙倍數(shù)據(jù)速率SDRAM和4倍數(shù)據(jù)速率SDRAM都采用源同步接口來把數(shù)據(jù)和時(shí)鐘(或選通脈沖)由發(fā)射器傳送到接收器。接收器接口內(nèi)部利用時(shí)鐘來鎖存數(shù)據(jù),此舉可消除接口控制問題(例如在存儲(chǔ)器和FPGA間的信號(hào)傳遞時(shí)間),但也為設(shè)計(jì)師帶來了必須解決的新挑戰(zhàn)。  關(guān)鍵問題之一就是如何滿足各種讀取數(shù)據(jù)捕捉需求以實(shí)現(xiàn)高速接口。隨著數(shù)據(jù)有效窗越來越小,該問題也益發(fā)重要;同時(shí),更具挑戰(zhàn)性的問題是,如何讓接收到的時(shí)鐘與數(shù)據(jù)中
          • 關(guān)鍵字: FPGA  存儲(chǔ)器  接口  模擬IC  

          FPGA助力高端存儲(chǔ)器接口設(shè)計(jì)

          •   高性能系統(tǒng)設(shè)計(jì)師在滿足關(guān)鍵時(shí)序余量的同時(shí)要力爭獲得更高性能,而存儲(chǔ)器接口設(shè)計(jì)則是一項(xiàng)艱巨挑戰(zhàn)。雙倍數(shù)據(jù)速率SDRAM和4倍數(shù)據(jù)速率SDRAM都采用源同步接口來把數(shù)據(jù)和時(shí)鐘(或選通脈沖)由發(fā)射器傳送到接收器。接收器接口內(nèi)部利用時(shí)鐘來鎖存數(shù)據(jù),此舉可消除接口控制問題(例如在存儲(chǔ)器和FPGA間的信號(hào)傳遞時(shí)間),但也為設(shè)計(jì)師帶來了必須解決的新挑戰(zhàn)。   關(guān)鍵問題之一就是如何滿足各種讀取數(shù)據(jù)捕捉需求以實(shí)現(xiàn)高速接口。隨著數(shù)據(jù)有效窗越來越小,該問題也益發(fā)重要;同時(shí),更具挑戰(zhàn)性的問題是,如何讓接收到的時(shí)鐘與數(shù)據(jù)中心
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  存儲(chǔ)器  接口  存儲(chǔ)器  

          用FPGA實(shí)現(xiàn)數(shù)據(jù)遠(yuǎn)距離的高精度傳輸

          •   1 意義   簡單的多機(jī)間數(shù)據(jù)通信在我們的設(shè)計(jì)中很普遍,一般情況下數(shù)據(jù)傳輸距離很短,不會(huì)超過百十m,因此僅采用雙絞線加RS232或RS485標(biāo)準(zhǔn)就可以有效傳輸。但有時(shí)多機(jī)之間的距離也會(huì)很遠(yuǎn),如我們所設(shè)計(jì)的一個(gè)氣象項(xiàng)目,就要求子站遍布在基站1km范圍內(nèi)。因此在考慮成本、不增加很多設(shè)備的前提下,有效防止噪聲干擾,保證子站與基站的數(shù)據(jù)高精確傳輸就很重要。      通常多機(jī)短距通信中,可以在收發(fā)端加入奇校驗(yàn)、累加和校驗(yàn)等出錯(cuò)就重發(fā)的防噪聲措施;但以上措施都只能檢錯(cuò),不能糾錯(cuò),也就是說傳輸過程
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  數(shù)據(jù)  傳輸  MCU和嵌入式微處理器  

          基于FPGA的RFID系統(tǒng)解碼模塊設(shè)計(jì)

          •   RFID技術(shù)(radio frequency identification)是一種非接觸式智能識(shí)別技術(shù),它通過射頻信號(hào)自動(dòng)識(shí)別目標(biāo)對(duì)象并獲得相關(guān)信息。整個(gè)識(shí)別過程無需人工介入,可同時(shí)識(shí)別多個(gè)對(duì)象并可以識(shí)別高速運(yùn)動(dòng)的物體,操作簡單,廣泛應(yīng)用在車輛自動(dòng)識(shí)別系統(tǒng)、物流管理與監(jiān)控、倉庫管理、門禁系統(tǒng)以及軍事等領(lǐng)域。   RFID系統(tǒng)由三部分組成:讀頭、天線和電子標(biāo)簽,如圖1所示。      其中讀頭是整個(gè)系統(tǒng)的核心部分,控制整個(gè)識(shí)別過程中與標(biāo)簽之間的通信,并提供與后臺(tái)計(jì)算機(jī)的接口。天線用來發(fā)送
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  RFID  系統(tǒng)解碼  RF  IF  

          賽靈思推出一系列PCI Express協(xié)議解決方案

          • 賽靈思公司宣布推出一系列基于賽靈思Virtex™-5 LXT FPGA的PCI Express®協(xié)議解決方案。這些解決方案包括由獨(dú)立設(shè)計(jì)服務(wù)商和IP供應(yīng)商組成的賽靈思生態(tài)系統(tǒng)合作伙伴提供的軟件/驅(qū)動(dòng)開發(fā)套件、參考設(shè)計(jì)以及IP。這些解決方案提供的兼容技術(shù)使用戶能夠快速進(jìn)入PCI Express產(chǎn)品的開發(fā),從而加快產(chǎn)品的上市速度。這些生態(tài)系統(tǒng)解決方案由CG-CoreEl systems、Jungo和Northwest Logic公
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  賽靈思  PCI  Express  FPGA  單板計(jì)算機(jī)  

          醫(yī)療半導(dǎo)體市場(chǎng)潛力大 便攜式應(yīng)用最熱門

          • 英特爾公司前CEO貝瑞特曾經(jīng)預(yù)言,醫(yī)療產(chǎn)品將帶動(dòng)全球半導(dǎo)體產(chǎn)業(yè)快速增長。飛利浦公司也通過出售半導(dǎo)體業(yè)務(wù)將精力集中在醫(yī)療和消費(fèi)電子業(yè)務(wù)上,可以預(yù)見,醫(yī)療半導(dǎo)體市場(chǎng)將成為半導(dǎo)體產(chǎn)業(yè)發(fā)展的一大熱點(diǎn)。那么,醫(yī)療電子和醫(yī)療半導(dǎo)體市場(chǎng)最近取得的令人興奮的進(jìn)展有哪些?主流半導(dǎo)體公司如何預(yù)測(cè)醫(yī)療電子和醫(yī)療半導(dǎo)體市場(chǎng)的規(guī)模?DSP、無線技術(shù)、高精度模擬器件(HPA)、FPGA等產(chǎn)品在醫(yī)療電子市場(chǎng)的應(yīng)用前景如何?便攜式醫(yī)療設(shè)備產(chǎn)品對(duì)半導(dǎo)體產(chǎn)品主要提出哪些要求?主流半導(dǎo)體供應(yīng)商對(duì)醫(yī)療半導(dǎo)體市場(chǎng)有哪些規(guī)劃?本報(bào)特邀請(qǐng)全球著名的半
          • 關(guān)鍵字: 模擬技術(shù)  電源技術(shù)  醫(yī)療半導(dǎo)體  模擬器  FPGA  

          用FPGA設(shè)計(jì)MP3個(gè)人數(shù)字播放機(jī)

          • 引 言 MPEG(活動(dòng)影像專業(yè)人員組織)是為數(shù)字音頻確定單一編碼和解碼(壓縮/解壓縮)方法于1988年建立的。1992年,國際標(biāo)準(zhǔn)組織(ISO)和國際電工委員會(huì)(IEC)為音頻和視頻編碼建立了MPEG1(ISO/IEC11172)標(biāo)準(zhǔn)。這使得業(yè)內(nèi)在處理新數(shù)字世紀(jì)出現(xiàn)的各種類型音頻/視頻媒體時(shí)統(tǒng)一在單一格式上。 隨著以數(shù)字形式存儲(chǔ)和播放音樂的MPEG Audio Layer3(MP3)格式的發(fā)展,個(gè)人數(shù)字播放機(jī)市場(chǎng)開始出現(xiàn)巨大的發(fā)展機(jī)會(huì)。非壓縮的音頻磁軌的MP3數(shù)字文件只有原來磁軌大小的1/10。能保
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  MPEG  FPGA  MP3  MCU和嵌入式微處理器  

          精簡的FPGA編程電路

          • 引言 便攜式、小型的儀表和設(shè)備是一個(gè)非常重要的應(yīng)用領(lǐng)域,在未來一段時(shí)間內(nèi)會(huì)有比較大的市場(chǎng)。而FPGA等現(xiàn)場(chǎng)可編程器件也是正在興起與普及的一種器件,把FPGA更好地運(yùn)用到上述儀表和設(shè)備中,可以減少這些儀器、設(shè)備的開發(fā)周期,大幅度提升這些儀器的性能,減少總成本和體積等。 在許多應(yīng)用場(chǎng)合,如大型設(shè)備中的板卡,比較適合采用標(biāo)準(zhǔn)的FPGA編程電路。但是對(duì)于便攜式設(shè)備的應(yīng)用場(chǎng)合,采用標(biāo)準(zhǔn)電路聯(lián)系FPGA與CPU需要消耗的資源太多。許多DSP芯片只有2個(gè)通用I/O引腳,所以如果能只使用1~2個(gè)引腳就完成FPGA編
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  編程電路  Xilinx  MCU和嵌入式微處理器  

          Tensilica和Tallika推出安全SoC FPGA平臺(tái)

          • Tensilica公司和Tallika公司日前共同發(fā)布基于Tensilica公司Xtensa處理器IP核的可配置安全SoCFPGA/ASIC平臺(tái)。該完全經(jīng)過驗(yàn)證和硅驗(yàn)證的硬件/軟件平臺(tái)對(duì)于任意一個(gè)需要完整RSA實(shí)現(xiàn)方案(包括加密、解密、密鑰對(duì)生成加速)和/或集成了硬件安全功能的SoC設(shè)計(jì)團(tuán)隊(duì)而言皆是理想選擇。  Tallika安全解決方案包括一顆Tensilica帶有32位AHB/APB骨干總線的Xtensa處理器IP核以及Tallika公司基于鏈表結(jié)構(gòu)的DMA控制器,后者集成了其安全I(xiàn)P核模塊
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Tensilica  Tallika  FPGA  

          把大學(xué)作為推廣普及FPGA之源

          • 當(dāng)ASIC越來越不能適應(yīng)靈活應(yīng)用的需求以及通用產(chǎn)品對(duì)低成本的要求逐漸提升,F(xiàn)PGA大量蠶食曾經(jīng)ASIC的市場(chǎng),越來越多的設(shè)計(jì)者將重心轉(zhuǎn)向FPGA,這其中包括很多ASIC設(shè)計(jì)工程師。FPGA對(duì)于初創(chuàng)型的公司是一個(gè)非常理想的選擇,從新產(chǎn)品研制的原型到樣機(jī)的設(shè)計(jì),采用FPGA可以大大加速新產(chǎn)品設(shè)計(jì)和創(chuàng)新的進(jìn)程。此外,最重要的原因是每一年FPGA的價(jià)格會(huì)明顯下降,包括它的設(shè)計(jì)軟件和它的應(yīng)用性都是比傳統(tǒng)的ASIC設(shè)計(jì)要便宜很多。對(duì)于Xilinx這樣的FPGA領(lǐng)導(dǎo)廠商來說,僅僅推廣產(chǎn)品是遠(yuǎn)遠(yuǎn)不夠的,普及FPGA技術(shù)與
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  0709_A  雜志_高校園地  FPGA  MCU和嵌入式微處理器  

          探究最佳的結(jié)構(gòu)化ASIC設(shè)計(jì)方法

          • 由于與深亞微米標(biāo)準(zhǔn)單元ASIC相關(guān)的非重復(fù)性工程費(fèi)用(NRE)越來越大,設(shè)計(jì)周期又很長,因此利用結(jié)構(gòu)化ASIC進(jìn)行定制IC設(shè)計(jì)的吸引力正變得越來越大。結(jié)構(gòu)化ASIC能以極具競爭力的單位成本提供優(yōu)秀的硅片性能,并且NRE費(fèi)用極低。結(jié) 構(gòu)化ASIC的多樣性意味著它即可以用作系統(tǒng)主芯片,也可以用作高性價(jià)比的小型輔助芯片。   許多物理設(shè)計(jì)問題在結(jié)構(gòu)化ASIC的片設(shè)計(jì)中已經(jīng)得到解決,因此后端版圖設(shè)計(jì)的時(shí)間可以大大縮短,從而導(dǎo)致更快的驗(yàn)證確認(rèn)和原型提供。不過ASIC片具有預(yù)定義的結(jié)構(gòu),因此設(shè)計(jì)師必須合理安排芯片
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  ASIC  FPGA  MCU和嵌入式微處理器  

          2007年,賽靈思亞太區(qū)總部獲環(huán)境影響和績效獎(jiǎng)

          •   2007年,賽靈思 亞太區(qū)總部獲環(huán)境影響和績效獎(jiǎng)。
          • 關(guān)鍵字: 賽靈思  FPGA  

          基于FPGA和EPP的圖像傳感器高速數(shù)據(jù)采集系統(tǒng)

          • 引言           USB、串口、并口是PC機(jī)和外設(shè)進(jìn)行通訊的常用接口,但對(duì)于數(shù)據(jù)量大的圖像來說,若利用串行RS-232協(xié)議進(jìn)行數(shù)據(jù)采集,速度不能達(dá)到圖像數(shù)據(jù)采集所需的要求;而用USB進(jìn)行數(shù)據(jù)采集,雖能滿足所需速度,但要求外設(shè)必須支持USB協(xié)議,而USB協(xié)議與常用工程軟件的接口還不普及,給使用帶來困難。有些用戶為了利用標(biāo)準(zhǔn)并行口(SPP)進(jìn)行數(shù)據(jù)采集,但SPP協(xié)議的150kb/s傳輸率對(duì)于圖像數(shù)據(jù)采集,同樣顯得
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  圖像傳感器  FPGA  EPP  

          基于U盤和單片機(jī)的FPGA配置

          • 引 言        FPGA廣泛應(yīng)用在電子通信領(lǐng)域,其安全性引起了注意,本文針對(duì)安全配置提出了解決方案。   現(xiàn)場(chǎng)可編程門陣列FPGA(Field Programmablc Gate Array)是基于門陣列方式為用戶提供可編程資源的,其內(nèi)部邏輯結(jié)構(gòu)的形成是由配置數(shù)據(jù)決定的。采用在線可重配置方式ICR(In-Circuit Reconfigurability)將這些配置數(shù)據(jù)配置到FPGA內(nèi)部SRAM中,但由于SRAM的易
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  U盤  FPGA  MCU和嵌入式微處理器  
          共6367條 401/425 |‹ « 399 400 401 402 403 404 405 406 407 408 » ›|

          fpga-ask介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-ask!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-ask的理解,并與今后在此搜索fpga-ask的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();