<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-pwm

          基于單片機(jī)和FPGA 的人機(jī)交互系統(tǒng)的設(shè)計(jì)

          • 摘要: 在儀器儀表電路中,人機(jī)交互界面是必不可少的環(huán)節(jié)。為了解決單純采用單片機(jī)制作的系統(tǒng)功耗高、速度慢、電路結(jié)構(gòu)繁瑣的問題,同時(shí)為了發(fā)揮出單片機(jī)的靈活性和FPGA 的高速性,系統(tǒng)采用C8051F020 單片機(jī)和Cycl
          • 關(guān)鍵字: 單片機(jī)  FPGA  

          FPGA的DDS調(diào)頻信號研究與實(shí)現(xiàn)

          • 1 引言  直接數(shù)字頻率合成器(DDS)技術(shù),具有頻率切換速度快,很容易提高頻率分辨率、對硬件要求低、可編程全數(shù)字化便于單片集成、有利于降低成本、提高可靠性并便于生產(chǎn)等優(yōu)點(diǎn)。目前各大芯片制造廠商都相繼
          • 關(guān)鍵字: FPGA  DDS  調(diào)頻信號    

          基于FPGA的高速寬帶跳頻發(fā)射機(jī)的中頻設(shè)計(jì)

          • 摘要:結(jié)合軟件無線電思想和架構(gòu),利用Altera EP3C16F4 84C6作為中頻信號處理器,設(shè)計(jì)了一種基于統(tǒng)一硬件架構(gòu)的數(shù)字化高速寬帶跳頻發(fā)射機(jī),實(shí)現(xiàn)跳頻速率125kHops/s,跳頻帶寬320MHz?! ∫浴 √l通信是在惡劣
          • 關(guān)鍵字: FPGA  高速寬帶  發(fā)射機(jī)  跳頻    

          基于FPGA 的低成本長距離高速傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:為解決目前高速信號處理中的數(shù)據(jù)傳輸速度瓶頸以及傳輸距離的問題,設(shè)計(jì)并實(shí)現(xiàn)了一種基于FPGA 的高速數(shù)據(jù)傳輸系統(tǒng),本系統(tǒng)借助Altera Cyclone III FPGA 的LVDS I/O 通道產(chǎn)生LVDS 信號,穩(wěn)定地完成了數(shù)據(jù)的
          • 關(guān)鍵字: FPGA  高速傳輸  系統(tǒng)    

          基于FPGA技術(shù)的GPS數(shù)據(jù)加密系統(tǒng)設(shè)計(jì)研究

          • 摘 要: 針對GPS測量系統(tǒng)數(shù)據(jù)傳輸過程中的安全問題,采用FPGA技術(shù)設(shè)計(jì)了GPS數(shù)據(jù)加密系統(tǒng)。系統(tǒng)移植MD5算法到NIOS中對系統(tǒng)口令加密,并設(shè)計(jì)DES IP對GPS數(shù)據(jù)加密。實(shí)驗(yàn)表明,該設(shè)計(jì)可有效防止GPS數(shù)據(jù)被非法竊取,具
          • 關(guān)鍵字: FPGA  GPS  數(shù)據(jù)加密  系統(tǒng)設(shè)計(jì)    

          基于FPGA的小型星載非制冷紅外成像系統(tǒng)

          賽靈思 Virtex-6 HXT FPGA為光通信提供卓越的收發(fā)器性能

          •   全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc.  )宣布推出支持 40Gbps 和 100Gbps 線路卡的Virtex®-6 HXT FPGA,并可靈活配置各種網(wǎng)絡(luò)速率包括40Gbps、4x10Gbps、100Gbps 和 10x10Gbps 等。此外,憑借其市場領(lǐng)先的收發(fā)器時(shí)鐘抖動性能,Virtex-6 HXT FPGA還能滿足新一代通信設(shè)備長距離光纖網(wǎng)絡(luò)傳輸?shù)男枰?,且無需昂貴的外部重定時(shí)器電路。   賽靈思已經(jīng)和Avago Technologies(安華高科技)
          • 關(guān)鍵字: Xilinx  FPGA  Virtex-6  

          Achronix將采用22nm工藝打造最先進(jìn)FPGA產(chǎn)品

          •   Achronix半導(dǎo)體公司今日宣布:該公司已經(jīng)戰(zhàn)略性地獲得了英特爾公司22納米工藝技術(shù)的使用權(quán),并計(jì)劃開發(fā)最先進(jìn)的現(xiàn)場可編程門陣列(FPGA)產(chǎn)品。   Achronix公司的Speedster22i FPGA產(chǎn)品系列將打破現(xiàn)有FPGA的各種極限,能以高性價(jià)比實(shí)現(xiàn)各種高性能器件的生成,這些器件在規(guī)模上將超過250萬個(gè)查找表(LUT),相當(dāng)于一個(gè)具有2000萬門的專用集成電路(ASIC)。   通過借助英特爾22nm工藝技術(shù)的性能和功耗優(yōu)勢,Speedster22i還將擴(kuò)展FPGA的速度和功效界限,
          • 關(guān)鍵字: Achronix  FPGA  

          賽靈思榮獲Cisco2010 年度供應(yīng)商稱號

          •   全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc.)宣布,全球互聯(lián)網(wǎng)領(lǐng)域領(lǐng)先廠商思科系統(tǒng)公司 (Cisco)于近期在美國圣克拉拉會議中心舉辦的第 19 屆年度供應(yīng)商答謝會上授予賽靈思公司“2010 年度供應(yīng)商”稱號, 并舉行了隆重的頒獎儀式。思科公司年度供應(yīng)商答謝會旨在表彰思科的杰出供應(yīng)商們?yōu)楣静粩嗵嵘目蛻魸M意度以及加速業(yè)務(wù)增長所做的努力。賽靈思獲此行業(yè)權(quán)威殊榮, 為其在創(chuàng)新以及所有運(yùn)營領(lǐng)域的出色表現(xiàn)提供了一個(gè)有力的證明。   思科全球供應(yīng)商管理副總裁 Pren
          • 關(guān)鍵字: Xilinx  FPGA  

          基于TMS320C6713B的實(shí)時(shí)數(shù)字視頻消旋系統(tǒng)設(shè)計(jì)

          • 摘要:針對探測器姿態(tài)變化造成的視頻圖像旋轉(zhuǎn),提出一種基于TMS320C6713B的實(shí)時(shí)數(shù)字視頻消旋系統(tǒng)。該系統(tǒng)利用TMS320C6713B計(jì)算圖像旋轉(zhuǎn)后各點(diǎn)的位置,再利用FPGA進(jìn)行地址映射,得到圖像旋轉(zhuǎn)后各點(diǎn)對應(yīng)的灰度值。實(shí)驗(yàn)
          • 關(guān)鍵字: 視頻  A/D  DSP  FPGA  存儲器  

          數(shù)頻率校正的FPGA實(shí)現(xiàn)

          • 分析了CORDIC(Coordinate Rotation Digital Computer,坐標(biāo)旋轉(zhuǎn)數(shù)字計(jì)算機(jī))算法的基本原理,給出了基于FPGA和CORDIC算法來實(shí)現(xiàn)數(shù)字頻率校正的具體方案,同時(shí)給出了基于FPGA和CORDIC算法實(shí)現(xiàn)的正余弦信號發(fā)生器的仿真結(jié)果。
          • 關(guān)鍵字: FPGA  頻率  校正    

          一種便攜式心電信號采集系統(tǒng)的電路設(shè)計(jì)

          • 摘要:針對便攜式心電采集電路體積小、性能高的要求,以AD620和TL064為核心設(shè)計(jì)出由前置放大電路、無源高通...
          • 關(guān)鍵字: 心電信號  信號采集  電路設(shè)計(jì)  FPGA  

          基于FPGA的微波輻射計(jì)數(shù)控系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

          應(yīng)用EDA仿真技術(shù)解決FPGA設(shè)計(jì)開發(fā)中故障的方法

          • 本文針對FPGA實(shí)際開發(fā)過程中,出現(xiàn)故障后定位困難、反復(fù)修改代碼編譯時(shí)間過長、上板后故障解決無法確認(rèn)的...
          • 關(guān)鍵字: FPGA  EDA仿真  

          LTE標(biāo)準(zhǔn)下Turbo碼編譯碼器的集成設(shè)計(jì)

          • LTE[1](LongTermEvolution)是3GPP展開的對UMTS技術(shù)的長期演進(jìn)計(jì)劃。LTE具有高數(shù)據(jù)速率、低延遲、分組傳...
          • 關(guān)鍵字: Turbo碼  FPGA  LTE  Atlera公司  
          共7201條 334/481 |‹ « 332 333 334 335 336 337 338 339 340 341 » ›|

          fpga-pwm介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
          歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();