<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fsp:fpga-pcb

          電子器件的PCB封裝圖實(shí)戰(zhàn)經(jīng)驗(yàn)和技巧

          • 作為一名工作了10多年、至少也繪制了過百款PCB板的電子迷,今天給大家總結(jié)一下我個(gè)人的看法,歡迎大家拍磚和補(bǔ)充。
          • 關(guān)鍵字: 電子器件  PCB  封裝  

          pcb電路板短路檢查不可忽視!

          • 對(duì)于電子工程師來(lái)說,電路板的制作是必經(jīng)的步驟,然而電路板的短路是電路板制作過程中比較容易出現(xiàn)的問題。短路可能會(huì)引起元件燒壞,導(dǎo)致系統(tǒng)功虧一簣
          • 關(guān)鍵字: pcb  電路板  短路檢查  

          采用帶有收發(fā)器的全系列40-nm FPGA 和ASIC 實(shí)現(xiàn)創(chuàng)新設(shè)計(jì)

          • 人們對(duì)寬帶服務(wù)的帶寬要求越來(lái)越高,促使芯片供應(yīng)商使用更多的高速串行收發(fā)器。因此,下一代應(yīng)用采用了多種數(shù)據(jù)速率,從幾Mbps 到數(shù)百Gbps,在一種
          • 關(guān)鍵字: FPGA  ASIC  40  nm  

          基4-FPGA的大動(dòng)態(tài)范圍數(shù)字AGC的實(shí)現(xiàn)

          • 1 引言在數(shù)字中頻接收機(jī)中,把A/D轉(zhuǎn)換提前到中頻部分,為保證A/D轉(zhuǎn)換的動(dòng)態(tài)范圍和系統(tǒng)帶寬,要求低噪聲放大器和自動(dòng)增益控制AGC(Automatic Ga
          • 關(guān)鍵字: FPGA  AGC  動(dòng)態(tài)范圍  數(shù)字  

          基于FPGA的正交數(shù)字混頻器中數(shù)控振蕩器的設(shè)計(jì)與實(shí)現(xiàn)

          • 要CORDIC(COordination Rotation DIgital Computer)算法實(shí)現(xiàn)正交數(shù)字混頻器中的數(shù)控振蕩器的方法。首先推導(dǎo)了算法產(chǎn)生正余弦信號(hào)的實(shí)現(xiàn)過程,然后給出了
          • 關(guān)鍵字: FPGA  正交數(shù)字  混頻器  數(shù)控振蕩器  

          積分梳狀濾波器的FPGA實(shí)現(xiàn)

          • 本文提出了多級(jí)CIC抽取濾波器結(jié)構(gòu)不僅能夠?qū)崿F(xiàn)更寬輸入信號(hào)的任意速率的抽取,并且對(duì)帶外信號(hào)的衰減也更大。
          • 關(guān)鍵字: FPGA  積分  梳狀濾波器  

          HDMI 設(shè)計(jì)指南:HDTV接收機(jī)應(yīng)用中高速PCB的成功設(shè)計(jì)

          • 引言  針對(duì)使用 HDMI 多路復(fù)用中繼器的用戶,本文提供了如何通過精心設(shè)計(jì)印刷電路板 (PCB) 來(lái)實(shí)現(xiàn)器件全部性能最優(yōu)化的設(shè)計(jì)指導(dǎo)。我們將對(duì)高速 PCB
          • 關(guān)鍵字: HDMI  HDTV  PCB  設(shè)計(jì)指南  

          FPGA工作原理與簡(jiǎn)介

          •   FPGA工作原理與簡(jiǎn)介  如前所述,F(xiàn)PGA是在PAL、GAL、EPLD、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為ASIC領(lǐng)域中的一種半定制電路而出現(xiàn)的,即解決了定制電路的不足,又克服了原有可編程器件門電路有限的缺點(diǎn)?! ∮捎贔PGA需要被反復(fù)燒寫,它實(shí)現(xiàn)組合邏輯的基本結(jié)構(gòu)不可能像ASIC那樣通過固定的與非門來(lái)完成,而只能采用一種易于反復(fù)配置的結(jié)構(gòu)。查找表可以很好地滿足這一要求,目前主流FPGA都采用了基于SRAM工藝的查找表結(jié)構(gòu),也有一些軍品和宇航級(jí)FPGA采用Flash或者熔絲與反熔
          • 關(guān)鍵字: FPGA  Xilinx  Altera  

          常用FPGA/CPLD四種設(shè)計(jì)技巧

          • 常用FPGA/CPLD四種設(shè)計(jì)技巧,FPGA/CPLD的設(shè)計(jì)思想與技巧是一個(gè)非常大的話題,本文僅介紹一些常用的設(shè)計(jì)思想與技巧,包括乒乓球操作、串并轉(zhuǎn)換、流水線操作和數(shù)據(jù)接口的同步方法。希望本文能引起工程師們的注意,如果能有意識(shí)地利用這些原則指導(dǎo)日
          • 關(guān)鍵字: FPGA  CPLD  設(shè)計(jì)技巧  

          FPGA/EPLD的自上而下設(shè)計(jì)方法

          • FPGA/EPLD的自上而下設(shè)計(jì)方法,FPGA/EPLD的自上而下(Top-Down)設(shè)計(jì)方法:  傳統(tǒng)的設(shè)計(jì)手段是采用原理圖輸入的方式進(jìn)行的,如圖1所示。通過調(diào)用FPGA/EPLD廠商所提供的相應(yīng)物理元件庫(kù),在電路原理圖中繪制所設(shè)計(jì)的系統(tǒng),然后通過網(wǎng)表轉(zhuǎn)換產(chǎn)生某一特
          • 關(guān)鍵字: FPGA  EPLD  自上而下  設(shè)計(jì)方法  

          不斷演進(jìn)的無(wú)源光網(wǎng)絡(luò)(PON)需要FPGA設(shè)計(jì)的靈活性支持

          • FPGA技術(shù)、低成本光學(xué)器件以及無(wú)源架構(gòu)都為無(wú)源光網(wǎng)絡(luò)(PON)以及這些網(wǎng)絡(luò)的演進(jìn)做出了巨大貢獻(xiàn)。系統(tǒng)級(jí)OEM廠商不斷發(fā)現(xiàn),F(xiàn)PGA能夠提供技術(shù)性設(shè)計(jì)和經(jīng)濟(jì)
          • 關(guān)鍵字: FPGA  PON  無(wú)源光網(wǎng)絡(luò)  

          是什么讓我成為一個(gè)厲害的工程師?

          •   傳說中有一對(duì)美麗的紅舞鞋,穿上它,你將舞出最美麗的舞步……  正式從事電子硬件設(shè)計(jì)工作有十幾年時(shí)光了,回憶起剛接觸電子,感觸很多……雖然經(jīng)歷了很多酸甜苦辣,但也給我的生活增添了很多色彩……  第一次真正意義上的接觸電子應(yīng)當(dāng)算是高中的時(shí)候。當(dāng)時(shí)很喜歡學(xué)校圖書館里的一份雜志,雜志名字不記得了,只記得雜志里有兩頁(yè)是關(guān)于電子制作的,當(dāng)時(shí)那兩頁(yè)一直是我的最愛……慢慢的積累了一些電子方面的知識(shí),也逐漸有了自己要做一塊電路板的想法……  那時(shí)我對(duì)電子的感情用“癡迷”兩個(gè)字來(lái)形容絕不為過――因這家境不好,我每月只有不
          • 關(guān)鍵字: ARM  FPGA  

          什么是LabVIEW FPGA?NI FlexRIO必須使用FPGA模塊嗎?

          • NI LabVIEW FPGA模塊可以幫助您利用LabVIEW程序框圖對(duì)一個(gè)FPGA進(jìn)行編程。在其底層,該模塊采用代碼生成技術(shù)實(shí)現(xiàn)圖形化開發(fā)環(huán)境與FPGA硬件的整合。這種
          • 關(guān)鍵字: FPGA  LabVIEW  FlexRIO  模塊  

          FPGA 解決方案和標(biāo)準(zhǔn)控制器內(nèi)核比較

          • FPGA 解決方案和標(biāo)準(zhǔn)控制器內(nèi)核比較, MicroBlaze處理器是賽靈思(Xilinx)在嵌入式開發(fā)套件 (EDK) 中提供的兩款32位內(nèi)核之一,是實(shí)現(xiàn)硬件加速的靈活工具。圖1是MicroBlaze的典型設(shè)計(jì)。該內(nèi)核含有一個(gè)32位乘法器,但不含浮點(diǎn)單元(FPU)、桶式移位器或?qū)S糜?/li>
          • 關(guān)鍵字: FPGA  方案  標(biāo)準(zhǔn)  比較  

          正交相干檢波方法及FPGA的實(shí)現(xiàn)

          • 正交相干檢波方法及FPGA的實(shí)現(xiàn),引言
            現(xiàn)代雷達(dá)普遍采用相參信號(hào)來(lái)進(jìn)行處理,而如何獲得高精度基帶數(shù)字正交(I,Q)信號(hào)是整個(gè)系統(tǒng)信號(hào)處理成敗的關(guān)鍵。傳統(tǒng)的做法是采用模擬相位檢波器來(lái)得到I、Q信號(hào),其正交性能一般為:幅度平衡在2%左右,相位
          • 關(guān)鍵字: FPGA  相干檢波  方法  
          共8361條 44/558 |‹ « 42 43 44 45 46 47 48 49 50 51 » ›|

          fsp:fpga-pcb介紹

          您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();