multi-pll 文章 進入multi-pll技術社區(qū)
【E問】鎖相環(huán)的組成和工作原理介紹
- 1.鎖相環(huán)的基本組成 許多電子設備要正常工作,通常需要外部的輸入信號與內部的振蕩信號同步,利用鎖相環(huán)路就可以實現(xiàn)這個目的。 鎖相環(huán)路是一種反饋控制電路,簡稱鎖相環(huán)(PLL)。鎖相環(huán)的特點是:利用外部輸入的參考信號控制環(huán)路內部振蕩信號的頻率和相位。 因鎖相環(huán)可以實現(xiàn)輸出信號頻率對輸入信號頻率的自動跟蹤,所以鎖相環(huán)通常用于閉環(huán)跟蹤電路。鎖相環(huán)在工作的過程中,當輸出信號的頻率與輸入信號的頻率相等時,輸出電壓與輸入電壓保持固定的相位差值,即輸出電壓與輸入電壓的相位被鎖住,這就是鎖相環(huán)名稱的由
- 關鍵字: 鎖相環(huán) PLL
改善分數(shù)分頻鎖相環(huán)合成器中的整數(shù)邊界雜散狀況
- 您曾設計過具有分數(shù)頻率合成器的鎖相環(huán)(PLL)嗎?這種合成器在整數(shù)通道上看起來很棒,但在只稍微偏離這些整數(shù)通道的頻率點上雜散就會變得高很多,是吧?如果是這樣的話,您就已經(jīng)遇到過整數(shù)邊界雜散現(xiàn)象了 —— 該現(xiàn)象發(fā)生在載波的偏移距離等于到最近整數(shù)通道的距離時。 例如,若是鑒相器頻率為100MHz,輸出頻率為2001MHz,那么整數(shù)邊界雜散將為1MHz的偏移量。在這種情況下,1MHz還是可以容忍的。但當偏移量變得過小,卻仍為非零值時,分數(shù)雜散情況會更加嚴重。 采用可編程輸
- 關鍵字: VCO PLL
完整解決方案打包奉送:多點觸控智能家居平臺軟硬件實現(xiàn)
- 緒論 近年來,多點觸控(Multi-Touch)成為了代替人機交互傳統(tǒng)方式的新方式。它拋棄了鍵盤,鼠標,實現(xiàn)了多人同時交互,是人機交互的一場革命性創(chuàng)新。但可惜的是,該項技術還處在初級階段,Multi-Touch的產(chǎn)品很多還只是面向高端或軍工用戶,價格十分高昂。這對廣大消費者來說都是不能承受的。此外,目前基于Multi-Touch應用的軟件業(yè)相當較少,且大多數(shù)停留在游戲娛樂的功能上,這樣也限制了該技術的發(fā)展和應用。 為此,將Multi-Touch技術應用低廉化、市場化,就顯得十分緊迫。考慮到
- 關鍵字: 智能家居 Multi-Touch
如何實現(xiàn)功率測量的“神同步”
- 我們在使用功率分析儀的進行測試的時候,選擇合適的同步源,如果同步源設定不當,測量值有可能不穩(wěn)定或出現(xiàn)錯誤,諧波測量模式還要選擇合適的PLL源,不少客戶經(jīng)常提出疑惑,同步源和PLL源有什么異同,他們的作用是什么? 為了能精確的計算功率等測量值,需要從采樣數(shù)據(jù)中按完整的信號周期截取數(shù)據(jù),而原始的采樣信號有電壓和電流兩種,由于電壓和電流的信號周期不可能完全一樣,所以無論選擇電壓信號周期作為截取依據(jù),還是選擇電流信號周期作為截取依據(jù),都無法完美的截取完整的信號周期,怎么辦呢?從電壓電流中選擇畸變小、輸入
- 關鍵字: PLL PA6000
冗余時鐘的平滑時鐘切換——電子設計
- 摘要: 檢測到時鐘丟失時平滑切換到冗余時鐘源有助于避免系統(tǒng)運行中斷。 正文: 當今許多數(shù)據(jù)通信、網(wǎng)絡和計算機系統(tǒng)都需要實現(xiàn)時鐘冗余。組件或板級故障甚至簡單的定期系統(tǒng)維護等引起的任何中斷都不應造成系統(tǒng)運行中斷。因此,為整個電路工作提供時序的系統(tǒng)時鐘必須避免因任何異常情況而中斷。帶冗余的理想時鐘發(fā)生器也必須能在檢測到時鐘錯誤或丟失的情況下從母時鐘源平滑切換到子時鐘源或晶振。 以下給出幾類常用的冗余時鐘方案,其中包括: 動態(tài)時鐘切換:根據(jù)這種方案,系統(tǒng)在檢測到母時鐘源丟失或錯誤
- 關鍵字: VCO PLL
多路SDI信號單波長無損光傳輸
- 摘要:針對目前市場上越來越多針對SDI信號的應用需求,提出了多路SDI電信號單波長光纖傳輸?shù)膶崿F(xiàn)方案,就方案中出現(xiàn)的由于FIFO“寫滿”或“讀空”引起的SDI信號傳輸誤碼,提出了一種基于FPGA內部PLL的可控時鐘,利用該時鐘作為FIFO的讀時鐘,實現(xiàn)SDI信號無損傳輸。 引言 串行數(shù)字接口(Serial Digital Interface,簡寫為SDI)是針對演播室環(huán)境提出的用單根電纜來傳輸數(shù)字視音頻信號的方式。在SMTPE-259M標準中
- 關鍵字: SDI FPGA 光纖 FIFO PLL 數(shù)據(jù)還原 201503
具PLL 的5 輸出超低抖動時鐘分配器提供獨特的多芯片輸出同步方法
- 凌力爾特公司 (Linear Technology Corporation) 推出低相位噪聲整數(shù) N 合成器內核 LTC6950,該產(chǎn)品具超低抖動時鐘分配輸出電路。LTC6950 非常適用于產(chǎn)生和分配具高信噪比 (SNR) 時鐘數(shù)據(jù)轉換器必不可少的低抖動信號。當數(shù)字化或合成高模擬頻率時,保持數(shù)據(jù)轉換器時鐘低抖動是實現(xiàn)出色 SNR 水平的基礎。例如,新式電子系統(tǒng)需要用 ADC 直接數(shù)字化 RF 和高 IF 信號。憑借 18fsRMS 抖動 (在 12kHz 至 20MHz 帶寬上),LTC6950 保證
- 關鍵字: 凌力爾特 PLL LTC6950
multi-pll介紹
您好,目前還沒有人創(chuàng)建詞條multi-pll!
歡迎您創(chuàng)建該詞條,闡述對multi-pll的理解,并與今后在此搜索multi-pll的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對multi-pll的理解,并與今后在此搜索multi-pll的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473