<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> rf-fpga

          +36dBm IIP3下變頻混頻器具有2.4dB轉(zhuǎn)換增益

          • 加利福尼亞州米爾皮塔斯 (MILPITAS, CA) – 2013 年 9 月 3 日 – 凌力爾特公司 (Linear Technology Corpor ...
          • 關(guān)鍵字: 變頻混頻器  無(wú)緣混頻器  RF  

          FPGA為設(shè)計(jì)平臺(tái)的全彩led顯示屏設(shè)計(jì)方案

          • 介紹了一種以FPGA可編程邏輯器件為設(shè)計(jì)平臺(tái)的、采用大屏幕全彩led顯示屏進(jìn)行全彩灰度圖像顯示的掃描控制...
          • 關(guān)鍵字: FPGA  led顯示屏  

          大中華區(qū)FPGA工程師薪酬TOP15公司

          • 薪資往往是絕大多數(shù)職場(chǎng)人選擇職業(yè)的首要條件,為了幫助我們的讀者了解FPGA工程師薪酬水平, EEPW統(tǒng)計(jì)了大中華區(qū)FPGA工程師薪酬TOP15公司(表1),為讀者的薪酬及職業(yè)規(guī)劃提供參考與借鑒。
          • 關(guān)鍵字: FPGA  Xilinx  Altera  IC設(shè)計(jì)  

          基于P89V51RB2單片機(jī)的實(shí)驗(yàn)箱設(shè)計(jì)與開(kāi)發(fā)

          • 摘要:隨著人們生活水平的不斷提高,單片機(jī)控制成為人們追求的目標(biāo)之一。要為現(xiàn)代人工作、科研、生活等提供更好、更方便的設(shè)施需要從數(shù)字單片機(jī)技術(shù)入手,朝著數(shù)字化控制、智能控制發(fā)展。本設(shè)計(jì)P89V51RB2單片機(jī)實(shí)驗(yàn)箱與傳統(tǒng)的實(shí)驗(yàn)箱相比,使用方便,所包含的實(shí)驗(yàn)電路全面和實(shí)用。
          • 關(guān)鍵字: 單片機(jī)  實(shí)驗(yàn)箱  控制  FPGA  LED  201309  

          Spartan 6上嵌入式網(wǎng)絡(luò)服務(wù)系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)

          • 摘要:隨著FPGA在嵌入式領(lǐng)域的快速發(fā)展和網(wǎng)絡(luò)技術(shù)的日益成熟,基于FPGA的網(wǎng)絡(luò)開(kāi)發(fā)成為嵌入式系統(tǒng)研究的重要分支。本文系統(tǒng)地研究了FPGA網(wǎng)絡(luò)通信,并成功運(yùn)用Xilinx開(kāi)發(fā)平臺(tái)EDK構(gòu)建一個(gè)基于總線AXI4的嵌入式網(wǎng)絡(luò)服務(wù)系統(tǒng)。
          • 關(guān)鍵字: FPGA  總線AXI4  lwip  以太網(wǎng)  實(shí)時(shí)控制  201309  

          國(guó)產(chǎn)FPGA向往春天

          • 摘要:本文首先介紹了國(guó)產(chǎn)FPGA廠商——京微雅格公司的現(xiàn)狀,之后給出了京微雅格如何生存和發(fā)展的建議。
          • 關(guān)鍵字: FPGA  京微雅格  MCU  201309  

          使用ARM的TrustZone技術(shù),針對(duì)安全和非安全應(yīng)用劃分系統(tǒng)

          • 摘要:隨著ARM Cortex-A9多處理器和FPGA SoC的推出,可把現(xiàn)有的分立微控制器和數(shù)字邏輯功能集成到一個(gè)多核器件中。這減小了功耗和體積,而主要難點(diǎn)之一是在一個(gè)器件中同時(shí)實(shí)現(xiàn)安全關(guān)鍵和非安全關(guān)鍵軟件單元。
          • 關(guān)鍵字: ARM  TrustZone  安全  FPGA  HPS  201309  

          了解LabVIEW FPGA和軟件設(shè)計(jì)射頻儀器的優(yōu)勢(shì)所在

          • 無(wú)線設(shè)備的數(shù)量、通信標(biāo)準(zhǔn)的多樣性,以及調(diào)制方案的復(fù)雜度,每一年都在不斷增加。而隨著每一代新技術(shù)的誕生,由于使用傳統(tǒng)技術(shù)測(cè)試無(wú)線設(shè)備,需要大量更復(fù)雜的測(cè)試設(shè)備,其成本也在不斷提高。
          • 關(guān)鍵字: NI  LabVIEW  FPGA  射頻儀器  CPU  

          為汽車無(wú)線電和 GPS 提供測(cè)試系統(tǒng)

          • 開(kāi)發(fā)一個(gè)針對(duì)汽車無(wú)線電和全球定位系統(tǒng)(GPS)接收器的射頻(RF)信號(hào)測(cè)試解決方案,減少耗時(shí)且昂貴的現(xiàn)場(chǎng)測(cè)試,同時(shí)進(jìn)一步提高設(shè)備的質(zhì)量。
          • 關(guān)鍵字: NI  GPS  IAV  RF  PXI  

          基于FPGA的電機(jī)測(cè)速系統(tǒng)設(shè)計(jì)

          • 研究的是基于FPGA的電機(jī)測(cè)速系統(tǒng)設(shè)計(jì)。該設(shè)計(jì)以有源晶振來(lái)產(chǎn)生時(shí)基信號(hào),利用歐姆龍光電編碼器E682-CWZ6C360P/R將轉(zhuǎn)速信號(hào)轉(zhuǎn)變?yōu)轭l率信號(hào),采用數(shù)碼管動(dòng)態(tài)顯示來(lái)顯示測(cè)量所得的數(shù)值。FPGA模塊的編寫(xiě)是基于Altera公司的Quartus II軟件進(jìn)行編寫(xiě)的,采用的芯片型號(hào)為EP2C5T144C8N。FPGA模塊是利用VHDL語(yǔ)言進(jìn)行編寫(xiě),利用Quartus II軟件自帶的仿真軟件進(jìn)行仿真,通過(guò)觀察仿真波形來(lái)驗(yàn)證模塊是否正確。本設(shè)計(jì)可以實(shí)現(xiàn)小數(shù)值的方波頻率測(cè)量和電機(jī)轉(zhuǎn)速測(cè)量。
          • 關(guān)鍵字: FPGA  電機(jī)測(cè)速  系統(tǒng)設(shè)計(jì)    

          基于FPGA的ASI/SDI碼流播放器的設(shè)計(jì)與實(shí)現(xiàn)

          • 隨著數(shù)字技術(shù)的發(fā)展,數(shù)字產(chǎn)品的普及,各種數(shù)字電視工作人員專用測(cè)試工具不斷被開(kāi)發(fā)。針對(duì)碼流播放器的市場(chǎng)需要的目的,采用基于FPGA的系統(tǒng)架構(gòu)的方法,結(jié)合硬件及軟件設(shè)計(jì)等方面內(nèi)容,文中詳細(xì)介紹了一個(gè)包含碼流錄制、碼流播放、碼流分析等多種功能的ASI/SDI碼流播放器的設(shè)計(jì)與實(shí)現(xiàn)的過(guò)程。
          • 關(guān)鍵字: FPGA  ASI  SDI  碼流播放器    

          基于FPGA的PCI數(shù)據(jù)采集卡設(shè)計(jì)

          • 摘要 論述了基于FPGA的PCI數(shù)據(jù)采集卡設(shè)計(jì),板卡實(shí)現(xiàn)了查詢、中斷和DMA等多種方式讀取數(shù)據(jù),可以實(shí)時(shí)采集數(shù)據(jù)、實(shí)現(xiàn)大容量數(shù)據(jù)的緩存,還有效地解決了對(duì)數(shù)據(jù)高速采集、傳輸?shù)男枨螅O(shè)計(jì)采用FPGA實(shí)現(xiàn)數(shù)據(jù)采集控制邏輯,
          • 關(guān)鍵字: FPGA  PCI  數(shù)據(jù)采集卡    

          基于FPGA的實(shí)時(shí)視頻信號(hào)處理平臺(tái)的設(shè)計(jì)

          • 提出一種基于FPGA的實(shí)時(shí)視頻信號(hào)處理平臺(tái)的設(shè)計(jì)方法,該系統(tǒng)接收低幀率數(shù)字YCbCr視頻信號(hào),對(duì)接收的視頻信號(hào)進(jìn)行格式和彩色空間轉(zhuǎn)換、像素和,利用片外SDRAM存儲(chǔ)器作為幀緩存且通過(guò)時(shí)序控制器進(jìn)行幀率提高,最后通過(guò)VGA控制模塊對(duì)圖像信號(hào)進(jìn)行像素放大并在VGA顯示器上實(shí)時(shí)顯示。整個(gè)設(shè)計(jì)使用Verilog HDL語(yǔ)言實(shí)現(xiàn),采用Altera公司的EP2S60F1020C3N芯片作為核心器件并對(duì)功能進(jìn)行了驗(yàn)證。
          • 關(guān)鍵字: FPGA  實(shí)時(shí)視頻  信號(hào)處理平臺(tái)    

          認(rèn)清CPLD和FPGA

          • CPLD和FPGA都是我們經(jīng)常會(huì)用到的器件。有的說(shuō)有配置芯片的是FPGA,沒(méi)有的是CPLD;有的說(shuō)邏輯資源多的是FPGA,少的是CPLD;有的直接就不做區(qū)分,把他們都叫做FPGA。那么兩者到底有什么區(qū)別呢?下面我們就以Altera公司的CPLD和FPGA為例來(lái)說(shuō)說(shuō)兩者的區(qū)別。
          • 關(guān)鍵字: CPLD  FPGA  邏輯陣列  LAB單元  Altera  Xilinx  

          FPGA最小系統(tǒng)電路分析:高速SDRAM存儲(chǔ)器接口電路設(shè)

          • 高速SDRAM存儲(chǔ)器接口電路設(shè)計(jì)SDRAM可作為軟嵌入式系統(tǒng)的(NIOS II)的程序運(yùn)行空間,或者作為大量數(shù)據(jù)的緩沖區(qū)。SDRAM是通用的存儲(chǔ)設(shè)備,只要容量和數(shù)據(jù)位寬相同,不同公司生產(chǎn)的芯片都是兼容的。一般比較常用的SDRAM
          • 關(guān)鍵字: SDRAM  FPGA  最小系統(tǒng)  電路分析    
          共7012條 191/468 |‹ « 189 190 191 192 193 194 195 196 197 198 » ›|

          rf-fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條rf-fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();