<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> rf-fpga

          FIR濾波器的FPGA實(shí)現(xiàn)方法

          • 為了給實(shí)際應(yīng)用中選擇合適FIR濾波器的FPGA實(shí)現(xiàn)結(jié)構(gòu)提供參考,首先從FIR數(shù)字濾波器的基本原理出發(fā),分析了FIR濾波器的結(jié)構(gòu)特點(diǎn),然后分別介紹了基于FPGA的FIR濾波器的串行、并行、轉(zhuǎn)置型、FFT型和分布式結(jié)構(gòu)型的實(shí)現(xiàn)方法,對于各種實(shí)現(xiàn)的結(jié)構(gòu)做了分析、比較以及優(yōu)化處理,特別是對基于FFT的FIR濾波器與傳統(tǒng)卷積結(jié)構(gòu)進(jìn)行了精確的數(shù)值計算比較,最后得出滿足于低階或高階的各種FIR濾波器實(shí)現(xiàn)結(jié)構(gòu)的適用范圍及其優(yōu)缺點(diǎn),并針對實(shí)際工程應(yīng)用提出了下一步需解決的問題。
          • 關(guān)鍵字: FPGA  FIR  濾波器  實(shí)現(xiàn)方法    

          吹響RF通信“集結(jié)號” 進(jìn)軍無處不在應(yīng)用領(lǐng)域

          • 射頻編碼識別以及近場通信技術(shù)近年得到較大發(fā)展。本文首次把它們以及其他尚未得到充分認(rèn)識的各種近距離無線...
          • 關(guān)鍵字: RF  

          基于FPGA的24×24位低功耗乘法器的設(shè)計

          • 通過對現(xiàn)有編碼算法的改進(jìn),提出一種新的編碼算法,它降低功耗的方法是通過減少部分積的數(shù)量來實(shí)現(xiàn)的。因?yàn)槌朔ㄆ鞯倪\(yùn)算主要是部分積的相加,因此,減少部分積的數(shù)量可以降低乘法器中加法器的數(shù)量,從而實(shí)現(xiàn)功耗的減低。在部分積的累加過程中.又對用到的傳統(tǒng)全加器和半加器進(jìn)行了必要的改進(jìn),避免了CMOS輸入信號不必要的翻轉(zhuǎn),從而降低了乘法器的動態(tài)功耗。通過在Altera公司的FPGA芯片EP2CTOF896C中進(jìn)行功耗測試,給出了測試結(jié)果,并與現(xiàn)有的兩種編碼算法進(jìn)行了比較。功耗分別降低3.5%和8.4%。
          • 關(guān)鍵字: FPGA  24位  低功耗  乘法器    

          RF設(shè)計軟件和平臺大掃描

          • 今年在夏威夷檀香山舉行的IEEE微波理論與技術(shù)研討會(MTT-S)與國際微波研討會(IMS)上到處是最新的射頻元器件...
          • 關(guān)鍵字: RF  設(shè)計軟件  平臺  

          基于FPGA的多時鐘片上網(wǎng)絡(luò)設(shè)計

          • 本文介紹了一個基于FPGA 的高效率多時鐘的虛擬直通路由器,通過優(yōu)化中央仲裁器和交叉點(diǎn)矩陣,以爭取較小面積和更高的性能。同時,擴(kuò)展路由器運(yùn)作在獨(dú)立頻率的多時鐘NoC 架構(gòu)中,并在一個3×3Mesh 的架構(gòu)下實(shí)驗(yàn),分析其性能特點(diǎn),比較得出多時鐘片上網(wǎng)絡(luò)具有更高的性能。
          • 關(guān)鍵字: FPGA  多時鐘  片上網(wǎng)絡(luò)    

          基于DSP Builder數(shù)字信號處理器的FPGA設(shè)計

          • 針對使用硬件描述語言進(jìn)行設(shè)計存在的問題,提出一種基于FPGA并采用DSP BuildIer作為設(shè)計工具的數(shù)字信號處理器設(shè)計方法。并按照Matlab/Simulink/DSP Builder/QuartusⅡ設(shè)計流程,設(shè)計了一個12階FIR低通數(shù)字濾波器,通過Quaxtus時序仿真及嵌入式邏輯分析儀signalTapⅡ硬件測試對設(shè)計進(jìn)行了驗(yàn)證。結(jié)果表明,所設(shè)計的FIR濾波器功能正確,性能良好。
          • 關(guān)鍵字: Builder  FPGA  DSP  數(shù)字信號處理器    

          三大因素決定RF功率放大器未來市場格局

          • 市場調(diào)研公司ABIResearch日前發(fā)表了一份關(guān)于無線基站RF功率放大器市場的研究報告,認(rèn)為有三大因素將決定該市...
          • 關(guān)鍵字: RF  市場格局  功率放大器  

          探討固定及移動WiMAX系統(tǒng)對無線射頻子系統(tǒng)的設(shè)計要求

          • 隨著服務(wù)供應(yīng)商和基礎(chǔ)架構(gòu)設(shè)備制造商近來公布多項(xiàng)先進(jìn)無線服務(wù)及設(shè)備合同簽訂的消息,WiMAX正大受市場注目。...
          • 關(guān)鍵字: WiMAX  射頻  RF  OFDM  801.11  802.16  QAM  BPSK  QPSK  IQ  PA  TDD  HFDD  SAW  SiGe  IF  MIMO  WiFi  

          先進(jìn)的調(diào)制和RF傳輸從實(shí)驗(yàn)室走向現(xiàn)實(shí)應(yīng)用

          • 在近日舉行的IEEE射頻無線會議上,眾多發(fā)言人紛紛表示:先進(jìn)的調(diào)制和RF傳輸機(jī)制正在迅速走出實(shí)驗(yàn)室,進(jìn)入現(xiàn)實(shí)問題...
          • 關(guān)鍵字: RF  射頻  調(diào)制  UWB  Wi-Fi  WiMAX  WLAN  DSP  混頻器  

          采用MAX II器件實(shí)現(xiàn)FPGA設(shè)計安全解決方案

          •  本文提供的解決方案可防止FPGA設(shè)計被拷貝,即使配置比特流被捕獲,也可以保證FPGA設(shè)計的安全性。通過在握手令牌由MAX II器件傳送給FPGA之前,禁止用戶設(shè)計功能來實(shí)現(xiàn)這種安全性。選用MAX II器件來產(chǎn)生握手令牌,這是因?yàn)樵撈骷哂蟹且资?,關(guān)電時可保持配置數(shù)據(jù)。而且,對于這種應(yīng)用,MAX II器件是最具成本效益的CPLD。本文還介紹了采用這種方案的一個參考設(shè)計。
          • 關(guān)鍵字: FPGA  MAX  器件  方案    

          擴(kuò)頻通信芯片STEL-2000A的FPGA實(shí)現(xiàn)

          • 針對傳統(tǒng)集成電路(ASIC)功能固定、升級困難等缺點(diǎn),利用FPGA實(shí)現(xiàn)了擴(kuò)頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實(shí)現(xiàn)NCO模塊,在下變頻模塊調(diào)用了硬核乘法器并引入CIC濾波器進(jìn)行低通濾波,給出了DQPSK解調(diào)的原理和實(shí)現(xiàn)方法,推導(dǎo)出一種簡便的引入π/4固定相移的實(shí)現(xiàn)方法。采用模塊化的設(shè)計方法使用VHDL語言編寫出源程序,在VIrtex-II Pro開發(fā)板上成功實(shí)現(xiàn)了整個系統(tǒng)。測試結(jié)果表明該系統(tǒng)正確實(shí)現(xiàn)了STEL-2000A的核心功能。
          • 關(guān)鍵字: STEL  2000  FPGA  擴(kuò)頻通信    

          基于FPGA的光纖光柵解調(diào)系統(tǒng)的研究

          • 波長信號的解調(diào)是實(shí)現(xiàn)光纖光柵傳感網(wǎng)絡(luò)的關(guān)鍵,基于現(xiàn)有的光纖光柵傳感器解調(diào)方法,提出一種基于FPGA的雙匹配光纖光柵解調(diào)方法,此系統(tǒng)是一種高速率、高精度、低成本的解調(diào)系統(tǒng),并且通過引入雙匹配光柵有效地克服了雙值問題同時擴(kuò)大了檢測范圍。分析了光纖光柵的測溫原理并給出了該方案軟硬件設(shè)計,綜合考慮系統(tǒng)的解調(diào)精度和FPGA的處理速度給出了基于拉格朗日的曲線擬合算法。
          • 關(guān)鍵字: FPGA  光纖光柵  解調(diào)系統(tǒng)    

          Altera發(fā)布28nm器件系列產(chǎn)品

          •   為滿足用戶的多種設(shè)計需求,Altera公司 今天發(fā)布其28-nm器件系列產(chǎn)品,為業(yè)界提供最全面的器件選擇。Altera在Cyclone V和Arria V FPGA新系列、最新擴(kuò)展的Stratix V FPGA以及此前發(fā)布的HardCopy V ASIC系列中為用戶提供突出不同產(chǎn)品優(yōu)勢的解決方案。   
          • 關(guān)鍵字: Altera  Stratix V FPGA  

          基于FPGA和PCI的高精度測速板卡的設(shè)計與實(shí)現(xiàn)

          • 摘要:經(jīng)典的碼盤數(shù)字測速方法有M法、T法、M/T法,但都有一定的不足。為了克服原有方法的不足,設(shè)計并實(shí)現(xiàn)了一種在較大速度范圍都有良好精度和良好快速性的測速方法。電路采用FPGA實(shí)現(xiàn),測速得到的數(shù)據(jù)通過PCI總線從
          • 關(guān)鍵字: FPGA  PCI  高精度  測速    

          基于FPGA的超聲診斷儀動態(tài)濾波器的設(shè)計

          • 采用FPGA的模擬動態(tài)濾波器,在結(jié)構(gòu)上簡易,性能上穩(wěn)定,測試和設(shè)計都十分的方便。FPGA的使用,能根據(jù)具體要求很方便的改變控制信號,同時實(shí)現(xiàn)超聲診斷儀中多個模塊并行工作,也為以后的更多模擬部分?jǐn)?shù)字化提供了基礎(chǔ)。
          • 關(guān)鍵字: FPGA  超聲診斷儀  動態(tài)  濾波器    
          共7012條 309/468 |‹ « 307 308 309 310 311 312 313 314 315 316 » ›|

          rf-fpga介紹

          您好,目前還沒有人創(chuàng)建詞條rf-fpga!
          歡迎您創(chuàng)建該詞條,闡述對rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();