<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> rf-fpga

          FPGA低功耗設(shè)計須權(quán)衡多項指標(biāo)

          •  FPGA的功耗高度依賴于用戶的設(shè)計,沒有哪種單一的方法能夠?qū)崿F(xiàn)這種功耗的降低,如同其它多數(shù)事物一樣,降低功耗的設(shè)計就是一種協(xié)調(diào)和平衡藝術(shù),在進(jìn)行低功耗器件的設(shè)計時,人們必須仔細(xì)權(quán)衡性能、易用性、成本、密
          • 關(guān)鍵字: FPGA  低功耗設(shè)計  指標(biāo)    

          在Virtex-5 FPGA芯片中使用CRC硬模塊

          • 數(shù)據(jù)損壞是與數(shù)據(jù)傳輸和存儲有關(guān)的首要問題。只要是在通道上傳輸數(shù)據(jù),就總會有出現(xiàn)某些錯誤的有限概率。...
          • 關(guān)鍵字: FPGA  Virtex  Xilinx  CRC  

          FPGA電源的旁路電容值計算

          • 隨著速度更快密度更高的FPGA器件的出現(xiàn),保持信號完整性就成為高可靠,可重復(fù)性設(shè)計的關(guān)鍵.合適的電源旁路和退偶設(shè)計能夠改善整個設(shè)計的信號完整性.
          • 關(guān)鍵字: 計算  電容  旁路  電源  FPGA  

          基于FPGA的PROFIBUS-DP集線器設(shè)計

          • 摘要:給出了用PROFIBUS―DP HUB來改變現(xiàn)場總線拓?fù)浣Y(jié)構(gòu)的設(shè)計方案,并對數(shù)據(jù)轉(zhuǎn)發(fā)方法進(jìn)行比較。描述了DP協(xié)議傳輸?shù)母袷?,重點介紹并分析了兩種幀結(jié)束檢測方法及其優(yōu)劣,最后通過八通道DP HUB的實例來說明了整個設(shè)計
          • 關(guān)鍵字: 設(shè)計  集線器  PROFIBUS-DP  FPGA  基于  

          基于FPGA的Viterbi譯碼器設(shè)計

          • 摘要:卷積碼及其Viterbi譯碼是現(xiàn)代通信系統(tǒng)中常用的一種信道編碼方法。文中介紹了Viterbi譯碼算法的原理,分析了Viterbi譯碼器的結(jié)構(gòu),然后用Verilog語言設(shè)計了一種基于Altera公司的EP3C120F780C8芯片的(2,l,7)Vi
          • 關(guān)鍵字: Viterbi  FPGA  譯碼器    

          基于FPGA的LDPC編碼設(shè)計

          • 針對低密度奇偶校驗碼(簡稱LDPC碼)的直接編碼運(yùn)算量較大、復(fù)雜度高,根據(jù)RicIlarclson和Urbanke(RU)建議的編碼方案,介紹一種適于在FPGA上實現(xiàn),利用有效校驗矩陣來降低編碼復(fù)雜度的LDPC編碼方案,給出了編碼器設(shè)計實現(xiàn)的原理和編碼器的結(jié)構(gòu)和基本組成。在QuartusⅡ7.2軟件平臺上采用基于FPGA的VHDL語言實現(xiàn)了有效的編碼過程。結(jié)果表明:此方案在保證高效可靠傳輸?shù)耐瑫r降低了實現(xiàn)的復(fù)雜度。這種編碼方案可靈活應(yīng)用于不同的校驗矩陣H,碼長和碼率的系統(tǒng)中。
          • 關(guān)鍵字: FPGA  LDPC  編碼    

          iMouse多功能空中鼠標(biāo)

          • 本文設(shè)計并實施了一款基于最新MEMS(微電子機(jī)械系統(tǒng))技術(shù)的可以空中使用的鼠標(biāo)產(chǎn)品,以滿足當(dāng)前計算機(jī)快速家電化、娛樂化的需求。本設(shè)計集成了先進(jìn)的微電子機(jī)械系統(tǒng)技術(shù)(MEMS)、2.4G低功耗無線射頻通信技術(shù)(2.4G/RF)、USB接口技術(shù)以及實時多任務(wù)操作系統(tǒng)uC/OS技術(shù)。本產(chǎn)品可以讓鼠標(biāo)脫離桌面環(huán)境,方便易用,讓用戶獲得家電化的計算機(jī)操作體驗,是一款真正“可以飛的鼠標(biāo)”。同時,其所用的技術(shù)還可以滲透到其他傳統(tǒng)的遙控器中,以大幅提升用戶體驗。
          • 關(guān)鍵字: 時代民芯  MEMS  空中鼠標(biāo)  2.4G  RF  

          使用Xilinx FPGA適應(yīng)不斷變化的廣播視頻潮流

          • 使用Xilinx FPGA適應(yīng)不斷變化的廣播視頻潮流, 電視臺的演播室需要在不替換龐大的以同軸電纜構(gòu)建的基礎(chǔ)架構(gòu)的情況下,將模擬音頻和視頻轉(zhuǎn)換為數(shù)字音頻和視頻,這樣就逐漸形成了傳輸非壓縮標(biāo)清視頻的串行數(shù)字接口(SDI)協(xié)議。如今,出于重新利用同軸電纜的同樣目的
          • 關(guān)鍵字: 廣播  視頻  潮流  變化  不斷  Xilinx  FPGA  適應(yīng)  模擬  編解碼器  音頻  

          基于DSP與FPGA的全姿態(tài)指引儀圖形顯示系統(tǒng)設(shè)計

          • 基于DSP與FPGA的全姿態(tài)指引儀圖形顯示系統(tǒng)設(shè)計,摘要:針對機(jī)載電子全姿態(tài)指引儀顯示圖形信息的特征及其變化特點,在系統(tǒng)初始化時將圖形內(nèi)容分為背景層、填充層和動態(tài)字符層三層,運(yùn)算過程中只改變根據(jù)參數(shù)變化的填充層和字符層;將圖形運(yùn)算過程分為圖形輪廓生成和
          • 關(guān)鍵字: 圖形  顯示系統(tǒng)  設(shè)計  指引  姿態(tài)  DSP  FPGA  A/D轉(zhuǎn)換  

          基于FPGA的DDR內(nèi)存條的控制

          • 摘要:隨著數(shù)據(jù)存儲量的日益加大以及存儲速度的加快,大容量的高速存儲變得越來越重要。內(nèi)存條既能滿足大容量的存儲又能滿足讀寫速度快的要求,這樣使得對內(nèi)存條控制的應(yīng)用越來越廣泛。首先介紹了內(nèi)存條的工作原
          • 關(guān)鍵字: FPGA  DDR  內(nèi)存條    

          基于FPGA的多路視頻通道控制

          • 根據(jù)織布機(jī)告警系統(tǒng)的需求,提出一種開關(guān)設(shè)計思想,闡述開關(guān)設(shè)計過程中遇到的問題以及解決方法。首先在FPGA中設(shè)計一個開關(guān)控制信號,利用這個信號結(jié)合雙口RAM中的編碼數(shù)據(jù)識別兩個撥動開關(guān)狀態(tài),從而達(dá)到控制多路視頻通道的目的,使本告警系統(tǒng)更方便的應(yīng)用于實際工業(yè)中。介紹整個控制系統(tǒng)的工作原理,給出硬件結(jié)構(gòu)圖和軟件設(shè)計過程,然后利用QuartusⅡ中的SignalTapⅡLogic Analyzer工具對控制信號進(jìn)行實時采樣分析,最后在織布機(jī)告警系統(tǒng)中成功實現(xiàn)視頻通道控制功能。
          • 關(guān)鍵字: FPGA  多路  視頻  通道控制    

          高成本效益的AC感應(yīng)電機(jī)轉(zhuǎn)差控制優(yōu)化方案

          • 隨著AC感應(yīng)電機(jī)成為工業(yè)電機(jī)的首選,全方位降低設(shè)計功耗的需求不斷涌現(xiàn),因此提高這些電機(jī)的效率變得非常重...
          • 關(guān)鍵字: FPGA  AC感應(yīng)電機(jī)  

          FPGA的并行多通道激勵信號產(chǎn)生模塊

          • 本文以并行多通道信號產(chǎn)生模型為依據(jù),設(shè)計并實現(xiàn)了以FPGA為核心器件的并行多通道信號產(chǎn)生模塊,主要包括FPGA系統(tǒng)設(shè)計和多通道波形產(chǎn)生模塊設(shè)計。通過模塊測試后發(fā)現(xiàn),該模塊具備產(chǎn)生高質(zhì)量并行多通道激勵信號的能力。
          • 關(guān)鍵字: FPGA  并行  多通道  激勵    

          整合ARM、FPGA與可編程模擬電路設(shè)計的單芯片技術(shù)

          • 整合ARM、FPGA與可編程模擬電路設(shè)計的單芯片技術(shù),如果世上真的有典型或者通用的嵌入式系統(tǒng)應(yīng)用,主流半導(dǎo)體公司的產(chǎn)品目錄一定會薄很多?,F(xiàn)在設(shè)計人員不僅要從多種處理器架構(gòu)中進(jìn)行選擇(大多數(shù)嵌入式系統(tǒng)設(shè)計都以處理器內(nèi)核為中心),而且外設(shè)、通信端口和模擬功能組
          • 關(guān)鍵字: 電路設(shè)計  單芯片  技術(shù)  模擬  可編程  ARM  FPGA  整合  

          在FPGA設(shè)計中使用Precision RTL 綜合實例

          • 在FPGA設(shè)計中使用Precision RTL 綜合實例,數(shù)字濾波器通常分成有限脈沖響應(yīng)(finite impulse response,也就是FIR)和
            無限脈沖響應(yīng)(infinite impulse response,也就是IIR)兩大類。FIR 濾波器相對
            于IIR濾波器而言,優(yōu)點是相位線性和性能穩(wěn)定,應(yīng)用范圍廣
          • 關(guān)鍵字: 綜合  實例  RTL  Precision  設(shè)計  使用  FPGA  
          共7012條 340/468 |‹ « 338 339 340 341 342 343 344 345 346 347 » ›|

          rf-fpga介紹

          您好,目前還沒有人創(chuàng)建詞條rf-fpga!
          歡迎您創(chuàng)建該詞條,闡述對rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();