<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> rf-fpga

          將FPGA/CPLD技術用于防止移動設備盜竊

          Stratix FPGA電源方案設計與驗證

          • 針對Stratix系列FPGA系統(tǒng)電源需求情況,給出了一套基于Intersil高效三輸出同步補償穩(wěn)定器的“單片”電源解決方案。
          • 關鍵字: 驗證  方案設計  電源  FPGA  Stratix  

          采用靈活的汽車FPGA提高片上系統(tǒng)級集成和降低物料

          • 汽車制造商們堅持不懈地改進車內舒適性、安全性、便利性、工作效能和娛樂性,反過來,這些努力又推動了各種車內數字技術的應用。
          • 關鍵字: FPGA  汽車  片上系統(tǒng)  集成    

          如何用FPGA實現算法的硬件加速

          四種常用FPGA/CPLD設計思想與技巧

          基于FPGA的VGA顯示模式和像素頻率的識別

          • 視頻采集卡不僅能用于影像處理,還可以用一臺顯示器同時顯示、監(jiān)控多臺主機的內容,達到實時控制多臺主機的目的。隨著數字影像技術的不斷發(fā)展,使得視頻采集卡的需求不斷增加,在電子通信與信息處理領域得到廣泛應用。而傳統(tǒng)的視頻采集卡硬件實現復雜,難于向便攜、嵌入的方向發(fā)展。因此,設計一種硬件簡單、使用方便、便于嵌入到系統(tǒng)中的視頻信號采集電路具有重要的意義。
          • 關鍵字: FPGA  VGA  模式  像素    

          基于FPGA的UART IP核設計與實現

          • 本文設計了一種基于FPGA的UART核,該核符合串行通信協(xié)議,具有模塊化、兼容性和可配置性,適合于SoC應用。
          • 關鍵字: FPGA  UART  IP核    

          Cadence認證的RF關鍵技術用于TSMC 65納米工藝節(jié)點

          •   加州圣荷塞,2008年4月15日—全球電子設計創(chuàng)新領先企業(yè)Cadence設計系統(tǒng)公司(NASDAQ: CDNS)今天宣布授權Cadence® QRC Extraction和Virtuoso® Passive Component Designer使用于TSMC 65納米工藝設計工具包(PDK).   這次新認證的技術提供了經過測試的、可靠的電感、襯底提取和無源元件設計。QRC Extraction能夠進行寄生電感和底層提取,而新發(fā)布的Virtuoso Passive Com
          • 關鍵字: RF  Cadence設計系統(tǒng)公司  

          Altium 創(chuàng)新電子設計平臺即插即用新選項

          •   Alitum在美國硅谷 ESC 展會推出四款用于 Altium 創(chuàng)新電子設計平臺的新型 FPGA 子板和插件外圍板   2008 年 4 月 22 日,北京—Altium 不斷開發(fā)和擴展 Altium 創(chuàng)新電子設計平臺。這一創(chuàng)新電子設計平臺將榮獲大獎的一體化設計軟件 Altium Designer 與可重構硬件平臺 Desktop NanoBoard 完美結合,從而為電子設計工程師帶來了器件智能設計解決方案。   在美國加利福尼亞硅谷舉行的 ESC 展覽會上,Altium 展出了一系列
          • 關鍵字: Alitum   FPGA   Xilinx  

          低電壓PLD/FPGA的供電設計

          • 由于半導體制造工藝的原因,低電壓器件的成本比傳統(tǒng)5V器件更低,性能更優(yōu)。面對低電壓芯片的廣泛使用,我們必須重新改造我們的電源系統(tǒng)。
          • 關鍵字: FPGA  PLD  低電壓  供電    

          基于FPGA和AD768的高精度信號卡設計

          • 本文介紹了一種高精度信號卡的設計,它采用Xilinx公司的可編程邏輯器件XCF2S50E及AD768來實現。采用FPGA簡化了電路設計,提高了系統(tǒng)的設計靈活性;采用16位的D/A變換器AD768則提高了信號卡的精度。
          • 關鍵字: FPGA  768  AD  高精度    

          采用混合信號FPGA實現智能化熱管理(07-100)

          •   引言   傳統(tǒng)上,人們一直采用熱敏電阻、熱耦或分離式溫度測量芯片來測量系統(tǒng)溫度。而且,隨著系統(tǒng)速度越來越快,系統(tǒng)的相對尺寸越來越小,溫度測量也變得越來越重要。然而,若需要測量板卡上多個測試點的溫度,這些器件的成本會迅速增加。這反過來產生了對高效、緊湊及低價的溫度測量方法的迫切需求,其應用范圍遍及高速計算機、電信網絡交換設備以及工業(yè)溫度控制,諸如便攜式電子產品、生物醫(yī)學器件、電機控制以及汽車電子。   由于及時和準確地修正溫度在許多應用中都非常關鍵,當今的智能系統(tǒng)都采用了冷卻系統(tǒng),并根據系統(tǒng)內部情況
          • 關鍵字: Actel  熱管理  FPGA  

          如何用 DSP 和 FPGA 構建多普勒測量系統(tǒng)

          •   隨著FPGA性能和容量的改進,使用FPGA執(zhí)行DSP功能的做法變得越來越普遍。   許多情況下,可在同一應用中同時使用處理器和FPGA,采用協(xié)處理架構,讓FPGA執(zhí)行預處理或后處理操作,以加快處理速度。    傳統(tǒng)上,大量的應用設計使用專門的數字信號處理(DSP)芯片或專用標準產品(ASSP)并通過信號處理算法來處理數字信息,濾波、視頻處理、編碼與解碼、以及音頻處理等僅僅是眾多采用 DSP 的應用中的一部分而已。   現在,隨著FPGA性能和容量的改進,以及可以在大多數DSP應用
          • 關鍵字: DSP  FPGA  多普勒測量系統(tǒng)  

          基于FPGA的可重配置系統(tǒng)在新興汽車標準中的應用

          • 本文介紹的基于FPGA的可重配置系統(tǒng)可以在設計后期甚至量產階段通過重新編程以適應標準和協(xié)議的改變。
          • 關鍵字: FPGA  可重配置  系統(tǒng)  汽車標準    

          基于FPGA的IIR數字濾波器硬件模塊的設計

          • 根據設計要求,利用Matlab 信號處理工具箱中的濾波器,可以很方便地設計出符合應用要求的未經量化的IIR濾波器, 并進一步用VHDL 語言加以描述, 通過編譯、功能仿真、綜合和時序仿真之后就可以在 FPGA 上實現了。
          • 關鍵字: FPGA  IIR  數字濾波器  硬件模塊    
          共7012條 419/468 |‹ « 417 418 419 420 421 422 423 424 425 426 » ›|

          rf-fpga介紹

          您好,目前還沒有人創(chuàng)建詞條rf-fpga!
          歡迎您創(chuàng)建該詞條,闡述對rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();