<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> xilinx fpga

          新手福音:概述學(xué)習(xí)FPGA的一些常見誤區(qū)

          • 新手福音:概述學(xué)習(xí)FPGA的一些常見誤區(qū)-很多剛開始學(xué)習(xí)FPGA的朋友們經(jīng)常會(huì)遇上一些誤區(qū)而無從解決,F(xiàn)PGA為什么是可以編程的?通過HDL語言怎么看都看不出硬件結(jié)構(gòu)?...本文就這個(gè)方面進(jìn)行解析。
          • 關(guān)鍵字: 可編程邏輯器件  FPGA  HDL  FPGA教程  

          SoC FPGA:產(chǎn)品開發(fā)中的自適應(yīng)性能分析

          • SoC FPGA:產(chǎn)品開發(fā)中的自適應(yīng)性能分析-SoC新器件包括ARM應(yīng)用處理器和FPGA架構(gòu),為推出更高效的產(chǎn)品帶來了新機(jī)遇。片內(nèi)調(diào)試硬件、FPGA工具和軟件調(diào)試以及分析工具的創(chuàng)新已經(jīng)與硬件創(chuàng)新相匹配,因此,開發(fā)這些器件以及充分發(fā)揮其功率特性優(yōu)勢(shì)變得與在固定的ASIC器件上開發(fā)軟件一樣簡(jiǎn)單高效。
          • 關(guān)鍵字: 硬核處理器  DS-5  Linux  FPGA  ARM  Altera  

          高云半導(dǎo)體簽約北高智為中國區(qū)授權(quán)代理商

          •   廣東深圳,2017年10月20日訊,廣東高云半導(dǎo)體科技股份有限公司(以下簡(jiǎn)稱“高云半導(dǎo)體”)正式授權(quán)香港北高智科技有限公司(以下簡(jiǎn)稱“北高智”)為高云半導(dǎo)體中國區(qū)(含香港、澳門地區(qū))非獨(dú)家代理商。授權(quán)簽約儀式于今日在北高智總部深圳舉行。  “北高智是一家產(chǎn)品和市場(chǎng)覆蓋都非常廣泛的優(yōu)秀本土代理商,技術(shù)實(shí)力不俗,是一家技術(shù)方案型代理商。”高云半導(dǎo)體市場(chǎng)副總裁兼中國區(qū)銷售總監(jiān)黃俊先生表示,“北高智在消費(fèi)類、工控類、汽車電子、LED等市場(chǎng)都有不錯(cuò)的客戶群體、客戶關(guān)系,很適合成為我們強(qiáng)有力的區(qū)域渠道合作伙伴,為
          • 關(guān)鍵字: 高云半導(dǎo)體  FPGA  

          FPGA電源設(shè)計(jì)有哪幾個(gè)步驟

          • FPGA電源設(shè)計(jì)有哪幾個(gè)步驟-現(xiàn)場(chǎng)可編程門陣列(FPGA)被發(fā)現(xiàn)在眾多的原型和低到中等批量產(chǎn)品的心臟。 FPGA的主要優(yōu)點(diǎn)是在開發(fā)過程中的靈活性,簡(jiǎn)單的升級(jí)路徑,更快地將產(chǎn)品推向市場(chǎng),并且成本相對(duì)較低。一個(gè)主要缺點(diǎn)是復(fù)雜,用FPGA往往結(jié)合了先進(jìn)的系統(tǒng)級(jí)芯片(SoC)。
          • 關(guān)鍵字: FPGA  電源設(shè)計(jì)  SoC  

          FPGA的系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)方案

          • FPGA的系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)方案-人群的監(jiān)控與監(jiān)測(cè)已經(jīng)成為當(dāng)前的一個(gè)重要領(lǐng)域。政府和安全部門都已經(jīng)開始尋求在公共場(chǎng)所智能監(jiān)測(cè)人群的更先進(jìn)的方式,從而避免在來不及采取行動(dòng)之前檢測(cè)到任何異?;顒?dòng)。
          • 關(guān)鍵字: FPGA  智能攝像頭  傳感器  賽靈思  

          FPGA的LCD液晶顯示器設(shè)計(jì)

          • FPGA的LCD液晶顯示器設(shè)計(jì)-由于LCD 液晶顯示器體積小、重量輕、功耗低,應(yīng)用非常廣泛,如作為飛機(jī)、坦克和船上的顯示面板,可縮小原CRT顯示器的所占空間,減輕設(shè)備重量,增強(qiáng)機(jī)動(dòng)性。
          • 關(guān)鍵字: FPGA  LCD  液晶顯示器  

          詳解FPGA電源設(shè)計(jì)的基本方法和步驟

          • 詳解FPGA電源設(shè)計(jì)的基本方法和步驟-現(xiàn)場(chǎng)可編程門陣列(FPGA)被發(fā)現(xiàn)在眾多的原型和低到中等批量產(chǎn)品的心臟。 FPGA的主要優(yōu)點(diǎn)是在開發(fā)過程中的靈活性,簡(jiǎn)單的升級(jí)路徑,更快地將產(chǎn)品推向市場(chǎng),并且成本相對(duì)較低。一個(gè)主要缺點(diǎn)是復(fù)雜,用FPGA往往結(jié)合了先進(jìn)的系統(tǒng)級(jí)芯片(SoC)。
          • 關(guān)鍵字: FPGA  電源設(shè)計(jì)  電源模塊  德州儀器  

          無線鏈路方案提升醫(yī)療應(yīng)用的效率

          • 無線鏈路方案提升醫(yī)療應(yīng)用的效率-要想充分發(fā)揮集成的無線系統(tǒng)優(yōu)勢(shì),要求在更長(zhǎng)距離內(nèi)有足夠的可靠性,以便讀取的任何數(shù)據(jù)都能直接發(fā)送到護(hù)理站的中心控制系統(tǒng)中,這涉及到信號(hào)穿過幾個(gè)中間病房墻體并且仍能在100-150米遠(yuǎn)(300至500英尺)的地方檢測(cè)到。更低的射頻頻率,比如低于1GHz,可以提供更好的建筑材料穿透性能。
          • 關(guān)鍵字: 無線鏈路  FPGA  藍(lán)牙  

          電源管理IC三大趨勢(shì)的深度解析

          • 電源管理IC三大趨勢(shì)的深度解析-在所有的電子設(shè)備和產(chǎn)品中,都不乏電源管理IC的“身影”。隨著數(shù)字高速IC技術(shù)和芯片制造工藝技術(shù)的共同高速發(fā)展,高性能電源IC“助陣”的作用顯得愈加重要。
          • 關(guān)鍵字: 電源管理  FPGA  電源設(shè)計(jì)  

          提高遙測(cè)信號(hào)處理器測(cè)試性的一種方法

          • 提高遙測(cè)信號(hào)處理器測(cè)試性的一種方法-隨著集成電路設(shè)計(jì)方法與工藝技術(shù)的不斷進(jìn)步,集成電路的可測(cè)性已經(jīng)成為提高產(chǎn)品可靠性和成品率的重要因素。文中針對(duì)遙測(cè)產(chǎn)品中信號(hào)處理器的設(shè)計(jì)原理,通過增加BIT以提高信號(hào)處理器的測(cè)試覆蓋率。
          • 關(guān)鍵字: FPGA  BIT  

          在使用負(fù)載開關(guān)時(shí),時(shí)序決定一切!

          • 在使用負(fù)載開關(guān)時(shí),時(shí)序決定一切!-對(duì)于一個(gè)終端用戶來說,打開一個(gè)電子設(shè)備很簡(jiǎn)單;只需按下按鈕就可以了。然而,需要花費(fèi)大量的精力來創(chuàng)建一個(gè)平滑順暢的加電體驗(yàn)。系統(tǒng)接通的過快將會(huì)導(dǎo)致由不可控的涌入電流大尖峰所引起的電源故障。
          • 關(guān)鍵字: 負(fù)載開關(guān)  FPGA  QOD  

          工程師教你如何選擇正確的電源模塊

          • 工程師教你如何選擇正確的電源模塊-設(shè)計(jì)從在FPGA上實(shí)現(xiàn)的概念證明開始,現(xiàn)在到了必須創(chuàng)造電源的時(shí)候。一個(gè)隔離式電源模塊提供12V電源,為先進(jìn)的ASIC、微控制器、FPGA和各種其他元件供電。一如既往,這些元件實(shí)際上充滿了電路板的空間,提供充分的電力、穩(wěn)定性、熱性能、低噪聲及可靠性需要挑戰(zhàn)物理定律。
          • 關(guān)鍵字: 微控制器  FPGA  電源設(shè)計(jì)  

          五大優(yōu)勢(shì)凸顯 可編程邏輯或?qū)⒊尸F(xiàn)快速增長(zhǎng)

          • 五大優(yōu)勢(shì)凸顯 可編程邏輯或?qū)⒊尸F(xiàn)快速增長(zhǎng)-可編程邏輯器件的兩種類型是現(xiàn)場(chǎng)可編程門陣列(FPGA)和復(fù)雜可編程邏輯器件(CPLD)。在這兩類可編程邏輯器件中,F(xiàn)PGA是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。
          • 關(guān)鍵字: ASIC  FPGA  CPLD  半導(dǎo)體芯片  

          工程師經(jīng)驗(yàn)談:合適的FPGA電源的選擇

          • 工程師經(jīng)驗(yàn)談:合適的FPGA電源的選擇- 現(xiàn)場(chǎng)可編程門陣列(FPGA)是可以包括數(shù)千個(gè)典型的、可編程邏輯單元,一個(gè)由線和可編程開關(guān)的矩陣與單獨(dú)的邏輯單元互連,典型的設(shè)計(jì)包括指定每個(gè)單元的簡(jiǎn)單邏輯功能和選擇性地關(guān)閉互連矩陣中的開關(guān)。
          • 關(guān)鍵字: FPGA  電源設(shè)計(jì)  

          經(jīng)典方案:光伏并網(wǎng)發(fā)電裝置的系統(tǒng)實(shí)現(xiàn)

          • 經(jīng)典方案:光伏并網(wǎng)發(fā)電裝置的系統(tǒng)實(shí)現(xiàn)-系統(tǒng)以FPGA為控制核心,由MOSFET管全橋逆變電路以及其IR2110對(duì)其驅(qū)動(dòng)、SPWM(正弦脈寬調(diào)制)波的生成、電壓電流的檢測(cè)、相位頻率跟蹤等模塊組成。
          • 關(guān)鍵字: 逆變電路  FPGA  光伏并網(wǎng)發(fā)電  
          共6764條 48/451 |‹ « 46 47 48 49 50 51 52 53 54 55 » ›|

          xilinx fpga介紹

            Xilinx FPGA   Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計(jì)要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開發(fā)產(chǎn)品的時(shí)間 [ 查看詳細(xì) ]

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();