<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 電源與新能源 > 設計應用 > CMOS工藝多功能數(shù)字芯片的輸出緩沖電路設計

          CMOS工藝多功能數(shù)字芯片的輸出緩沖電路設計

          作者: 時間:2012-06-08 來源:網(wǎng)絡 收藏

          1.2 缺點
          上述設計規(guī)則僅僅是從速度優(yōu)化方面考慮。在驅(qū)動很大的負載電容時,為了減小延遲時間,器中反相器的級數(shù)就越多,這將使總面積很大,而且也將增大器的功耗。在實際設計中應在滿足設計速度的前提下,盡量減少反相器鏈的級數(shù),適當增大比例因子S,這樣可以使總面積和總功耗減少。
          很多情況下往往對最終級的上升、下降時間有一定的要求。在這種情況下應根據(jù)給定的上升、下降時間要求和實際負載電容,設計出最終級反相器的尺寸,再綜合考慮速度,面積和功耗等因素設計器的前幾級電路。

          2 不同的緩沖器設計方案的比較
          在一款的設計時考慮到的驅(qū)動能力和所采用的0.6μm的,最終級反向器的尺寸為:PMOS管為W=540 μm,L=0.6 μm,NMOS管為W=216μm,L=0.6μm。第一級為內(nèi)部電路尺寸,PMOS管為W=20μm,L=0.6μm,NMOS管為W=8μm,L=0.6μm。由以上分析可以知道,當輸出反向器鏈采用不同的級數(shù)時,芯片的上升時間、下降時間和延遲時間是不同的,而且采用不同的級數(shù)時芯片所占用的面積也是不同的,下邊我們通過三種不同的反相器鏈設計方式來對比,從中選出最合適的輸出緩沖器鏈的設計方式。則輸出緩沖器器鏈的設計為:
          1)把輸出緩沖器設計為第一種三級反相器鏈,如圖2所示。

          本文引用地址:http://www.ex-cimer.com/article/176990.htm

          i.JPG


          M5 pmos 1=0.6μm w=180μm M6 nmos 1=0.6μm w=72 μm
          M3 pmos 1=0.6 μm w=60 μm M4 nmos 1=0.6μm w=24μm
          M1 pmos 1=0.6μm w=20μm M2 nmos 1=0.6μm w=8 μm
          通過HSPICE仿真軟件,在0.6μm CSMC 2P2M 庫下的仿真結(jié)果(負載為100 pF電容,1 kΩ電阻)如圖3(a)(b)(c)(d)所示。主要考慮仿真結(jié)果中的輸出反向器鏈的上升時間tr、下降時間tf、上升延遲和下降延遲td。

          電能表相關文章:電能表原理


          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();