<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的全新數字化PCM中頻解調器設計

          基于FPGA的全新數字化PCM中頻解調器設計

          作者: 時間:2012-05-30 來源:網絡 收藏

          2.2 數宇變頻及濾波器設計
          變頻模塊的設計是整個設計的關鍵部分之一。如圖2所示,該模塊由NCO、CIC濾波器、半帶濾波器和FIB濾波器組成。NCO通過與A/D之后的中頻信號進行混頻,從而得到基帶頻率的I、O兩路正交信號,這兩路信號分別通過CIC濾波器、半帶濾波器以及FIR濾波器的抽取和濾波,最終得到要求速率的數字信號,從而實現數字信號由中頻頻率到基帶頻率的轉變。

          本文引用地址:http://www.ex-cimer.com/article/190341.htm

          j.jpg


          2.3 鑒頻單元設計
          從理論上來說,可以直接利用頻率是相位對時間的微分關系來實現鑒頻。假設瞬時頻率為f(t),瞬時相位為φ(t),同相分量為I(t),正交分量為Q(t),則根據:
          c.jpg
          這就是利用I(n)、Q(n)計算瞬時頻率f(n)的近似公式。
          數字鑒頻單元實現結構如圖3所示。

          d.jpg


          2.4 跟蹤環(huán)路設計
          本系統(tǒng)設計中采用的是均勻采樣二階DPLL。
          典型均勻采樣二階DPLL相位模型可以用圖4來表示,它由相位檢測器PD、數字環(huán)路濾波器(Digital Loop Filter)和數字控制本振(Numeri cally Control Oscillator)組成。在這個DPLL中,相位檢測器PD根據輸入相位或計算相位誤差。相位誤差通過數字環(huán)路濾波DLF并用于控制數字控制本振RCO的瞬時輸出相位。在圖4中,系數C1和C2是數字環(huán)路濾波器(DLF)的參數,是影響環(huán)路帶寬和環(huán)路響應時間的重要參數,而C是確定DPLL中心頻率的常數。這種DPLL的最大優(yōu)點就是具有線性相位,從而保證了捕獲時間小和鎖相范圍大的性能。



          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();