鋰離子電池管理芯片的研究及其低功耗設(shè)計(jì) — 數(shù)模混合電路的低功
4版圖級(jí)
1)布局布線在低功耗版圖設(shè)計(jì)中,合理的布局布線是關(guān)鍵。傳統(tǒng)的布局和布線是以面積和延時(shí)為考慮重點(diǎn),因此常常追求布線最短、電容最小;而面向低功耗的布局布線方法,不僅考慮傳統(tǒng)的設(shè)計(jì)目標(biāo),還要和設(shè)計(jì)中的信號(hào)活動(dòng)性結(jié)合,以信號(hào)活動(dòng)性和電容乘積最小為優(yōu)化目標(biāo),實(shí)現(xiàn)低功耗[50]。
2)時(shí)鐘樹(shù)設(shè)計(jì)版圖設(shè)計(jì)中,時(shí)序電路是降低功耗的一個(gè)重點(diǎn)。在同步系統(tǒng)中,時(shí)鐘通常消耗總能量中很大的一部分;不同的設(shè)計(jì)目標(biāo)中,時(shí)鐘產(chǎn)生和時(shí)鐘分布的功耗所占系統(tǒng)功耗的比例可以達(dá)到30%甚至40%.在這個(gè)階段,時(shí)鐘網(wǎng)絡(luò)分布即時(shí)鐘樹(shù)結(jié)構(gòu)的優(yōu)化,以及驅(qū)動(dòng)方式的選擇,利用緩沖器插入優(yōu)化和變線寬優(yōu)化,可以在節(jié)點(diǎn)延時(shí)和功耗之間取得折衷。另外,鑒于時(shí)鐘偏差對(duì)電路性能的重要影響,在保證電路時(shí)序的前提下,可以采用特定的非零偏差時(shí)鐘樹(shù),來(lái)獲得有益的功耗降低以及時(shí)鐘頻率和電路穩(wěn)定性的改善。
評(píng)論