摘要:為了實現(xiàn)PC機(jī)與CPLD的通信,進(jìn)行了相應(yīng)的研究。分析了RS-232C通信協(xié)議,自定義了數(shù)據(jù)包傳輸格式。根據(jù)UART模塊工作狀態(tài)多的特點,應(yīng)用了有限狀態(tài)機(jī)理論進(jìn)行編程實現(xiàn)。為降低誤碼率,應(yīng)用16倍頻技術(shù),實現(xiàn)了波特
關(guān)鍵字:
CPLD 232 RS 串口
一、問題的提出嵌入式系統(tǒng)而靈活性的要求。一方面,應(yīng)用環(huán)境會對嵌入式系統(tǒng)不斷提出新的要求,需要更改最初的設(shè)計;另一方面指生產(chǎn)多個品種時希望盡量能在單一的硬件平臺上實現(xiàn)。為了最大限度地滿足靈活性的需要,嵌
關(guān)鍵字:
系統(tǒng) 編程 CPLD 實現(xiàn) 單片機(jī) 利用
摘要:介紹一種利用可編程邏輯器件CPLD與單片機(jī)AT89C51串行雙向通信而構(gòu)成的雙控制器。 ...
關(guān)鍵字:
CPLD AT89C51 串行通信
引言pxi是pciextensiONforinSTrumentation的縮寫,是為了將pci總線擴(kuò)展到測試儀器領(lǐng)域而推出的以pci...
關(guān)鍵字:
PXI模塊 總線接口 CPLD
針對超聲波應(yīng)用系統(tǒng)易受噪聲干擾以及超聲波信號的空間衰減現(xiàn)象影響,從而要求超聲波傳感器工作在其最佳特性...
關(guān)鍵字:
CPLD 超聲波 傳感器 驅(qū)動控制
摘要:為了測量爆炸場等惡劣環(huán)境下溫度的動態(tài)變化,分析炸藥或相關(guān)彈藥的爆炸參數(shù),設(shè)計了基于CPLD的低功耗溫度存儲式測試系統(tǒng);運用鎢錸熱電偶溫度傳感器匹配先進(jìn)的電源管理模塊,并結(jié)合動態(tài)存儲測試技術(shù),能夠應(yīng)用
關(guān)鍵字:
CPLD 低功耗 溫度測試系統(tǒng)
摘要:為了測試電磁閩在各種工作狀態(tài)下(即在不同的輸入脈沖供電的情況下)的性能,研制了一種模擬電磁閥工作狀態(tài)的PWM脈沖電源。該電源依靠CPLD構(gòu)成數(shù)字PWM發(fā)生器,由單片機(jī)控制,具有短路保護(hù)和浪涌保護(hù)功能。系統(tǒng)軟
關(guān)鍵字:
設(shè)計 單片機(jī) CPLD 平臺 檢測 DDS 技術(shù) 電磁閥 基于
1引言隨著電子技術(shù)的發(fā)展,當(dāng)前數(shù)字系統(tǒng)的設(shè)計正朝著速度快、容量大、體積小、重量輕的方向發(fā)展。推動該潮流迅猛發(fā)展的引擎就是日趨進(jìn)步和完善的高密度現(xiàn)場可編程邏輯器件設(shè)計技術(shù)。高密度現(xiàn)場可編程邏輯器件(CPLD/
關(guān)鍵字:
CPLD FPGA 單片機(jī) 被動
電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
關(guān)鍵字:
DSP 空間瞬態(tài) CPLD 光輻射信號
在電子工程設(shè)計與測試中,常常需要一些復(fù)雜的、具有特殊要求的信號,要求其波形可任意產(chǎn)生,頻率方便可調(diào)。結(jié)合 ...
關(guān)鍵字:
單片機(jī) CPLD 任意 波形發(fā)生器
摘要 提出了一種PCI總線從設(shè)備的CPLD實現(xiàn)方法。該方法遵從PCI規(guī)范2.2版,實現(xiàn)了資源自動配置并且支持?jǐn)?shù)據(jù)突發(fā)傳輸。試驗證明該方法的有效性,其突發(fā)傳輸速率可達(dá)20 MBmiddot;s-1。 關(guān)鍵詞 PCI總線;從設(shè)備接口;C
關(guān)鍵字:
CPLD PCI 總線 設(shè)備
下一代電子設(shè)計軟件與服務(wù)開發(fā)商Altium公司近日宣布為Altera的Stratix IV FPGA和MAX V CPLD器件產(chǎn)品系列的板級元件提供全新的器件和升級,通過Altium的生態(tài)系統(tǒng)AltiumLive即可在線獲得。與此同時,在Altium的一體化電子設(shè)計系統(tǒng)Altium Designer 10最近一次升級中,也同期發(fā)布了對于Altera Stratix IV FPGA和MAX V CPLD的器件支持。
關(guān)鍵字:
Altium FPGA CPLD
引言:受其內(nèi)部資源的限制,在很多應(yīng)用中,單片機(jī)需要在片外擴(kuò)展相關(guān)資源,如程序存儲器,數(shù)據(jù)存儲器,IO口,以及中斷源等等。一般情況下51單片機(jī)地址線為16根(P0及P2),因此其地址空間為,也即64K??紤]到某些不需
關(guān)鍵字:
CPLD 51單片機(jī) 尋址
直接數(shù)字頻率合成(DDS)技術(shù)是美國學(xué)者J.Tierncy,C.M.Rader和B.Gold在1971年首次提出的。這是一種全數(shù)字技術(shù),該技術(shù)從相位概念出發(fā)直接合成所需要的波形。同傳統(tǒng)的頻率合成技術(shù)相比,DDS技術(shù)具有很多優(yōu)點:頻率切
關(guān)鍵字:
頻率 合成 DDS 數(shù)字 直接 單片機(jī) CPLD 實現(xiàn) 利用
cpld/ppga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/ppga!
歡迎您創(chuàng)建該詞條,闡述對cpld/ppga的理解,并與今后在此搜索cpld/ppga的朋友們分享。
創(chuàng)建詞條