<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fifo

          MAX3108帶有FIFO的SPI UART

          • 小尺寸的MAX3108通用異步收發(fā)器與128字的接收和發(fā)送FIFO每個(gè)(UART)是控制通過串行I 2 C或SPI?控制器接口 ...
          • 關(guān)鍵字: MAX3108  FIFO  SPI  UART  

          一種基于DSP-dMAX 的嵌入式FIFO 數(shù)據(jù)傳輸系統(tǒng)

          • 一種基于DSP-dMAX 的嵌入式FIFO 數(shù)據(jù)傳輸系統(tǒng),引言嵌入式設(shè)備的優(yōu)點(diǎn)有很多:可在線配置硬件、實(shí)現(xiàn)靈活、性價(jià)比高h(yuǎn)ellip;hellip;其應(yīng)用越來越廣泛。鑒于在基于FPGA的硬件系統(tǒng)中應(yīng)用較多,目前在許多產(chǎn)品中實(shí)現(xiàn)了有嵌入式網(wǎng)口、嵌入式PCI/PCI-E、嵌入式USB等各種
          • 關(guān)鍵字: 數(shù)據(jù)  傳輸系統(tǒng)  FIFO  嵌入式  DSP-dMAX  基于  

          基于FIFO的VXI總線并行A/D連續(xù)采集研究

          • 摘要:在許多測(cè)試領(lǐng)域中需要連續(xù)長(zhǎng)時(shí)間的信號(hào)采集,實(shí)現(xiàn)實(shí)時(shí)監(jiān)控信號(hào)及事后信號(hào)回放和分析。VXI總線儀器系統(tǒng)是 ...
          • 關(guān)鍵字: VXI  FIFO  連續(xù)采集    

          USB接口的高速數(shù)據(jù)采集卡的設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:討論了基于USB接口的高速數(shù)據(jù)采集卡的實(shí)現(xiàn)。該系統(tǒng)采用TI公司的TUSB3210芯片作為USB通信及主控芯片,完 ...
          • 關(guān)鍵字: USB  AD  FIFO  固件  

          51單片機(jī)系統(tǒng)與標(biāo)準(zhǔn)PC鍵盤的接口模塊設(shè)計(jì)

          什么是fifo fifo什么意思 GPIF和FIFO的區(qū)別

          • 1.什么是FIFO?FIFO是英文First In First Out 的縮寫,是一種先進(jìn)先出的數(shù)據(jù)緩存器,他與普通存儲(chǔ)器的區(qū)別是沒有外 ...
          • 關(guān)鍵字: fifo  GPIF  

          LabVIEW FPGA模塊實(shí)現(xiàn)FIFO深度設(shè)定

          • 為了解決基于LabVIEWFPGA模塊的DMAFIFO深度設(shè)定不當(dāng)帶來的數(shù)據(jù)不連續(xù)問題,結(jié)合LabVIEWFPGA的編程特點(diǎn)和DMA FIFO的工作原理,提出了一種設(shè)定FIFO深度的方法。對(duì)FIFO不同深度的實(shí)驗(yàn)表明,采用該方法設(shè)定的FIFO深度能夠
          • 關(guān)鍵字: LabVIEW  FPGA  FIFO  模塊    

          一種基于音頻解嵌的異步FIFO設(shè)計(jì)及FPGA實(shí)現(xiàn)

          • 在視音頻嵌入解嵌系統(tǒng)中,嵌入音頻、音頻解嵌與音頻轉(zhuǎn)換成音頻幀標(biāo)準(zhǔn)格式輸出都是工作在不同的時(shí)鐘頻率下的...
          • 關(guān)鍵字: FIFO  

          基于VHDL的異步FIFO設(shè)計(jì)

          • 摘要:FIFO經(jīng)常應(yīng)用于從一個(gè)時(shí)鐘域傳輸數(shù)據(jù)到另一個(gè)異步時(shí)鐘域。為解決異步FIFO設(shè)計(jì)過程中空滿標(biāo)志判斷難以及FPGA亞穩(wěn)態(tài)的問題,提出一種新穎的設(shè)計(jì)方案,即利用格雷碼計(jì)數(shù)器(每次時(shí)鐘到來僅有1位發(fā)生改變)表示讀/寫
          • 關(guān)鍵字: 設(shè)計(jì)  FIFO  異步  VHDL  基于  

          高密度可編程FIFO存儲(chǔ)器在視頻圖像中的應(yīng)用

          • 高密度可編程FIFO存儲(chǔ)器在視頻圖像中的應(yīng)用, 在這篇文章中,我們將首先介紹幾個(gè)視頻應(yīng)用,了解其數(shù)據(jù)路徑及需要處理的數(shù)據(jù)性質(zhì)。下一步,我們將盡力估計(jì)在視頻處理通道中操作數(shù)據(jù)的復(fù)雜性。然后會(huì)介紹可編程高密度FIFO和其能力,以及它如何能更有效率的替代當(dāng)前
          • 關(guān)鍵字: 圖像  應(yīng)用  視頻  存儲(chǔ)器  可編程  FIFO  密度  

          一種異步FIFO的設(shè)計(jì)方法

          • 摘要:使用FIFO同步源自不同時(shí)鐘域的數(shù)據(jù)是在數(shù)字IC設(shè)計(jì)中經(jīng)常使用的方法,設(shè)計(jì)功能正確的FUFO會(huì)遇到很多問題,探討了兩種不同的異步FIFO的設(shè)計(jì)思路。兩種思路都能夠?qū)崿F(xiàn)功能正確的PIFO。本文所研究的FIFO,從硬件的
          • 關(guān)鍵字: 方法  設(shè)計(jì)  FIFO  異步  

          一種8路串口轉(zhuǎn)換PCI總線的設(shè)計(jì)方案

          • 摘要:提供了一種8路串口轉(zhuǎn)換PCI總線的設(shè)計(jì)方案。運(yùn)用專用芯片XR17D158和UART串口電平轉(zhuǎn)換芯片MAX3238實(shí)現(xiàn)多...
          • 關(guān)鍵字: 多路串口  PCI總線  UART  FIFO  

          LIFO或FIFO:測(cè)量數(shù)據(jù)中心以太網(wǎng)時(shí)延方法探討

          • 時(shí)延是數(shù)據(jù)中心以太網(wǎng)的一個(gè)關(guān)鍵性能指標(biāo)。這是因?yàn)樵诟哳l率金融交易(HFT)、高性能計(jì)算(HPC)和類似的性能敏...
          • 關(guān)鍵字: LIFO  FIFO  以太網(wǎng)  

          嵌入式 FIFO 數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì)

          • 嵌入式 FIFO 數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì),嵌入式設(shè)備在DSP中實(shí)現(xiàn)嵌入式設(shè)備還比較少,一般DSP都直接集成這些設(shè)備模塊,用戶選擇不同型號(hào)的DSP芯片以滿足產(chǎn)品應(yīng)用要求。但對(duì)于一些較為特殊的嵌入式設(shè)備,DSP也可以實(shí)現(xiàn)該功能。本文以dMAX和EMIF接口的數(shù)據(jù)傳輸
          • 關(guān)鍵字: 設(shè)計(jì)  傳輸系統(tǒng)  數(shù)據(jù)  FIFO  嵌入式  

          基于DSP-dMAX的嵌入式FIFO 數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì)

          • 嵌入式設(shè)備由于具有硬件可在線配置,實(shí)現(xiàn)靈活等特點(diǎn),使得其應(yīng)用越來越廣泛。尤其在基于FPGA的硬件系統(tǒng)中應(yīng)用較...
          • 關(guān)鍵字: DSP-dMAX  FIFO  數(shù)據(jù)傳輸  
          共124條 5/9 |‹ « 1 2 3 4 5 6 7 8 9 »

          fifo介紹

          采用FIFO方式時(shí),信息被以所收到的次序進(jìn)行傳輸。 表示信息存儲(chǔ)的一種數(shù)據(jù)結(jié)構(gòu),含義是先進(jìn)入的對(duì)象先取出。隊(duì)列(Queue )就是基于這種性質(zhì)實(shí)現(xiàn)的。 FIFO( First In First Out)簡(jiǎn)單說就是指先進(jìn)先出。由于微電子技術(shù)的飛速發(fā)展,新一代FIFO芯片容量越來越大,體積越來越小,價(jià)格越來越便宜。作為一種新型大規(guī)模集成電路,F(xiàn)IFO芯片以其靈活、方便、高效的特性,逐漸在高速數(shù)據(jù)采 [ 查看詳細(xì) ]
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();