<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> flash fpga

          基于ARM和FPGA的嵌入式超聲探傷系統(tǒng)

          • 基于ARM和FPGA的嵌入式超聲探傷系統(tǒng),進行數(shù)字信號處理,利用TCP/IP協(xié)議實現(xiàn)C/S模式下的數(shù)據(jù)傳輸,實現(xiàn)了超聲探傷的跨平臺遠程監(jiān)控。嵌入式探傷儀通過多線程技術(shù)進行多任務(wù)處理,集超聲探傷、數(shù)據(jù)存儲、網(wǎng)絡(luò)通信于一體。
          • 關(guān)鍵字: 探傷  系統(tǒng)  超聲  嵌入式  ARM  FPGA  基于  

          從誘發(fā)地震原因反思節(jié)能還是最好的方式

          •   5月12日,四川汶川大地震震驚了世界。有專家認為,誘發(fā)這次地震的原因可能與在該地震帶進行梯級水電開發(fā)有關(guān)。   十幾年來,尋找更多的能源成為各國的大事。目前的狀況是:化石燃料價格飛漲;太陽能、風(fēng)能等可再生能源成熟還要等上數(shù)十年;生物燃料消耗的能源比化石燃料還要高,尤其糧食漲價更讓生物燃料前景黯淡;核能還不夠安全穩(wěn)定;燃料電池在試制,水能(水電站)帶來了氣候改變、地震……   能源和環(huán)保,真是令全世界大傷腦筋!環(huán)境問題、經(jīng)濟問題、政治問題,自然災(zāi)害、戰(zhàn)爭…&
          • 關(guān)鍵字: 汶川  地震  能源  環(huán)保  Actel  FPGA  低功耗  

          基于CPLD的USB下載電纜設(shè)計

          •   引 言   隨著片上系統(tǒng)(SoC,System on Chip)時代的到來,包括復(fù)雜可編程邏輯器件(CPLD,Complex ProgrammableLogic Devi(e)和現(xiàn)場可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)的可編程邏輯器件(具有在系統(tǒng)可再編程的獨特優(yōu)點),應(yīng)用越來越廣泛。這給用于可編程邏輯器件編程的下載電纜提出了更高的要求。   本文研究基于IEEEll49.1標(biāo)準(zhǔn)的USB下載接口電路的設(shè)計及實現(xiàn)。針對Altera公司的FPGA器件Cy-
          • 關(guān)鍵字: CPLD  USB  FPGA  下載電纜  SoC  

          NAND Flash毛利率不復(fù)當(dāng)年 新帝全球裁員

          •   受到NAND Flash價格直落影響,原本在快閃記憶卡產(chǎn)業(yè)執(zhí)牛耳地位的新帝(SanDisk),日前無預(yù)警全球大裁員,這次裁員幅度約10分之1。目前以美國總部作為初步的縮減人力計劃區(qū)域,但其它地區(qū)包括亞洲在內(nèi),不排除有進一步縮減人力的計劃。   事實上,新帝在2年前合并以色列儲存廠商msystems和近幾年面臨幾波NAND Flash大崩盤之后,新帝的營運組織就一直在改組,但這次是首度大規(guī)模裁員,也使得內(nèi)部員工人心惶惶。   新帝的營運業(yè)務(wù)涵蓋上游NAND Flash生產(chǎn)制造、NAND Flash控
          • 關(guān)鍵字: NAND Flash  記憶卡  新帝  SanDisk  

          千兆高速采集系統(tǒng)的硬件電路設(shè)計

          •   1 ADC08D1000的結(jié)構(gòu)   ADC08D1000是NS(National Semiconductor,國家半導(dǎo)體)公司于2005年推出的雙通道低功耗的高速8位A/D轉(zhuǎn)換器,其最高單通道采樣頻率達l.3 GHz,全功率帶寬(FPBW)為1.7 GHz,在500 MHz標(biāo)準(zhǔn)信號輸入的情況下可以獲得7.4位的有效采樣位數(shù)。整個A/D轉(zhuǎn)換器用單電源1.9V供電,內(nèi)帶高質(zhì)量參考源和高性能采樣保持電路,每個通道均為差分輸入,采樣范圍可選為650 mV或870 mV(峰一峰值)。在高速數(shù)/模轉(zhuǎn)換系統(tǒng)中,有
          • 關(guān)鍵字: 硬件電路  NS  A/D轉(zhuǎn)換器  FPGA  LVDS  

          外形似集成電路的完整 DC/DC 解決方案為基于 FPGA 的系統(tǒng)帶來切實益處

          • FPGA工藝尺寸的進步和更加靈活的設(shè)計配置、以及基于FPGA的系統(tǒng)取得的進步已經(jīng)使FPGA制造商充滿信心地進入了以前由微處理器和ASIC供應(yīng)商壟斷的市場。最近,Xilinx的VirtexTM和Altera的Stratix產(chǎn)品系列分別推出了新器件,進一步縮小了性能差距,再次提高了性能標(biāo)準(zhǔn)。盡管這些器件的通用和可配置性吸引了系統(tǒng)設(shè)計師,但是控制這些器件內(nèi)部工作方式的設(shè)計規(guī)則及其外部接口協(xié)議的復(fù)雜性導(dǎo)致需要廣泛的培訓(xùn)、基準(zhǔn)設(shè)計評估、設(shè)計仿真和驗證。因此,F(xiàn)PGA供應(yīng)商提供了詳盡的硬件和固件支持,旨在幫助系統(tǒng)設(shè)計
          • 關(guān)鍵字: DC/DC ,解決方案,F(xiàn)PGA  

          安富利電子元件部推出Virtex-5 FXT FPGA評估工具套件

          •   安富利公司 (NYSE: AVT) 旗下安富利電子元件部宣布推出Xilinx® Virtex®-5 FXT FPGA 評估工具套件。該套件以Xilinx最新的Virtex-5 FXT 現(xiàn)場門陣列(FPGA)為基礎(chǔ),還包括了一塊評估板、ISE® Design Suite 10.1 WebPACK™ 設(shè)計工具、評估版Embedded Development Kit (EDK)軟件、電源并能獲得參考設(shè)計和設(shè)計指南等資料。此套件成本低廉,是意圖研究Virtex-5 FXT平
          • 關(guān)鍵字: 安富利公司  安富利電子元件部  Xilinx  FPGA  評估工具套件  

          基于FPGA的高速流水線FFT算法實現(xiàn)

          •   0 引言   有限長序列的DFT(離散傅里葉變換)特點是能夠?qū)㈩l域的數(shù)據(jù)離散化成有限長的序列。但由于DYT本身運算量相當(dāng)大,限制了它的實際應(yīng)用。FFT(快速傅里葉變換)算法是作為DFT的快速算法提出,它將長序列的DFT分解為短序列的DFT,大大減少了運算量,使得DFT算法在頻譜分析、濾波器設(shè)計等領(lǐng)域得到了廣泛的應(yīng)用。   FPGA(現(xiàn)場可編程門陣列)是一種具有大規(guī)??删幊涕T陣列的器件,不僅具有專用集成電路(ASIC)快速的特點,更具有很好的系統(tǒng)實現(xiàn)的靈活性。FPGA可通過開發(fā)工具實現(xiàn)在線編程。與C
          • 關(guān)鍵字: FPGA  FFT  集成電路  DFT  

          Altera Stratix III FPGA的LVDS I/O支持SGMII

          •   Altera公司今天宣布,Stratix® III FPGA在其LVDS I/O上支持串行千兆位介質(zhì)無關(guān)接口(SGMII)。Stratix III LVDS I/O的接口速率達到1.25 Gbps,滿足SGMII嚴(yán)格的抖動性能要求,支持不含收發(fā)器的三速以太網(wǎng)(10/100/1000 Mbps)接口。Stratix III FPGA是業(yè)界首款在LVDS引腳上支持千兆以太網(wǎng)SGMII的可編程邏輯器件,降低了每個器件的成本和功耗,提供更多的接口。   Stratix III FPGA的SGMII
          • 關(guān)鍵字: Altera  Stratix III FPGA  SGMII  以太網(wǎng)  

          突發(fā)通信中Turbo碼的FPGA實現(xiàn)

          •   Turbo碼一種低信噪比條件下也能達到優(yōu)異糾錯性能的信道編碼。早期為了強調(diào)Turbo碼接近香農(nóng)限的優(yōu)異性能,研究的碼字度非常大[1~2],存在譯碼復(fù)雜度大、譯碼時延長等問題。突發(fā)數(shù)據(jù)通信以傳輸中小長度的數(shù)據(jù)報文業(yè)務(wù)為主,所以突發(fā)通信中的Turbo碼的碼長也是中等長度以下的。本文面向突發(fā)數(shù)據(jù)通信中的信道編碼應(yīng)用,研究了短幀長Turbo碼編譯碼算法的FPGA實現(xiàn)。實現(xiàn)中采用了優(yōu)化的編譯碼算法,以降低譯碼復(fù)雜度和譯碼延時。最后仿真和測試了Turbo譯碼器的糾錯性能和吞吐量。   1 Turbo碼編碼器的F
          • 關(guān)鍵字: Turbo  FPGA  RSC  

          安富利電子元件部推出低成本Spartan-3A FPGA評估工具套件

          •   安富利公司 (NYSE: AVT) 旗下安富利電子元件部宣布推出價格僅為39美元Xilinx® Spartan®-3A 評估工具套件。這套件工具上裝有Xilinx的 Spartan-3A 400A 現(xiàn)場可編程門陣列 (FPGA),為設(shè)計師評估或測試其針對低成本大批量應(yīng)用的設(shè)計提供了高性價比解決方案。   設(shè)計師可以用Spartan-3A工具套件進行FPGA原型設(shè)計、研究Xilinx MicroBlaze™軟處理器、嘗試各種不同的FPGA配置技術(shù)以及驗證低成本的FPGA設(shè)計
          • 關(guān)鍵字: 安富利  Spartan-3A  FPGA  

          基于FPGA的高速PID控制器設(shè)計與仿真

          •   在CNC(電腦數(shù)控)加工、激光切割、自動化磨輥弧焊系統(tǒng)、步進/伺服電機控制及其他由電機控制的機械組裝定位運動控制系統(tǒng)中,PID控制器應(yīng)用得非常廣泛。其設(shè)計技術(shù)成熟,長期以來形成了典型的結(jié)構(gòu),參數(shù)整定方便,結(jié)構(gòu)更改靈活,能滿足一般控制的要求。   此類運動控制系統(tǒng)的被控量常為速度、角度等模擬量,被控量與設(shè)定值之間的誤差值經(jīng)離散化處理后,可由數(shù)字PID控制器實現(xiàn)的控制算法加以運算,最后再轉(zhuǎn)換為模擬量反饋給被控對象,這就是PID控制中常用的近似逼近原理。   采用這種結(jié)構(gòu)設(shè)計的控制系統(tǒng),其性能只能與原連
          • 關(guān)鍵字: FPGA  PID控制器  A/D變換  EDA  

          釋放未來物理硬件設(shè)計的無限潛力

          •   能否創(chuàng)建真正具有競爭力的產(chǎn)品在本質(zhì)上取決于設(shè)計是否有優(yōu)勢,能否在市場獲得認可。過去,組件在電路板上排布與連接的方式具有很高的區(qū)分度。而今天,業(yè)界不斷的全球化和接口的標(biāo)準(zhǔn)化讓板級的區(qū)分更加困難也更加難以維持。   隨著技術(shù)不斷進步,電子產(chǎn)品也在不斷發(fā)展,當(dāng)今可以真正區(qū)分產(chǎn)品的通常是嵌入在該器件中的智能水平-這一趨勢從20年前經(jīng)濟的微處理器快速發(fā)展時就開始顯現(xiàn)。向軟領(lǐng)域的發(fā)展意味著產(chǎn)品的真正價值主要由器件中的編程智能實現(xiàn),而不是取決于其所屬的物理平臺屬性。   對于電子產(chǎn)品開發(fā)公司,這意味著花在板級實
          • 關(guān)鍵字: FPGA  PCB  NanoBoard  

          JavaCard CPU的設(shè)計與FPGA實現(xiàn)

          •   1 JavaCard簡介   智能卡是指集成了CPU、ROM、RAM、COS(芯片操作系統(tǒng))和EEPROM,能儲存信息和圖像,具備讀/寫能力,信息能被加密保護的便攜卡。智能卡的最基本標(biāo)準(zhǔn)是 ISO/IEC7816。智能卡在銀行、電信等行業(yè)得到廣泛應(yīng)用,但在發(fā)展過程中也遇到很多問題,主要有:各廠商指令集不統(tǒng)一;編程接口APIs太復(fù)雜;開發(fā)環(huán)境不通用,新卡開發(fā)都要熟悉開發(fā)環(huán)境;系統(tǒng)不兼容,專卡專用。由于開發(fā)門檻過高,影響了智能卡的發(fā)展。市場對智能卡的發(fā)展提出了新的要求,Sun公司提出了Java Card
          • 關(guān)鍵字: JavaCard  CPU  FPGA  智能卡  

          如何用DSP和FPGA構(gòu)建多普勒測量系統(tǒng)

          • 隨著FPGA性能和容量的改進,使用FPGA執(zhí)行DSP功能的做法變得越來越普遍。
          • 關(guān)鍵字: FPGA  DSP  多普勒  測量系統(tǒng)    
          共6848條 411/457 |‹ « 409 410 411 412 413 414 415 416 417 418 » ›|

          flash fpga介紹

          您好,目前還沒有人創(chuàng)建詞條flash fpga!
          歡迎您創(chuàng)建該詞條,闡述對flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();