<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga soc

          FPGA硬件電路的調(diào)試必備原則和技巧

          • 在調(diào)試FPGA電路時(shí)要遵循必須的原則和技巧,才能降低調(diào)試時(shí)間,防止誤操作損壞電路。通常情況下,參考以下步驟執(zhí)行 ...
          • 關(guān)鍵字: FPGA  硬件電路  調(diào)試必備  

          基于FPGA的自動(dòng)門控制設(shè)計(jì)

          • 引 言門和人類文明是孿生的,它伴隨著人類文明的發(fā)展而躍動(dòng)。21 世紀(jì)的今天,門更加突出了安全理念,強(qiáng)調(diào)了有效性:有效地防范、通行、疏散,同時(shí)還突出了建筑藝術(shù)的理念,強(qiáng)調(diào)門與建筑以及周圍環(huán)境整體的協(xié)調(diào)、和諧
          • 關(guān)鍵字: FPGA  自動(dòng)門  控制設(shè)計(jì)    

          基于FPGA的ARM圖像縮放器的實(shí)現(xiàn)

          • ARM是目前全球最大的嵌入式芯片技術(shù)的IP提供商,其所擁有的IP已經(jīng)成為眾多芯片設(shè)計(jì)公司采納的一種技術(shù)標(biāo)準(zhǔn)和開(kāi)發(fā)平臺(tái)。所以基于ARM 內(nèi)核的SoC已經(jīng)成為嵌入式處理器的開(kāi)發(fā)重點(diǎn),可通過(guò)ARM實(shí)現(xiàn)LCD控制器來(lái)完成對(duì)嵌入式
          • 關(guān)鍵字: FPGA  ARM  圖像    

          FPGA平臺(tái)的VGA圖像顯示的設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:根據(jù)VGA(Video Graphic Array)的原理,采用VHDL硬件描述語(yǔ)言,設(shè)計(jì)了一種基于Zedboard FPGA板卡的圖像顯示方案。實(shí)驗(yàn)結(jié)果表明,在FPGA實(shí)現(xiàn)圖片顯示,達(dá)到了預(yù)期的效果,依據(jù)該原理,可以實(shí)現(xiàn)圖像的采集及在VGA顯示屏上顯示的實(shí)現(xiàn)。
          • 關(guān)鍵字: VGA  FPGA  圖片顯示  201304  

          TI推出最新達(dá)芬奇DM369視頻SoC

          • 日前,德州儀器 (TI) 宣布推出最新達(dá)芬奇 (DaVinci?) 視頻處理器 DM369,為百萬(wàn)像素 IP 攝像機(jī)市場(chǎng)帶來(lái)業(yè)界最佳低照技術(shù)。通過(guò)該 DM369 視頻片上系統(tǒng) (SoC) ,視頻安全制造商可充分利用優(yōu)異的低照技術(shù)生成清晰銳利的畫(huà)質(zhì)。
          • 關(guān)鍵字: TI  DM369  SoC  

          AMD嵌入式G系列系統(tǒng)級(jí)芯片主打高增長(zhǎng)嵌入式市場(chǎng)

          •   AMD 在DESIGN West展上宣布推出新款A(yù)MD嵌入式G系列系統(tǒng)級(jí)芯片(SoC)平臺(tái)。該平臺(tái)基于AMD新一代“美洲虎”CPU架構(gòu)和AMD Radeon? 8000系列圖形處理器的單芯片解決方案。這一新款A(yù)MD嵌入式G系列SoC平臺(tái)進(jìn)一步彰顯出AMD以嵌入式系統(tǒng)為重點(diǎn)、聚焦PC行業(yè)以外的高增長(zhǎng)市場(chǎng)的戰(zhàn)略攻勢(shì)。
          • 關(guān)鍵字: AMD  SoC  G系列  

          基于FPGA的IRIG-B標(biāo)準(zhǔn)DC code編碼器VHDL設(shè)計(jì)

          • 為了實(shí)現(xiàn)靶場(chǎng)時(shí)統(tǒng)終端輸出IRIG-B標(biāo)準(zhǔn)DC code信號(hào),采用VHDL語(yǔ)言在FPGA邏輯電路中設(shè)計(jì)了DC code編碼器硬件電路,通過(guò)QuartusⅡ軟件建立工程文件對(duì)VHDL語(yǔ)言DC code編碼器電路進(jìn)行編譯和仿真,獲得了符合IRIG-B標(biāo)準(zhǔn)的DC code信號(hào)。經(jīng)過(guò)實(shí)踐驗(yàn)證,該電路具有實(shí)現(xiàn)方法簡(jiǎn)單、電路穩(wěn)定性好、精度高的特點(diǎn),實(shí)測(cè)同步精度小于1μs。
          • 關(guān)鍵字: IRIG-B  FPGA  code  VHDL    

          一種基于FPGA的DDR SDRAM控制器的設(shè)計(jì)

          • 摘要 對(duì)DDR SDRAM的基本工作特性以及時(shí)序進(jìn)行了分析與研究,基于FPGA提出了一種通用的DDRSDRAM控制器設(shè)計(jì)方案。在Modelaim上通過(guò)了軟件功能仿真,并在FPGA芯片上完成了硬件驗(yàn)證。結(jié)果表明,該控制器能夠較好地完成DD
          • 關(guān)鍵字: 控制器  設(shè)計(jì)  SDRAM  DDR  FPGA  基于  

          基于FPGA的面陣CCD成像系統(tǒng)設(shè)計(jì)

          • 采用SONY行間轉(zhuǎn)移型面陣CCD ICX415AL作為圖像傳感器,設(shè)計(jì)了一款新型CCD成像系統(tǒng)。以Altera公司的FPGA芯片EP1C12F256作為時(shí)序發(fā)生器產(chǎn)生CCD驅(qū)動(dòng)信號(hào)。采用相關(guān)雙采樣技術(shù)濾除了視頻信號(hào)中的相關(guān)噪聲,提高信噪比。在QuartusⅡ9.1開(kāi)發(fā)環(huán)境下采用VHDL編程,并利用Modelsim SE 6.5仿真軟件進(jìn)行訪真測(cè)試。實(shí)驗(yàn)結(jié)果表明,所設(shè)計(jì)的時(shí)序滿足ICX415AL的時(shí)序要求,在29.5 MHz的時(shí)鐘驅(qū)動(dòng)下,每秒輸出50幀圖片,能滿足高速跟蹤要求。
          • 關(guān)鍵字: FPGA  CCD  面陣  成像    

          基于FPGA與有限狀態(tài)機(jī)的高精度測(cè)角系統(tǒng)的設(shè)計(jì)與實(shí)

          • 激光跟蹤測(cè)量系統(tǒng)(Laser Tracker System)是工業(yè)測(cè)量系統(tǒng)中常用的一種高精度的測(cè)量?jī)x器,是近十年發(fā)展起來(lái)的新型大尺寸空間測(cè)量?jī)x器,不僅對(duì)靜止目標(biāo)可以測(cè)量,而且對(duì)運(yùn)動(dòng)目標(biāo)也可以進(jìn)行跟蹤測(cè)量。它集合了激光測(cè)距技
          • 關(guān)鍵字: FPGA  有限狀態(tài)機(jī)  高精度  測(cè)角系統(tǒng)    

          基于FPGA的室內(nèi)智能吸塵平臺(tái)設(shè)計(jì)

          • 智能環(huán)境清潔器由于可代替人進(jìn)行環(huán)境清潔工作,已日漸成為人們研究的焦點(diǎn)。雖然它們實(shí)現(xiàn)了智能,但大多結(jié)構(gòu)復(fù)雜、集成度高,不利于開(kāi)發(fā)者拓展其功能。在研究并總結(jié)市場(chǎng)上相對(duì)成熟產(chǎn)品的基礎(chǔ)上,本文基于可編程性強(qiáng)的
          • 關(guān)鍵字: FPGA  平臺(tái)設(shè)計(jì)    

          基于FPGA和ARM9的片上網(wǎng)絡(luò)系統(tǒng)硬件平臺(tái)

          • IC制造技術(shù)的發(fā)展推動(dòng)著芯片向更高集成度方向前進(jìn),從而能夠?qū)⒄麄€(gè)系統(tǒng)設(shè)計(jì)到單個(gè)芯片中構(gòu)成片上系統(tǒng)SoC(System on Chip)。SoC采用全局同步型共享總線通信結(jié)構(gòu)。這類系統(tǒng)由于掛在總線上的設(shè)備在通信時(shí)對(duì)總線的獨(dú)占性
          • 關(guān)鍵字: FPGA  ARM9  片上網(wǎng)絡(luò)  系統(tǒng)    

          基于MPC8313E和FPGA的雙口RAM驅(qū)動(dòng)開(kāi)發(fā)

          • 摘要 以MPC8313E芯片為平臺(tái),介紹了一個(gè)基于嵌入式Linux探作系統(tǒng)的雙口RAM設(shè)備驅(qū)動(dòng)。通過(guò)該設(shè)備驅(qū)動(dòng)搭建Linux服務(wù)器,利用緩存技術(shù)實(shí)時(shí)讀取FPGA雙口RAM數(shù)據(jù),最終實(shí)現(xiàn)將海量圖像數(shù)據(jù)高速上傳至PC端。
            關(guān)鍵詞 嵌入式
          • 關(guān)鍵字: 8313E  8313  FPGA  MPC    

          Altera宣布開(kāi)始提供Cyclone V SoC開(kāi)發(fā)套件

          • Altera公司(NASDAQ: ALTR)日前宣布,開(kāi)始提供Cyclone? V SoC開(kāi)發(fā)套件,這一開(kāi)發(fā)平臺(tái)加速了硬件和軟件開(kāi)發(fā)人員的嵌入式系統(tǒng)設(shè)計(jì)開(kāi)發(fā)。這一套件是與ARM合作開(kāi)發(fā)的,安裝了最近發(fā)布的ARM? Development Studio 5 (DS-5?) Altera?版工具包軟件,這是業(yè)界唯一的FPGA自適應(yīng)調(diào)試軟件,支持設(shè)計(jì)人員同時(shí)查看器件的處理器和FPGA部分。
          • 關(guān)鍵字: Altera  ARM  FPGA  嵌入式  

          基于FPGA的自定義總線MCMB的設(shè)計(jì)與實(shí)現(xiàn)

          • 針對(duì)現(xiàn)在對(duì)機(jī)載數(shù)據(jù)采集系統(tǒng)中總線技術(shù)的要求,采用Altera公司的CycloneIII系列FPGA EP3C40F484,在數(shù)據(jù)采集系統(tǒng)中實(shí)現(xiàn)了自定義數(shù)據(jù)采集總線MCMB的設(shè)計(jì)。通過(guò)Modelsim進(jìn)行功能仿真,并利用QuartusⅡ自帶的仿真軟件SignaltapⅡ在FPGA上調(diào)試驗(yàn)證總線IP核設(shè)計(jì)的正確性。
          • 關(guān)鍵字: FPGA  MCMB  自定義  總線    
          共7929條 229/529 |‹ « 227 228 229 230 231 232 233 234 235 236 » ›|

          fpga soc介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga soc!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();