<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga soc

          FPGA躋身汽車系統(tǒng)關(guān)鍵應(yīng)用領(lǐng)域

          •   消費(fèi)者迫切需求的輔助駕駛系統(tǒng)技術(shù)需要具有先進(jìn)精密功能且外形尺寸又非常小的高可靠性元件。由于這些系統(tǒng)尺寸很小,而且彼此非常靠近,因此還要求器件具有超低功耗和良好的耐久性??臻g受限的系統(tǒng)在設(shè)計(jì)方面存在的熱可靠性問(wèn)題可通過(guò)采用較少的元件及超低的功耗來(lái)解決。Actel公司以Flash為基礎(chǔ)的ProASIC3 FPGA具有固件錯(cuò)誤免疫力、低功耗和小外形尺寸等優(yōu)勢(shì),因而消除了FPGA(現(xiàn)場(chǎng)可編程門陣列)用于安全關(guān)鍵汽車應(yīng)用領(lǐng)域的障礙。   汽車工程師過(guò)去通常依賴于MCU(微控制器)和定制ASIC(專用集成電
          • 關(guān)鍵字: FPGA  ASIC  MCU  ProASIC3  半導(dǎo)體器件  

          基于FPGA+DSP的實(shí)時(shí)圖像處理平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn)

          • 藥用管制瓶在灌裝前必須進(jìn)行多個(gè)指標(biāo)檢測(cè)。針對(duì)實(shí)際生產(chǎn)的需要,基于FPGA和DSP,提出并設(shè)計(jì)了小型化、低功耗的多通道高速實(shí)時(shí)圖像采集、處理和顯示系統(tǒng)。給出了影響系統(tǒng)性能的主要因素。
          • 關(guān)鍵字: 平臺(tái)  設(shè)計(jì)  實(shí)現(xiàn)  圖像處理  實(shí)時(shí)  FPGA  DSP  基于  

          基于USB和DSP的數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

          • 摘要:介紹了一種利用USB2.0的高速傳輸特性,基于USB和DSP的數(shù)據(jù)采集系統(tǒng)。詳細(xì)論述了系統(tǒng)的總體結(jié)構(gòu)、部分硬...
          • 關(guān)鍵字: USB  DSP  FPGA  

          賽靈思:從器件商向方案商“華麗轉(zhuǎn)身”

          •   “我感到目前半導(dǎo)體企業(yè)正面臨一個(gè)問(wèn)題,就是他們不了解應(yīng)用,更不要說(shuō)多個(gè)相互銜接的應(yīng)用了。這使他們與系統(tǒng)客戶之間出現(xiàn)了一個(gè)‘?dāng)嗔褞А?,發(fā)展受到了限制?!苯衲?月,有30多年半導(dǎo)體行業(yè)經(jīng)驗(yàn)的恩智浦執(zhí)行副總裁TheoClaasen先生對(duì)《中國(guó)電子報(bào)》記者說(shuō)。其實(shí),很多半導(dǎo)體巨頭都已經(jīng)看到了這一點(diǎn),并采取了向系統(tǒng)方案縱向延伸的戰(zhàn)略,使自己更加接近客戶。在可編程邏輯器件(FPGA)領(lǐng)域,賽靈思(Xilinx)公司也正在努力從一家器件廠商向一家要深入了解應(yīng)用的方案廠
          • 關(guān)鍵字: Xilinx  FPGA  IC設(shè)計(jì)  ISE  

          FPGA應(yīng)用愈加廣泛 行業(yè)演進(jìn)呈現(xiàn)三大趨勢(shì)

          •   FPGA(現(xiàn)場(chǎng)可編程邏輯器件)產(chǎn)品的應(yīng)用領(lǐng)域已經(jīng)從原來(lái)的通信擴(kuò)展到消費(fèi)電子、汽車電子、工業(yè)控制、測(cè)試測(cè)量等廣泛的領(lǐng)域。而應(yīng)用的變化也使FPGA產(chǎn)品近幾年的演進(jìn)趨勢(shì)越來(lái)越明顯:一方面,F(xiàn)PGA供應(yīng)商致力于采用當(dāng)前最先進(jìn)的工藝來(lái)提升產(chǎn)品的性能,降低產(chǎn)品的成本;另一方面,越來(lái)越多的通用IP(知識(shí)產(chǎn)權(quán))或客戶定制IP被引入FPGA中,以滿足客戶產(chǎn)品快速上市的要求。此外,F(xiàn)PGA企業(yè)都在大力降低產(chǎn)品的功耗,滿足業(yè)界越來(lái)越苛刻的低功耗需求。   第一時(shí)間采用新工藝提升性能降低成本   半導(dǎo)體產(chǎn)品的集成度和成本
          • 關(guān)鍵字: FPGA  ASIC  SRAM  低功耗  

          角逐中國(guó)市場(chǎng) FPGA企業(yè)各有高招

          •   隨著產(chǎn)品對(duì)成本、性能、尺寸、安全性和功耗等要求不斷提高,F(xiàn)PGA(現(xiàn)場(chǎng)可編程門陣列)的應(yīng)用也逐漸增多。近年來(lái),整個(gè)可編程邏輯器件產(chǎn)業(yè)的增長(zhǎng)速度幾乎是整個(gè)半導(dǎo)體產(chǎn)業(yè)增速的兩倍。同時(shí),隨著中國(guó)在全球市場(chǎng)地位日益突出,各大FPGA廠商也加緊在亞太區(qū)尤其是中國(guó)市場(chǎng)精耕細(xì)作。   提升服務(wù)品質(zhì) 深耕中國(guó)市場(chǎng) 賽靈思公司亞太區(qū)市場(chǎng)及應(yīng)用總監(jiān) 張宇清   在新任首席執(zhí)行 官 MosheGavrielov的帶領(lǐng)下,賽靈思在中國(guó)將獲得戰(zhàn)略性成長(zhǎng),增長(zhǎng)更迅速。同時(shí),依托中國(guó)經(jīng)濟(jì)的迅速增長(zhǎng),賽靈思還將繼續(xù)通過(guò)優(yōu)秀
          • 關(guān)鍵字: FPGA  PLD  

          一種系統(tǒng)芯片的功能測(cè)試方法

          •   1 引言    一個(gè)正確的電路設(shè)計(jì)拿到工廠去制造,并不可能百分之百的正確地制造出來(lái)。總會(huì)受到種種不確定性的影響,比如制造機(jī)器的偏差、環(huán)境干擾、硅片的質(zhì)量不一致甚至是一些人為的失誤等等方面的影響,生產(chǎn)出的產(chǎn)品并不全都是完好的。如果芯片存在有故障,這樣的芯片是絕對(duì)不允許流入市場(chǎng)中的。那么如何檢驗(yàn)出有制造缺陷的芯片,這就屬于測(cè)試的范疇。在深亞微米階段,線寬非常精細(xì),工序數(shù)量又多,更加容易受到干擾的影響,制造故障變得尤其明顯。所以必須加大測(cè)試的力度,盡可能地減少次品流人市場(chǎng)的幾率。   下面
          • 關(guān)鍵字: SoC  測(cè)試  成電之芯  芯片  

          針對(duì)功率設(shè)計(jì)的SDR解決方案

          •   由于像美國(guó)聯(lián)合戰(zhàn)術(shù)無(wú)線電系統(tǒng)(JTRS)這樣的計(jì)劃,軟件定義的無(wú)線電(SDR)早已被證實(shí)。然而,有許多問(wèn)題嚴(yán)重地制約著SDR的廣泛部署,其中相當(dāng)重要的問(wèn)題就是功率。   功率是在設(shè)計(jì)每一個(gè)SDR子系統(tǒng)時(shí)的主要考慮因素,特別是因?yàn)樗鼈円谋扔布o(wú)線電更多的功率。例如,為了獲得預(yù)期的無(wú)線電通信距離(依賴于鏈路的狀況,典型值為5-10千米數(shù)量級(jí)),射頻(RF)前端必須具備足夠的發(fā)射功率。同樣,對(duì)于靠電池工作的無(wú)線電設(shè)備,RF前端、調(diào)制解調(diào)器和加密處理子系統(tǒng)的功耗都直接影響無(wú)線電設(shè)備的壽命。此外,對(duì)由調(diào)制
          • 關(guān)鍵字: FPGA  無(wú)線電  SDR  功耗  

          視頻監(jiān)控系統(tǒng)中基于FPGA的視頻處理

          •   視頻監(jiān)控系統(tǒng)是火車站、機(jī)場(chǎng)、銀行、娛樂(lè)場(chǎng)所、購(gòu)物中心甚至家庭保安的重要組件。隨著安全風(fēng)險(xiǎn)增加,對(duì)視覺(jué)監(jiān)視和記錄事件的需求以多種使用模式激增。因此,新架構(gòu)必須為橫跨一整套日漸繁雜的視頻監(jiān)控系統(tǒng)要求的成本效益方案提供可擴(kuò)展性。    上市時(shí)間的壓力、新CODEC標(biāo)準(zhǔn)、日益廣泛的要求(包括先進(jìn)的目標(biāo)探測(cè)、運(yùn)動(dòng)探測(cè)、目標(biāo)跟蹤和目標(biāo)跟蹤特性),這些不過(guò)是新型視頻監(jiān)控架構(gòu)所面臨挑戰(zhàn)中的幾項(xiàng)。伴隨挑戰(zhàn)而來(lái)的是對(duì)可擴(kuò)展為不同性能范圍的實(shí)現(xiàn)的需求。   對(duì)于從低端到高端以及從單機(jī)到PC擴(kuò)展卡的任何視頻
          • 關(guān)鍵字: 視頻監(jiān)控  DVR  FPGA  Xilinx  

          NI推出圖形化系統(tǒng)設(shè)計(jì)平臺(tái)最新版本LabVIEW 8.6

          •   NI 日前隆重發(fā)布了可應(yīng)用于控制、測(cè)試及嵌入式系統(tǒng)開(kāi)發(fā)的圖形化系統(tǒng)設(shè)計(jì)平臺(tái)的最新版本——LabVIEW 8.6。得益于LabVIEW軟件平臺(tái)天生并行的圖形化編程方式,LabVIEW 8.6版本提供了全新工具幫助工程師和科學(xué)家們從多核處理器、現(xiàn)場(chǎng)可編程門陣列 (FPGAs) 及無(wú)線通信等商業(yè)技術(shù)中獲益。    目前,為了能夠使用這些最新技術(shù),工程師們往往不得不使用非專為并行編程設(shè)計(jì)的軟件工具。而最新版的LabVIEW則為他們提供了獨(dú)立的平臺(tái),通過(guò)采用多核處理器技術(shù)提高
          • 關(guān)鍵字: NI  LabVIEW 8.6  嵌入式  FPGA  

          基于FPGA的超聲波液體密度傳感器

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: 超聲波  液體密度  FPGA  聲速法  

          集成光電智能探測(cè)器SOC研究

          •   1 序言    本文所討論的智能探測(cè)器,是一種集成的半導(dǎo)體光電探測(cè)器。它與傳統(tǒng)的半導(dǎo)體光敏器件相比,最為明顯的特點(diǎn)是系統(tǒng)集成,即將硅光電二極管與信號(hào)的放大、處理電路及輸出電路集成在一個(gè)芯片上,使得整個(gè)系統(tǒng)的可靠性明顯提高,體積大大減小,功耗和噪聲也大幅度減小,在批量生產(chǎn)的前提下,成本也較為低廉。它的另一個(gè)特點(diǎn)是技術(shù)含量較高,表現(xiàn)在:第一,需要設(shè)計(jì)一套CMOS兼容集成工藝流程,使它既能制造出合乎要求的光電二極管又能制造出CMOS模擬和數(shù)字電路。第二,工藝要求高。因?yàn)楣怆姸O管陣列和外圍讀
          • 關(guān)鍵字: SOC  CMOS  光電智能  探測(cè)器  

          可配置技術(shù)影響SoC(系統(tǒng)級(jí)芯片)的設(shè)計(jì)

          •   傳統(tǒng)上,系統(tǒng)級(jí)芯片(SoC)設(shè)計(jì)師必須應(yīng)對(duì)剛性的非可配置核心技術(shù)。眾所周知,傳統(tǒng)的核心工藝在設(shè)計(jì)或制造過(guò)程中是不可配置的,并且不能按多種用途進(jìn)行定制。反過(guò)來(lái),這些工藝產(chǎn)生了如下的迫切需要:將定制程序包括進(jìn)處理器,配置多種應(yīng)用,能進(jìn)行軟件開(kāi)發(fā)的綜合工具,簡(jiǎn)化機(jī)器語(yǔ)言編程。   隨著可配置的核心處理器的出現(xiàn),SoC設(shè)計(jì)有望發(fā)生重大變化來(lái)改變這些設(shè)計(jì)問(wèn)題。影響SOC設(shè)計(jì)能力的主要益處有:降低開(kāi)發(fā)成本,減少芯片的重新設(shè)計(jì)、進(jìn)入各類垂直市場(chǎng)更快,性能的獨(dú)特性和設(shè)計(jì)的靈活性,同時(shí)不損害系統(tǒng)的特性和性能。此外,S
          • 關(guān)鍵字: SoC  系統(tǒng)級(jí)芯片  設(shè)計(jì)  配置  H264  

          天柏、英特爾聯(lián)手推出數(shù)字家庭媒體中心

          •   8月4日消息,7月31日,數(shù)字電視解決方案廠商天柏集團(tuán)(DVN)與英特爾公司在上海召開(kāi)了產(chǎn)品發(fā)布會(huì),推出了支持交互式數(shù)字娛樂(lè)服務(wù)的HMC0301AD家庭媒體中心。這款脫胎于機(jī)頂盒,又完全超越機(jī)頂盒的嶄新產(chǎn)品集高清、媒體播放、游戲機(jī)頂盒于一身,代表了電視將為中國(guó)乃至全球更多的消費(fèi)者帶來(lái)耳目一新的交互式數(shù)字娛樂(lè)享受。   上海市信息化委員會(huì)產(chǎn)業(yè)處處長(zhǎng)徐紹敏、副處長(zhǎng)朱偉華、科技處副處長(zhǎng)厲德豪,東方明珠集團(tuán)公司副總裁曹志勇,上海市信息家電行業(yè)協(xié)會(huì)秘書(shū)長(zhǎng)王長(zhǎng)菘、副秘書(shū)長(zhǎng)饒明華,上海高清數(shù)字科技產(chǎn)業(yè)有限公司總經(jīng)
          • 關(guān)鍵字: 英特爾  天柏  數(shù)字家庭  數(shù)字電視  SoC  

          滑動(dòng)相關(guān)法偽碼捕獲的FPGA實(shí)現(xiàn)

          • 引言   對(duì)于碼分多址的擴(kuò)頻通信方式而言,只有當(dāng)接收端本地偽碼與發(fā)端偽碼處于相同相位狀態(tài)時(shí),有用的信息才能被解出。因此,擴(kuò)頻序列相位的捕獲與跟蹤是擴(kuò)頻通信系統(tǒng)的關(guān)鍵,而偽碼序列相位的捕獲尤為重要。滑動(dòng)相關(guān)法是常用的方法之一。擴(kuò)頻通信系統(tǒng)要求實(shí)時(shí)性,以及較高的數(shù)據(jù)處理速度,這正是FPGA的優(yōu)勢(shì)。所以在擴(kuò)頻通信系統(tǒng)中,大量應(yīng)用FPGA芯片作為前級(jí)處理芯片。 實(shí)現(xiàn)原理 原理分析   接收機(jī)端接收到的擴(kuò)頻信號(hào)可以表示為:     其中,P_{r}為接收信號(hào)功率,τ_iliuywb為傳輸時(shí)延,
          • 關(guān)鍵字: FPGA  擴(kuò)頻通信  多址  滑動(dòng)相關(guān)法  
          共7943條 460/530 |‹ « 458 459 460 461 462 463 464 465 466 467 » ›|

          fpga soc介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga soc!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();