<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga soc

          基于NiosII的多通道PWM信號測量/產(chǎn)生器節(jié)點設(shè)計

          • 針對于列車控制系統(tǒng)半實物仿真平臺測速測距模塊的多通道PWM信號測量/產(chǎn)生的要求,提出了一種利用NiosII軟核處理器替代通訊用MCU的智能多通道PWM信號測量/產(chǎn)生器的設(shè)計方案。
          • 關(guān)鍵字: NiosII  PWM  FPGA  SOPC  200807  

          基于FPGA的QPSK及OQPSK信號調(diào)制和解調(diào)電路設(shè)計

          •   0 引言   調(diào)制識別技術(shù)在軍事、民用領(lǐng)域都有十分廣泛的應(yīng)用價值,近年來一直受到人們的關(guān)注。隨著更多調(diào)制方式的使用,調(diào)制識別技術(shù)也在不斷向前發(fā)展,并應(yīng)用于各個領(lǐng)域。   數(shù)字調(diào)制信號又稱為鍵控信號,調(diào)制過程可用鍵控的方法由基帶信號對載頻信號的振幅、頻率及相位進行調(diào)制。這種調(diào)制的最基本方法有3種:振幅鍵控(ASK)、頻移鍵控(FSK)、相移鍵控(PSK)。根據(jù)所處理的基帶信號的進制不同,它們可分為二進制和多進制調(diào)制(M進制)。多進制數(shù)字調(diào)制與二進制相比,其頻譜利用率更高。其中QPSK(即4PSK)是
          • 關(guān)鍵字: FPGA  數(shù)字調(diào)制信號  調(diào)制識別  QPSK  

          C語言平臺 縮短SoC前期設(shè)計時間

          •   結(jié)構(gòu)探索作業(yè)結(jié)束后,再整合客戶的要求規(guī)格,評估客戶提出的規(guī)格時,此時為防與止晶片出現(xiàn)怪異現(xiàn)象,除了動作等級的System C之外,必需使用低抽象度RTL(Register Transfer Level)等級的設(shè)計資料。一旦取得客戶的許可后就可以同時進行System C的硬體、軟體設(shè)計。由于C語言平臺設(shè)計方式使用了,C語言演算、System C模型和RTL模型等多種模型,因此必需維持模型之間的理論等價性,然而實際上「形式驗證工具」還未達(dá)到實用階段,必需使用一般理論模擬分析,驗證上述設(shè)計資料的等價性,其中
          • 關(guān)鍵字: C語言  SoC  

          SOC芯片設(shè)計與測試

          •   摘要:SOC已經(jīng)成為集成電路設(shè)計的主流。SOC測試變得越來越復(fù)雜,在設(shè)計時必須考慮DFT和DFM。本文以一SOC單芯片系統(tǒng)為例,在其設(shè)計、測試和可制造性等方面進行研究,并詳細(xì)介紹了SOC測試解決方案及設(shè)計考慮。 關(guān)鍵詞:單芯片系統(tǒng);面向測試設(shè)計;面向制造設(shè)計;位失效圖;自動測試設(shè)備     引言     以往的系統(tǒng)設(shè)計是將CPU,DSP,PLL,ADC,DAC或Memory等電路設(shè)計成IC后,再加以組合變成完整的系統(tǒng),但現(xiàn)今的設(shè)計方式是
          • 關(guān)鍵字: SOC  單芯片系統(tǒng)  面向測試設(shè)計  面向制造設(shè)計  位失效圖  自動測試設(shè)備  

          Flash外部配置器件在SOPC中的應(yīng)用

          •   1 Flash在SOPC中的作用   Flash在SOPC中的作用主要表現(xiàn)在兩方面:一方面,可用Flash來保存FPGA的配置文件,從而可以省去EPCS芯片或解決EPCS芯片容量不夠的問題。當(dāng)系統(tǒng)上電后,從Flash中讀取配置文件,對FPGA進行配置。另一方面,可用Flash來保存用戶程序。對于較為復(fù)雜的SOPC系統(tǒng),用戶程序一般較大,用EPCS來存儲是不現(xiàn)實的。系統(tǒng)完成配置后,將Flash中的用戶程序轉(zhuǎn)移到外接RAM或片內(nèi)配置生成的RAM中,然后系統(tǒng)開始運行。   2 Flash編程的實現(xiàn)  
          • 關(guān)鍵字: FPGA  SOPC  Flash  RAM  NiosII  

          英飛凌推出面向新一代接入應(yīng)用的VoIP解決方案

          •   英飛凌科技股份公司(FSE/NYSE:IFX)在近日舉行的2008年NXTcomm國際電信展會上,推出了面向新一代VoIP接入應(yīng)用的全新系列產(chǎn)品VINETIC™-SVIP。通過進一步增強應(yīng)用于英飛凌低功耗高性能產(chǎn)品VINETIC和SLIC的成熟技術(shù),VINETIC™-SVIP系列片上系統(tǒng)(SoC)解決方案可提供前所未有的密度和擴展性。   英飛凌VINETIC-SVIP系列集成了16個語音編解碼器、32個VoIP語音編解碼通道、1個線路卡控制器,以及1個千兆以太網(wǎng)交換機,是目
          • 關(guān)鍵字: 英飛凌  VoIP  SoC  VINETIC-SVIP  

          基于FPGA的核物理實驗定標(biāo)器的設(shè)計與實現(xiàn)

          •   定標(biāo)器在大學(xué)實驗中有很廣泛的應(yīng)用,其中近代物理實驗中的核物理實驗里就有2個實驗(G-M計數(shù)管和β吸收)要用到高壓電源和定標(biāo)器,而目前現(xiàn)有的設(shè)備一般使用的是分立元器件,已嚴(yán)重老化,高壓極不穩(wěn)定,維護也較為困難;另一方面在許多常用功能上明顯欠缺,使得學(xué)生的實驗課難以維持。為此我們提出了一種新的設(shè)計方案:采用EDA進行結(jié)構(gòu)設(shè)計,充分發(fā)揮FPGA(Field Programmable Gate Array)技術(shù)的集成特性,拋棄原電路中眾多晶體管,成功地對系統(tǒng)中的大量處理電路進行了簡化和集約,提高了儀
          • 關(guān)鍵字: FPGA  定標(biāo)器  核物理實驗  G-M  

          基于ADPCM算法的汽車智能語音報警系統(tǒng)的設(shè)計

          •   1 前言   為了防止汽車發(fā)生交通事故,當(dāng)汽車智能檢測裝置探測到前方有危險時,必須向駕駛員發(fā)出警告信息。語音報警向駕駛員明確提示危險,以便駕駛員能及時準(zhǔn)確地采取措施。因此,本文提出數(shù)字語音處理技術(shù),先將各種狀況的報警信息進行數(shù)字化采集、存儲,遇到危險時,將判斷危險類型并自動選擇播放存儲的報警信息。由于語音信息量大,直接存儲需占用龐大的存儲空間,為此,本文采用FPGA實現(xiàn)ADPCM(Adaptive Differential Pulse CodeModulation,自適應(yīng)差分脈沖編碼調(diào)制)編解碼器設(shè)
          • 關(guān)鍵字: 汽車  語音報警  ADPCM  FPGA  單片機  

          基于TLC5510的數(shù)據(jù)采集系統(tǒng)設(shè)計

          •   1 TLC5510簡介   TLC5510是美國德州儀器(TI)公司的8位半閃速架構(gòu)A/D轉(zhuǎn)換器。采用CMOS工藝,大大減少比較器數(shù)。TLC5510最大可提供20 Ms/s的采樣率,可廣泛應(yīng)用于高速數(shù)據(jù)轉(zhuǎn)換、數(shù)字TV、醫(yī)學(xué)圖像、視頻會議以及QAM解調(diào)器等領(lǐng)域。TLC5510的工作電源為5 V,功耗為100 mW(典型值)。內(nèi)置采樣保持電路,可簡化外圍電路設(shè)計。TLC5510具有高阻抗并行接口和內(nèi)部基準(zhǔn)電阻,模擬輸入范圍為0.6 V~2.6 V。   1.1 引腳功能描述   TLC5510采用2
          • 關(guān)鍵字: 數(shù)據(jù)采集  CMOS  A/D轉(zhuǎn)換器  FPGA  

          CDMA2000基帶信號發(fā)生器的FPGA+DSP實現(xiàn)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: CDMA2000  DSP  基帶信號發(fā)生器  FPGA  

          用SoC的DMA方式記錄井下鉆具的振動

          •   引言   從上個世紀(jì)九十年代起,電子技術(shù)在鉆井井下得到應(yīng)用。但井下鉆具的振動會給很多傳感器帶來不利影響。   特別是對測量井下鉆頭姿態(tài)的慣性導(dǎo)航傳感器影響巨大,在隨鉆振動環(huán)境中,如果對信號不作處理,根本就不能測量出正確的井斜角和方位角,也就無法實現(xiàn)井眼軌跡隨鉆控制的要求。本文介紹應(yīng)用SoC芯片中的DMA技術(shù)對振動的高速采集和存儲功能的實現(xiàn)方法,并給出了鉆井環(huán)境中測試的結(jié)果。   方法的提出   傳統(tǒng)的數(shù)據(jù)采集方法采用CPU直接控制的方式進行數(shù)據(jù)采集,數(shù)據(jù)傳送需要經(jīng)過CPU的中轉(zhuǎn)才能存入存儲器,
          • 關(guān)鍵字: SoC  DMA  傳感器  CPU  ADC  

          基于FPGA的多路數(shù)字量采集模塊設(shè)計

          •   1 引言   測控系統(tǒng)常常需要處理所采集到的各種數(shù)字量信號。通常測控系統(tǒng)采用通用MCU完成系統(tǒng)任務(wù)。但當(dāng)系統(tǒng)中采集信號量較多時,僅依靠MCU則難以完成系統(tǒng)任務(wù)。針對這一問題,提出一種基于FPGA技術(shù)的多路數(shù)字量采集模塊。利用FPGA的I/O端口數(shù)多且可編程設(shè)置的特點,配以VHDL編寫的FPGA內(nèi)部邏輯,實現(xiàn)采集多路數(shù)字量信號。   2 模塊設(shè)計方案   2.1 功能要求   該數(shù)字量采集模塊主要功能是采集輸入的36路數(shù)字及脈沖信號,并將編幀后的信號數(shù)據(jù)上傳給上位機,上位機經(jīng)解包處理后顯示信號相
          • 關(guān)鍵字: FPGA  數(shù)字量采集  測控  USB單片機  MCU  FIFO  

          基于FPGA的FFT處理器設(shè)計

          •   1 引言   隨著數(shù)字技術(shù)的快速發(fā)展,數(shù)字信號處理已深入到條個領(lǐng)域。在數(shù)字信號處理中,許多算法如相關(guān)、濾波、譜估計、卷積等都可通過轉(zhuǎn)化為離散傅立葉變換(DFT)實現(xiàn),從而為離散信號分析從理論上提供了變換工具。但DFT計算量大,實現(xiàn)困難??焖俑盗⑷~(FFT)的提出,大大減少了計算量,從根本上改變了傅立葉變換的地位,成為數(shù)字信號處理中的核心技術(shù)之一,廣泛應(yīng)用于雷達(dá)、觀測、跟蹤、高速圖像處理、保密無線通信和數(shù)字通信等領(lǐng)域。   目前,硬件實現(xiàn)FFT算法的方案主要有:通用數(shù)字信號處理器(DSP)、FFT專
          • 關(guān)鍵字: FPGA  FFT  處理器  DFT  DSP  

          基于FPGA和ADSP的數(shù)字波束形成技術(shù)的工程實現(xiàn)

          •   數(shù)字波束形成技術(shù)充分利用陣列天線所獲取的空間信息,通過信號處理技術(shù)使波束獲得超分辨率和低副瓣的性能,實現(xiàn)了波束的掃描、目標(biāo)的跟蹤以及空間干擾信號的零陷,因而數(shù)字波束形成技術(shù)在雷達(dá)信號處理、通信信號處理以及電子對抗系統(tǒng)中得到了廣泛的應(yīng)用。數(shù)字波束形成是把陣列天線輸出的信號進行AD采樣數(shù)字化后送到數(shù)字波束形成器的處理單元,完成對各路信號的復(fù)加權(quán)處理,形成所需的波束信號。只要信號處理的速度足夠快,就可以產(chǎn)生不同指向的波束。由于數(shù)字波束形成一般是通過DSP或FPGA用軟件實現(xiàn)的,所以具有很高的靈活性和可擴展性
          • 關(guān)鍵字: FPGA  ADSP  數(shù)字波束  信號處理  

          基于FPGA的中高頻感應(yīng)電爐控制電路設(shè)計方案

          •   1 引 言   中高頻感應(yīng)爐是利用電磁感應(yīng)原理加熱和溶化金屬的,這種方式是一種較理想的加熱工藝,已經(jīng)廣泛應(yīng)用于金屬熔煉、焊接、表面淬火等加工和熱處理過程。中高頻電爐的負(fù)載是由感應(yīng)圈和被加熱的金屬工件組成,為了降低無功功率,需要用串聯(lián)或并聯(lián)電容的方式來補償無功功率,使整個電路中形成中高頻的LC振蕩。維持這樣較恒定的頻率振蕩,金屬內(nèi)部將形成渦流而發(fā)熱,從而達(dá)到加熱和熔化金屬的目的。傳統(tǒng)的控制電路主要采用分離元件的模數(shù)混合電路,控制精度低,容易產(chǎn)生噪聲問題。   本文將提出一種基于FPGA片上可編程技術(shù)
          • 關(guān)鍵字: FPGA  電爐  控制  電路  電磁感應(yīng)  
          共7943條 464/530 |‹ « 462 463 464 465 466 467 468 469 470 471 » ›|

          fpga soc介紹

          您好,目前還沒有人創(chuàng)建詞條fpga soc!
          歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();