<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> fpga+dsp

          基于Maflab的IIR數(shù)字濾波器設(shè)計(jì)及DSP實(shí)現(xiàn)

          • 摘要:IIR濾波器是一種被廣泛應(yīng)用的基本的數(shù)字信號(hào)處理部件?;贒SP信號(hào)處理的優(yōu)越性,將Matlab與DSP相結(jié)合應(yīng)用于IIR濾波器的設(shè)計(jì)。介紹了IIR數(shù)字濾波器的理論及其Matlab常用設(shè)計(jì)函數(shù),并針對(duì)TI公司的TMS320VC5416
          • 關(guān)鍵字: Maflab  IIR  DSP  數(shù)字    

          一種基于FPGA的高速誤碼測(cè)試儀的設(shè)計(jì)

          • 摘要:誤碼測(cè)試儀是檢測(cè)通信系統(tǒng)可靠性的重要設(shè)備。傳統(tǒng)的誤碼測(cè)試儀基于CPLD和CPU協(xié)同工作,不僅結(jié)構(gòu)復(fù)雜,價(jià)格昂貴,而且不方便攜帶?;贔PGA的高速誤碼測(cè)試儀,采用FPGA來完成控制和測(cè)試模塊的一體化設(shè)計(jì),提高了
          • 關(guān)鍵字: FPGA  誤碼測(cè)試  儀的設(shè)計(jì)    

          基于FPGA的FIR濾波器的性能研究

          • 摘要:目前FIR濾波器的一般設(shè)計(jì)方法比較繁瑣,開發(fā)周期長(zhǎng),如果采用設(shè)計(jì)好的FIR濾波器的IP核,則開發(fā)效率大為提高。本方案基于Altera公司的CycloneⅡ系列芯片EP2C8Q208C8N,首先利用MATLAB中的濾波器函數(shù)fir2得出需產(chǎn)
          • 關(guān)鍵字: FPGA  FIR  濾波器  性能    

          基于FPGA的幅值可調(diào)信號(hào)發(fā)生器設(shè)計(jì)

          • 摘要:針對(duì)信號(hào)發(fā)生器時(shí)輸出頻率精度高和幅值可調(diào)的要求,采用直接數(shù)字頻率合成(DDS)技術(shù),提出一種基于FPGA的幅值、頻率均可調(diào)的、高分辨率、高穩(wěn)定度的信號(hào)發(fā)生器設(shè)計(jì)方案。采用AT89S52單片機(jī)為控制器,控制FPGA產(chǎn)
          • 關(guān)鍵字: FPGA  幅值  信號(hào)發(fā)生器    

          基于FPGA的QDPSK調(diào)制器的設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:介紹了QDPSK信號(hào)的優(yōu)點(diǎn),并分析了其實(shí)現(xiàn)原理,提出一種QDPSK高性能數(shù)字調(diào)制器的FPGA實(shí)現(xiàn)方案。采用自頂向下的設(shè)計(jì)思想,將系統(tǒng)分成串/并變換器、差分編碼器、邏輯選相電路、四相載波發(fā)生器等4大模塊,用原理圖
          • 關(guān)鍵字: QDPSK  FPGA  調(diào)制器    

          一種DSP通信接口的設(shè)計(jì)和實(shí)現(xiàn)

          • 1.概述隨著科學(xué)技術(shù)的快速發(fā)展,過程控制領(lǐng)域在過去的兩個(gè)世紀(jì)里發(fā)生了巨大的變革。微處理器的普遍應(yīng)用...
          • 關(guān)鍵字: DSP  通信接口  

          S2C為Xilinx原型驗(yàn)證系統(tǒng)提供突破性驗(yàn)證模塊技術(shù)

          • S2C 日前宣布其Verification Module技術(shù)(專利申請(qǐng)中)已可用于其基于Xilinx的FPGA原型驗(yàn)證系統(tǒng)中。V6 TAI Verification Module可以實(shí)現(xiàn)在FPGA原型驗(yàn)證環(huán)境和用戶驗(yàn)證環(huán)境之間高速海量數(shù)據(jù)傳輸。用戶可以使用Xilinx ChipScope或者第三方調(diào)試環(huán)境,同時(shí)查看4個(gè)FPGA。另外,V6 TAI Verification Module還可以用于1.3M~4.7M ASIC門的原型設(shè)計(jì)。V6 TAI Verification Module具有PCIe G
          • 關(guān)鍵字: S2C  Xilinx  FPGA  

          基于FPGA的混合信號(hào)驗(yàn)證流程

          • 基于FPGA的混合信號(hào)驗(yàn)證流程,隨著SoC設(shè)計(jì)上的混合信號(hào)組件數(shù)量增加了,基本的功能驗(yàn)證對(duì)于硅初期能否成功也愈來愈重要。FPGA在系統(tǒng)整合難題上加入了一個(gè)新特點(diǎn)。在核心上,此新范例-可編程系統(tǒng)單芯片(programmable system chip,PSC)整合FPGA電閘
          • 關(guān)鍵字: 驗(yàn)證  流程  信號(hào)  混合  FPGA  基于  

          基于FPGA的檢糾錯(cuò)邏輯算法的實(shí)現(xiàn)

          • 基于FPGA的檢糾錯(cuò)邏輯算法的實(shí)現(xiàn),星載計(jì)算機(jī)系統(tǒng)中電子器件容易受到空間環(huán)境電磁場(chǎng)的輻射和重粒子的沖擊,從而導(dǎo)致器件運(yùn)行出錯(cuò),特別是存儲(chǔ)器中數(shù)據(jù)容易出現(xiàn)錯(cuò)誤,需要具有檢糾錯(cuò)功能的電路模塊對(duì)其進(jìn)行糾正,以免造成嚴(yán)重的后果?;跐h明碼的糾錯(cuò)
          • 關(guān)鍵字: 算法  實(shí)現(xiàn)  邏輯  糾錯(cuò)  FPGA  基于  

          音頻編解碼芯片接口的FPGA應(yīng)用

          • 音頻編解碼芯片接口的FPGA應(yīng)用,介紹了音頻編解碼芯片WM8731基于FPGA的接口電路的設(shè)計(jì),包括芯片配置模塊與音頻數(shù)據(jù)接口模塊等,使得控制器只通過寄存器就可以方便地對(duì)其進(jìn)行操作。整個(gè)設(shè)計(jì)以VHDL和Verilog HDL語言在Max+Plus Ⅱ里實(shí)現(xiàn),并進(jìn)行了驗(yàn)
          • 關(guān)鍵字: FPGA  應(yīng)用  接口  芯片  解碼  音頻  

          基于DSP的新型漢字NAVTEX系統(tǒng)接收機(jī)的設(shè)計(jì)

          • 基于DSP的新型漢字NAVTEX系統(tǒng)接收機(jī)的設(shè)計(jì),引言漢字NAVTEX 接收機(jī)是一個(gè)調(diào)諧在490/518kHz的能夠自動(dòng)接收并打印漢字P英文兩種形式的航行警告、氣象信息和緊急信息的裝置。它是海上人命安全公約規(guī)定的船舶必須裝備的一種無線電設(shè)備。當(dāng)前的NAVTEX 系統(tǒng)接收功能主
          • 關(guān)鍵字: 系統(tǒng)  接收機(jī)  設(shè)計(jì)  NAVTEX  漢字  DSP  新型  基于  

          一款用DSP+FPGA實(shí)現(xiàn)的數(shù)字相關(guān)器

          • 引 言數(shù)字相關(guān)器作為軟件無線電的典型應(yīng)用,在擴(kuò)頻通信中成為必不可少的技術(shù)。在傳統(tǒng)的擴(kuò)頻通信中,采用模擬器件(如:聲表面波器) 來實(shí)現(xiàn)解擴(kuò)單元,而用數(shù)字相關(guān)器可以增加系統(tǒng)的靈活性和穩(wěn)定性,因此,對(duì)數(shù)字相關(guān)器
          • 關(guān)鍵字: 相關(guān)  數(shù)字  實(shí)現(xiàn)  FPGA  DSP  

          基于DSP生成SVPWM在逆變電源中的應(yīng)用

          • 本文描述一個(gè)應(yīng)用于光伏并網(wǎng)發(fā)電系統(tǒng),采用直接電流控制的三相電壓源型PWM并網(wǎng)逆變器的設(shè)計(jì)過程,并對(duì)逆變器的控制策略進(jìn)行了分析和研究,并采用三菱公司的智能功率模塊IPM50RSA060和德州儀器(TI)公司的DSP芯片TMS32
          • 關(guān)鍵字: 逆變電源  應(yīng)用  SVPWM  生成  DSP  基于  

          數(shù)控機(jī)床反向間隙的測(cè)量與補(bǔ)償

          • 引言隨著機(jī)械制造技術(shù)的不斷發(fā)展,機(jī)床行業(yè)也已從過去的傳統(tǒng)機(jī)床向數(shù)控機(jī)床這一換代產(chǎn)品過渡并得到迅速發(fā)展...
          • 關(guān)鍵字: 數(shù)控機(jī)床  pc機(jī)  dsp  

          DSP系統(tǒng)中PWM通道實(shí)現(xiàn)D/A轉(zhuǎn)換精度的分析方法

          • DSP系統(tǒng)中PWM通道實(shí)現(xiàn)D/A轉(zhuǎn)換精度的分析方法,以PWM作為D/A的功能接口,分析了不同電路對(duì)轉(zhuǎn)換精度的影響,提出了以PWM接口輸出經(jīng)濾波電路獲得的精度與電路結(jié)構(gòu)及參數(shù)之間關(guān)系的分析方法,初步確定了理論上分析轉(zhuǎn)換精度的步驟與方法。并以TMS320F2812為例對(duì)其PWM通道實(shí)現(xiàn)D/A轉(zhuǎn)換擴(kuò)展功能的精度做了實(shí)例計(jì)算,驗(yàn)證了理論分析的可行性與準(zhǔn)確性。為磁懸浮數(shù)字控制系統(tǒng)的設(shè)計(jì)與預(yù)知其設(shè)計(jì)精度之間的關(guān)聯(lián)提供了理論基礎(chǔ),可以為相關(guān)設(shè)計(jì)提供借鑒與參考。
          • 關(guān)鍵字: 轉(zhuǎn)換  精度  分析  方法  D/A  實(shí)現(xiàn)  系統(tǒng)  PWM  通道  DSP  
          共9854條 356/657 |‹ « 354 355 356 357 358 359 360 361 362 363 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();