<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          HPI在MCU和DSP接口中的應用

          • HPI在MCU和DSP接口中的應用,描述HP I接口的工作原理及C8051F060和TMS320VC5409 (簡稱C5409)之間的接口電路設計,給出了HP I接口的軟件設計。該系統(tǒng)具有設計靈活、數(shù)據(jù)傳輸速度快、適用于其他含有HP I接口的DSP應用系統(tǒng),為開發(fā)人員提供了一種便捷
          • 關(guān)鍵字: 應用  接口  DSP  MCU  HPI  

          Turbo譯碼研究及其DSP實現(xiàn)

          • Turbo譯碼研究及其DSP實現(xiàn),Turbo碼是近年來通信系統(tǒng)糾錯編碼領(lǐng)域的重大突破,他以其接近Shannon限的優(yōu)越性能博得眾多學者的青睞。本文采用基于Max-Log-Map的優(yōu)化譯碼算法,對狀態(tài)量度歸一化計算和滑動窗算法等關(guān)鍵技術(shù)進行優(yōu)化,在滿足性能要求
          • 關(guān)鍵字: 實現(xiàn)  DSP  及其  研究  Turbo  

          為參加2011 Digilent Design Contest的中國代表團壯行

          • ??????? 2011年9月12日,中秋月圓之夜,參加 2011 DDC? 德國總決賽的中國代表團整裝待發(fā),即將登機遠赴德國慕尼黑參加DDC總決賽,與來自世界各地的16支隊伍進行角逐。讓我們?yōu)樗麄儔研?!預祝他們?nèi)〉煤贸煽儯? ??????
          • 關(guān)鍵字: Digilent  FPGA  

          Altera演示業(yè)界第一款基于模型的FPGA浮點DSP工具

          • Altera公司 (NASDAQ: ALTR) 今天演示了使用FPGA的浮點DSP新設計流程,這是業(yè)界第一款基于模型的浮點設計工具,支持在FPGA中實現(xiàn)復數(shù)浮點DSP算法。伯克萊設計技術(shù)公司 (Berkeley Design Technology, Inc, BDTI) 進行的獨立分析驗證了能夠在Altera 的Stratix?和Arria? FPGA系列中簡單方便的高效實現(xiàn)高性能浮點DSP設計。
          • 關(guān)鍵字: Altera  DSP  

          基于FPGA的存儲測試系統(tǒng)的設計

          • 摘要:針對某些特殊的測試試驗要求測試系統(tǒng)高性能、微體積、低功耗,在存儲測試理論基礎上,進行了動態(tài)存儲測試系統(tǒng)的FPGA設計。介紹了該系統(tǒng)的組成,對控制模塊進行了詳細設計。針對測試環(huán)境的多樣性設計了采樣策略
          • 關(guān)鍵字: FPGA  存儲測試  系統(tǒng)    

          基于Flash型FPGA的信號源卡設計

          • 摘要:介紹了一種基于Flash型FPGA的多路模擬重信號源設計方法,該系統(tǒng)以ACTEL公司的A3P125VQ100芯片為核心,實現(xiàn)了系統(tǒng)的軟硬件結(jié)合。它包括數(shù)模轉(zhuǎn)換單元、電源模塊、多路模擬開關(guān)模塊以及運算放大單元等,實現(xiàn)了電源
          • 關(guān)鍵字: Flash  FPGA  信號源    

          基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設計

          • 摘要:為了在提高數(shù)據(jù)采集卡的速度的同時降低成本,設計了一種應用流水線存儲技術(shù)的數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)應用軟件與硬件相結(jié)合的方式來控制實現(xiàn),通過MAX1308模數(shù)轉(zhuǎn)換器完成ADC的轉(zhuǎn)化過程,采用多片Nandflash流水線
          • 關(guān)鍵字: FPGA  高速數(shù)據(jù)  采集  系統(tǒng)設計    

          基于FPGA的SoC驗證平臺實現(xiàn)電路仿真?zhèn)慑e

          • 基于FPGA的SoC驗證平臺實現(xiàn)電路仿真?zhèn)慑e,臺灣工業(yè)技術(shù)研究院提出一種能夠顯著提升客制化FPGA原型板驗證效率的創(chuàng)新方法,自動化現(xiàn)有的電路仿真(in-circuit emulation)偵錯功能,并提供更高的FPGA能見度。這個以FPGA為基礎的SoC驗證平臺對工研院而言是前景看好
          • 關(guān)鍵字: 實現(xiàn)  電路  仿真  平臺  驗證  FPGA  SoC  基于  

          基于TMS320C6711B DSP的中心定位算法設計

          • 基于TMS320C6711B DSP的中心定位算法設計,地平儀是衛(wèi)星姿態(tài)控制系統(tǒng)的關(guān)鍵子系統(tǒng),其測量精度和可靠性直接關(guān)系到衛(wèi)星姿態(tài)是否精確和穩(wěn)定。本文利用TI公司的DSP芯片TMS320C6711B(簡稱C6711)實現(xiàn)了中心定位的相關(guān)算法?! ? 實時圖像處理系統(tǒng)的硬件構(gòu)成
              
          • 關(guān)鍵字: 算法  設計  定位  中心  TMS320C6711B  DSP  基于  

          TMS320VC5402 DSP與單片機的HPI接口實現(xiàn)

          • TMS320VC5402 DSP與單片機的HPI接口實現(xiàn),TMS320VC5402(VC5402)兩個可編程的多通道緩沖串口(McBSP)能夠全雙工、快速地與其他同步串口進行數(shù)據(jù)交換,硬件連接簡單,串口的工作模式和傳送數(shù)據(jù)的格式可通過編程實現(xiàn)。DSP和單片機之間的通信一般利用雙口RAM,通過
          • 關(guān)鍵字: 接口  實現(xiàn)  HPI  單片機  DSP  TMS320VC5402  

          FPGA配置模式

          • FPGA配置模式,FPGA有多種配置模式:并行主模式為一片F(xiàn)PGA加一片EPROM的方式;主從模式可以支持一片PROM編程多片F(xiàn)PGA;串行模式可以采用串行PROM編程FPGA;外設模式可以將FPGA作為微處理器的外設,由微處理器對其編程?! ∪绾螌崿F(xiàn)快
          • 關(guān)鍵字: 模式  配置  FPGA  

          FPGA芯片結(jié)構(gòu)分析

          • FPGA芯片結(jié)構(gòu)分析,目前主流的FPGA仍是基于查找表技術(shù)的,已經(jīng)遠遠超出了先前版本的基本性能,并且整合了常用功能(如RAM、時鐘管理和DSP)的硬核(ASIC型)模塊。如圖1-1所示(注:圖1-1只是一個示意圖,實際上每一個系列的FPGA都有其相應的
          • 關(guān)鍵字: 分析  結(jié)構(gòu)  芯片  FPGA  

          基于DSP的多激光威脅信號分選和碼型識別

          • 基于DSP的多激光威脅信號分選和碼型識別,由于激光技術(shù)和激光武器的迅速發(fā)展和大量應用,一個重要的軍事目標在戰(zhàn)場上可能同時受到來自不同方向、不同激光輻射源的照射和跟蹤。這時,激光偵察告警和干擾系統(tǒng)的信號環(huán)境將是許多由一定編碼的脈沖列隨機交迭而成
          • 關(guān)鍵字: 分選  識別  信號  威脅  DSP  激光  基于  

          現(xiàn)代FPGA設計的能源優(yōu)化方案

          • 現(xiàn)代FPGA設計的能源優(yōu)化方案,引言  減少FPGA的功耗可帶來許多好處,如提高可靠性、降低冷卻成本、簡化電源和供電方式、延長便攜系統(tǒng)的電池壽命等。無損于性能的低功耗設計 既需要有高功率效率的FPGA架構(gòu),也需要有能駕馭架構(gòu)組件的良好設計規(guī)范
          • 關(guān)鍵字: 優(yōu)化  方案  能源  設計  FPGA  現(xiàn)代  

          TMS320C61416控制FPGA數(shù)據(jù)加載設計

          • TMS320C61416控制FPGA數(shù)據(jù)加載設計,本文提出了采用通過市面上常見的Flash ROM芯片替代專用PROM的方式,通過DSP的外部高速總線進行FPGA加載;既節(jié)約了系統(tǒng)成本,也能達到FPGA上電迅速加載的目的;特別適用于在FPGA調(diào)試后期,待固化程序的階段。下面以兩片Xilinx公司Virtex-4系列XC4VLX60芯片為例,詳細介紹采用TI公司的TMS320C61416 DSP控制FPGA芯片數(shù)據(jù)加載的軟硬件設計。
          • 關(guān)鍵字: 加載  設計  數(shù)據(jù)  FPGA  控制  TMS320C61416  
          共9875條 359/659 |‹ « 357 358 359 360 361 362 363 364 365 366 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();