<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          CEVA VoIP平臺協(xié)助GPON住宅網(wǎng)關(guān)方案

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: CEVA  DSP  BroadLight  GPON住宅網(wǎng)關(guān)  

          CEVA為高清音頻應(yīng)用推出單核DSP解決方案

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: CEVA  DSP  高清  單核  

          Tensilica助力數(shù)字生活與多媒體高端應(yīng)用

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: Tensilica  DSP  xDSL模塊  多媒體音頻  

          IIS接口的FPGA實(shí)現(xiàn)

          • IIS接口的FPGA實(shí)現(xiàn),在嵌入式系統(tǒng)中經(jīng)常采用IIS(Inter-IC Sound)總線連接專用音頻器件以實(shí)現(xiàn)音頻輸入輸出。不少嵌入式處理器帶有專用的通過操作特殊功能寄存器實(shí)現(xiàn)對外接音頻器件的操作,但也有一些嵌入式處理器沒有擴(kuò)展IIS總線,如ARM7
          • 關(guān)鍵字: 實(shí)現(xiàn)  FPGA  接口  IIS  

          基于USB通信的FPGA高速數(shù)據(jù)采集系統(tǒng)

          • 摘要:為了解決高速數(shù)據(jù)采集以及數(shù)據(jù)傳輸問題,設(shè)計(jì)了基于USB通信的FPGA高速數(shù)據(jù)采集系統(tǒng)。方案以FPGA為控制核心,實(shí)現(xiàn)A/D控制、數(shù)據(jù)緩存雙口RAM和控制CY7C68013A三個功能。系統(tǒng)采用Verilog HDL語言,通過ISE軟件編
          • 關(guān)鍵字: 數(shù)據(jù)采集  系統(tǒng)  高速  FPGA  USB  通信  基于  

          基于FPGA的線陣CCD驅(qū)動設(shè)計(jì)

          • 摘要:電荷耦合器件(CCD)作為一種新型的光電器件,被廣泛地應(yīng)用于非接觸測量。而CCD驅(qū)動設(shè)計(jì)是CCD應(yīng)用的關(guān)鍵問題之一。為了克服早期CCD驅(qū)動電路體積大,設(shè)計(jì)周期長,調(diào)試?yán)щy等缺點(diǎn),以線陣CCD圖像傳感器TCD1251UD為
          • 關(guān)鍵字: FPGA  CCD  線陣  驅(qū)動設(shè)計(jì)    

          以全新的多核SoC架構(gòu)進(jìn)行LTE開發(fā)

          • LTE技術(shù)通過更有效的傳輸以提高數(shù)據(jù)速率,提供功能強(qiáng)大的新設(shè)備來提升移動用戶的體驗(yàn)。對于基站廠商及其供應(yīng)...
          • 關(guān)鍵字: LTE  DSP  多核SoC  浮點(diǎn)運(yùn)算  MIMO  

          線性調(diào)頻信號基于FPGA IP核的脈沖壓縮設(shè)計(jì)

          • 摘要:為實(shí)現(xiàn)線性調(diào)頻信號的數(shù)字脈沖壓縮,設(shè)計(jì)一個FPGA硬件平臺,并著重提出一種基于FPGA IP核的脈沖壓縮設(shè)計(jì)方法。針對脈沖壓縮進(jìn)行了理論分析和Matlab仿真,設(shè)計(jì)完成后對系統(tǒng)軟、硬件進(jìn)行了全面測試,并根據(jù)實(shí)測數(shù)
          • 關(guān)鍵字: FPGA  線性調(diào)頻信號  IP核  脈沖壓縮    

          基于FPGA的LCoS驅(qū)動和圖像處理系統(tǒng)設(shè)計(jì)

          • 摘要:針對分辨率為1 024times;768的LCoS屏編寫了Verilog HDL驅(qū)動代碼,在quartusⅡ9.1平臺上綜合編譯,并在Altera的FPGA芯片EP3C5E14 4C8上進(jìn)行了功能驗(yàn)證和實(shí)際輸出信號測量。采用異步FIFO結(jié)構(gòu)解決了跨異步時鐘域
          • 關(guān)鍵字: FPGA  LCoS  驅(qū)動  圖像處理    

          基于ARM和FPGA的聲納波形產(chǎn)生系統(tǒng)設(shè)計(jì)

          • 1、引言  最佳聲納系統(tǒng)的設(shè)計(jì)需要從聲納波形、聲納信道和聲納接收機(jī)三方面進(jìn)行綜合考慮[1]。在聲納信道 ...
          • 關(guān)鍵字: ARM  FPGA  聲納波形產(chǎn)生    

          基于CPLD/FPGA的USB讀寫控制器

          • 引言
            隨著計(jì)算機(jī)科技的發(fā)展,無紙辦公日益成為各單位日常辦公的主要形式。而隨著USB存儲設(shè)備日益廣泛的使用,數(shù)據(jù)泄漏的危害也越來越嚴(yán)重。因此在單位內(nèi)部對USB存儲設(shè)備的操作權(quán)限進(jìn)行控制是很有必要的。
          • 關(guān)鍵字: CPLD  FPGA  USB  讀寫    

          “寬動態(tài)”未來或成視頻監(jiān)控?cái)z像機(jī)標(biāo)配

          • 寬動態(tài)攝像機(jī)作為攝像機(jī)一個非常重要的分支,在明暗反差太大、光線來源單一的場合,發(fā)揮了重要的作用。寬動...
          • 關(guān)鍵字: 寬動態(tài)攝像機(jī)  CCD+DSP  CMOS+DPS  

          基于FPGA的交流電測量儀的設(shè)計(jì)

          • 在電力調(diào)度自動化系統(tǒng)中,測量電壓和頻率是最重要的功能。如何快速、準(zhǔn)確地采集顯得尤為重要。目前根據(jù)采集信...
          • 關(guān)鍵字: FPGA  交流電測量儀  

          基于DSP的矢量控制變頻調(diào)速系統(tǒng)設(shè)計(jì)

          • 基于DSP的矢量控制變頻調(diào)速系統(tǒng)設(shè)計(jì),摘要:利用TI公司的數(shù)字信號處理芯片TMS320F2808強(qiáng)大的運(yùn)算能力和快速實(shí)時處理能力,解決了矢量控制的復(fù)雜控制算法難以實(shí)現(xiàn)的問題,完成了矢量控制變頻調(diào)速系統(tǒng)的硬件及軟件設(shè)計(jì)。實(shí)驗(yàn)結(jié)果表明,本系統(tǒng)具有良好的穩(wěn)定
          • 關(guān)鍵字: 系統(tǒng)  設(shè)計(jì)  變頻調(diào)速  控制  DSP  矢量  基于  

          DSP與CPLD的智能變電站電網(wǎng)IED設(shè)計(jì)

          • DSP與CPLD的智能變電站電網(wǎng)IED設(shè)計(jì),摘要:著重介紹基于CPLD與DSP架構(gòu)的智能變電站電網(wǎng)IED(Intelligent Electronic Device,智能電力監(jiān)測裝置)的硬件架構(gòu)和軟件流程。著重闡述了“高速A/D轉(zhuǎn)換器+CPLD”在信號采集過程中的優(yōu)勢,以及多路信號
          • 關(guān)鍵字: IED  設(shè)計(jì)  電網(wǎng)  變電站  CPLD  智能  DSP  
          共9854條 374/657 |‹ « 372 373 374 375 376 377 378 379 380 381 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();