<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> fpga+dsp

          Altera有望2012年成FPGA龍頭

          •   市場(chǎng)分析師預(yù)測(cè),全球營(yíng)收排名第二大的可程序化邏輯組件供貨商Altera,有機(jī)會(huì)在2012年初取代該市場(chǎng)龍頭Xilinx躍上第一大供貨商位置。  
          • 關(guān)鍵字: Altera  FPGA  

          基于DSP的PSK信號(hào)調(diào)制設(shè)計(jì)與實(shí)現(xiàn)

          • 基于DSP的PSK信號(hào)調(diào)制設(shè)計(jì)與實(shí)現(xiàn), 數(shù)字調(diào)制信號(hào)又稱為鍵控信號(hào), 其調(diào)制過程是用鍵控的方法由基帶信號(hào)對(duì)載頻信號(hào)的振幅、頻率及相位進(jìn)行調(diào)制。這種調(diào)制的最基本方法有三種: 振幅鍵控(ASK)、頻移鍵控(FSK)、相移鍵控(PSK), 同時(shí)可根據(jù)所處理的基
          • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  調(diào)制  信號(hào)  DSP  PSK  基于  

          一種基于DSP的音頻實(shí)時(shí)處理系統(tǒng)

          • 一種基于DSP的音頻實(shí)時(shí)處理系統(tǒng),摘要:聲學(xué)回聲消除器一直是視頻會(huì)議系統(tǒng)不可缺少的組件。將回聲消除算法結(jié)合噪音消除和靜音檢測(cè)算法等,提出一種改進(jìn)的實(shí)時(shí)音頻處理系統(tǒng)方法,并在TMS320C6713B上實(shí)現(xiàn),能夠有效改善噪音、雙工檢測(cè)、非線性回聲等導(dǎo)
          • 關(guān)鍵字: 處理  理系  實(shí)時(shí)  音頻  DSP  基于  

          FPGA實(shí)現(xiàn)IRIG-B(DC)碼編碼和解碼的設(shè)計(jì)

          • 為達(dá)到IRIG-B碼與時(shí)間信號(hào)輸入、輸出的精確同步,采用現(xiàn)代化靶場(chǎng)的IRIG-B碼編碼和解碼的原理,從工程的角度出發(fā),提出了使用現(xiàn)場(chǎng)可編程門陣列(FPGA)來實(shí)現(xiàn)IRIG-B碼編碼和解碼的設(shè)計(jì)方案和體系結(jié)構(gòu),設(shè)計(jì)中會(huì)涉及到幾個(gè)不同的時(shí)鐘頻率,F(xiàn)PGA對(duì)時(shí)鐘的同步性具有靈活性、效率高、且功耗低。抗干擾性好的特點(diǎn)。結(jié)果表明,F(xiàn)PGA能夠確保為從設(shè)備提供同源的時(shí)鐘基準(zhǔn),使時(shí)鐘與信號(hào)的延遲控制在200 ns以內(nèi),從而得到了IRIG-B碼與時(shí)間精確同步的效果。
          • 關(guān)鍵字: IRIG-B  FPGA  DC  編碼    

          基于FPGA與DSP的雷達(dá)高速數(shù)據(jù)采集系統(tǒng)

          • 激光雷達(dá)的發(fā)射波及回波信號(hào)經(jīng)光電器件轉(zhuǎn)換形成的電信號(hào)具有脈寬窄,幅度低,背景噪聲大等特點(diǎn),對(duì)其進(jìn)行低速數(shù)據(jù)采集存在數(shù)據(jù)精度不高等問題。同時(shí),A/D轉(zhuǎn)換器與數(shù)字信號(hào)處理器直接連接會(huì)導(dǎo)致數(shù)據(jù)傳輸不及時(shí),影響系統(tǒng)可靠性、實(shí)時(shí)性。針對(duì)激光雷達(dá)回?fù)苄盘?hào),提出基于FPGA與DSP的高速數(shù)據(jù)采集系統(tǒng),利用FPGA內(nèi)部的異步FIFO和DCM實(shí)現(xiàn)A/D轉(zhuǎn)換器與DSP的高速外部存儲(chǔ)接口(EMIF)之間的數(shù)據(jù)傳輸。介紹了ADC外圍電路、工作時(shí)序以及DSP的EMIF的設(shè)置參數(shù),并對(duì)異步FIFO數(shù)據(jù)讀寫進(jìn)行仿真,結(jié)合硬件結(jié)構(gòu)詳細(xì)地
          • 關(guān)鍵字: FPGA  DSP  雷達(dá)  高速數(shù)據(jù)    

          高精度DDFS信號(hào)源FPGA實(shí)現(xiàn)

          • 為進(jìn)行高精度信號(hào)源的設(shè)計(jì),同時(shí)降低設(shè)計(jì)成本,以Cyclone II系列低端FPGA為核心,利用直接頻率合成技術(shù),對(duì)正弦信號(hào)等數(shù)據(jù)進(jìn)行1/4周期壓縮存儲(chǔ)到ROM中,在外部時(shí)鐘頻率為50 MHz,實(shí)現(xiàn)了正弦信號(hào)源的設(shè)計(jì),同時(shí),實(shí)現(xiàn)三角波、鋸齒波、矩形脈沖及2-ASK、2-PSK和2-FSK等數(shù)字調(diào)制信號(hào),系統(tǒng)還具有掃頻、指定波形次數(shù)等功能。仿真結(jié)果表明,信號(hào)源精度高,頻率調(diào)整步進(jìn)可達(dá)0.034 92 Hz,頻率范圍為0.034 92 Hz~9.375 MHz,制作成本低,功能豐富。
          • 關(guān)鍵字: DDFS  FPGA  高精度  信號(hào)源    

          SoC FPGA上的策略考慮

          • SoC FPGA上的策略考慮,引言  集成了 FPGA 架構(gòu)、硬核 CPU 子系統(tǒng)以及其他硬核 IP 的半導(dǎo)體器件 SoC FPGA 已經(jīng)發(fā)展到了一個(gè)“關(guān)鍵點(diǎn)”,它在今后十年中會(huì)得到廣泛應(yīng)用,為系統(tǒng)設(shè)計(jì)人員提供更多的選擇。對(duì)于在 FPGA 上開發(fā)的系統(tǒng)
          • 關(guān)鍵字: 考慮  策略  FPGA  SoC  

          PLD/FPGA硬件語言設(shè)計(jì)verilog HDL

          • PLD/FPGA硬件語言設(shè)計(jì)verilog HDL,HDL概述  隨著EDA技術(shù)的發(fā)展,使用硬件語言設(shè)計(jì)PLD/FPGA成為一種趨勢(shì)。目前最主要的硬件描述語言是VHDL和verilog HDL及System Verilog。 VHDL發(fā)展的較早,語法嚴(yán)格;而Verilog HDL是在C語言的基礎(chǔ)上發(fā)展起來的一種硬
          • 關(guān)鍵字: verilog  HDL  設(shè)計(jì)  語言  硬件  PLD/FPGA  

          基于DSP+FPGA的紅外圖像小目標(biāo)檢測(cè)系統(tǒng)設(shè)計(jì)

          • 基于DSP+FPGA的紅外圖像小目標(biāo)檢測(cè)系統(tǒng)設(shè)計(jì),研究單幀紅外圖像小目標(biāo)的檢測(cè)問題。對(duì)傳統(tǒng)基于數(shù)學(xué)形態(tài)學(xué)的Top-hat算子進(jìn)行分析和實(shí)驗(yàn),并利用一種最大類間方差方法確定分割閾值,進(jìn)行圖像分割和目標(biāo)檢測(cè)。在Matlab仿真中發(fā)現(xiàn),這種方法能夠在一定程度上提高單幀圖像目標(biāo)檢測(cè)的成功率,并且在一定程度上能夠適應(yīng)不同環(huán)境的需要,在實(shí)際應(yīng)用中具有一定的魯棒性。同時(shí)描述一種基于DSP+FPGA的紅外圖像處理系統(tǒng),該結(jié)構(gòu)在一定程度上可滿足實(shí)時(shí)性和靈活性的要求,具有很強(qiáng)的通用性和可擴(kuò)展性。介紹了該系統(tǒng)的總體結(jié)構(gòu),并且給
          • 關(guān)鍵字: 目標(biāo)  檢測(cè)系統(tǒng)  設(shè)計(jì)  圖像  紅外  DSP  FPGA  基于  

          TKScope DK10率先支持TI DSP全系列快速仿真、燒寫

          • TKScope DK10率先支持TI DSP全系列快速仿真、燒寫, TKScope DK10是廣州致遠(yuǎn)電子有限公司2010年隆重推出的一款高性能綜合仿真開發(fā)平臺(tái),支持DSP和ARM內(nèi)核的仿真調(diào)試,并且支持片內(nèi)/片外Flash的獨(dú)立燒寫,同時(shí)內(nèi)嵌32路專業(yè)邏輯分析儀。1 TKScope DK10仿真器簡(jiǎn)介
          • 關(guān)鍵字: 全系列  快速  仿真  燒寫  DSP  TI  DK10  率先  支持  TKScope  

          以可編程DSP架構(gòu)應(yīng)對(duì)TD-SCDMA以及TD-LTE帶來的設(shè)計(jì)挑戰(zhàn)

          • 中國(guó)作為目前世界上最大的移動(dòng)市場(chǎng),對(duì)于移動(dòng)標(biāo)準(zhǔn)的發(fā)展,希望制定不同于西方的自己的標(biāo)準(zhǔn)。這就是目前的3G標(biāo)準(zhǔn)TD-SCDMA以及未來的4G標(biāo)準(zhǔn)TD-LTE。
            在2006年初,中國(guó)政府宣布TD-SCDMA正式成為中國(guó)的3G移動(dòng)通
          • 關(guān)鍵字: TD-LTE  帶來  設(shè)計(jì)  挑戰(zhàn)  以及  TD-SCDMA  DSP  架構(gòu)  應(yīng)對(duì)  

          基于FPGA的視頻格式轉(zhuǎn)換系統(tǒng)設(shè)計(jì)

          • 摘 要: 針對(duì)電視制式PAL /NTSC 信號(hào)輸出VGA 顯示格式的解決辦法,詳細(xì)講述了基于FPGA 視頻格式轉(zhuǎn)換系統(tǒng)的設(shè)計(jì)實(shí)現(xiàn)。采用Cyclone Ⅲ系列的EP3C1*84C6作為核心處理器件,實(shí)現(xiàn)了NTSC /PAL制式視頻的解碼、色空間轉(zhuǎn)換(
          • 關(guān)鍵字: 系統(tǒng)  設(shè)計(jì)  轉(zhuǎn)換  格式  FPGA  視頻  基于  

          一種基于FPGA 的嵌入式塊SRAM 的設(shè)計(jì)

          • 摘 要:文章中提出了一種應(yīng)用于FPGA 的嵌入式可配置雙端口的塊存儲(chǔ)器。該存儲(chǔ)器包括與其他電路的布線接口、可配置邏輯、可配置譯碼、高速讀寫電路。在編程狀態(tài)下,可對(duì)所有存儲(chǔ)單元進(jìn)行清零,且編程后為兩端口獨(dú)
          • 關(guān)鍵字: FPGA  SRAM  嵌入式    

          基于FPGA的語音存儲(chǔ)與回放系統(tǒng)設(shè)計(jì)

          • 1 設(shè)計(jì)要求  設(shè)計(jì)并制作一個(gè)數(shù)字化語音存儲(chǔ)與回放系統(tǒng),其示意圖如圖1所示。

            圖1 數(shù)字化語音存儲(chǔ)與回放系統(tǒng)示意圖  (1)放大器1的增益為46dB,放大器2的增益為40dB,增益均可調(diào);  (2)帶通濾波器:通帶為30
          • 關(guān)鍵字: FPGA  語音存儲(chǔ)  回放  系統(tǒng)設(shè)計(jì)    

          基于FPGA 與VHDL 的微型打印機(jī)的驅(qū)動(dòng)設(shè)計(jì)

          • 摘 要:為了取代傳統(tǒng)利用單片機(jī)驅(qū)動(dòng)微型打印機(jī),使用Alt era 公司的FPGA 芯片EP3C25Q240C8N 設(shè)計(jì)驅(qū)動(dòng)打印機(jī)的硬件控制電路,并正確控制微型打印機(jī)的工作時(shí)序。軟件使用硬件描述語言VH DL 實(shí)現(xiàn)對(duì)微型打印機(jī)的時(shí)序控
          • 關(guān)鍵字: FPGA  VHDL  微型打印機(jī)  驅(qū)動(dòng)設(shè)計(jì)    
          共9854條 395/657 |‹ « 393 394 395 396 397 398 399 400 401 402 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();