<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          基于FPGA的數(shù)字示波器

          • 摘要:提出一種基于FPGA的簡易數(shù)字示波器設計方法,硬件上采用以Altera公司的EP2C8Q208CN現(xiàn)場可編程門陣列芯片作為核心器件,同時結合FPGA和NIOS軟核的優(yōu)勢,設計高效的片上可編程系統(tǒng)(SoPC)對高速A/D所采集的數(shù)據(jù)進
          • 關鍵字: FPGA  數(shù)字示波器    

          TI與MIT提出0.6V DSP設計

          • 電子產品世界,為電子工程師提供全面的電子產品信息和行業(yè)解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡家園
          • 關鍵字: MIT  TI  28nm  DSP  德州儀器  ISSCC  國際固態(tài)電路會議  0.6V  

          基于FPGA的FFT算法硬件實現(xiàn)

          • 設計了一種基于FPGA的1024點16位FFT算法,采用了基4蝶形算法和流水線處理方式,提高了系統(tǒng)的處理速度,改善了系統(tǒng)的性能。提出了先進行前一級4點蝶形運算,再進行本級與旋轉因子復乘運算的結構。合理地利用了硬件資源。對系統(tǒng)劃分的各個模塊使用Verilog HDL進行編碼設計。對整個系統(tǒng)整合后的代碼進行功能驗證之后,采用QuartusⅡ與Matlab進行聯(lián)合仿真,其結果是一致的。該系統(tǒng)既有DSP器件實現(xiàn)的靈活性又有專用FFT芯片實現(xiàn)的高速數(shù)據(jù)吞吐能力,在數(shù)字信號處理領域有廣泛應用。
          • 關鍵字: FPGA  FFT  算法  硬件實現(xiàn)    

          雙口RAM在DSP與ICCD通信系統(tǒng)中的應用

          • 雙口RAM在DSP與ICCD通信系統(tǒng)中的應用,摘要:提出了利用雙口RAM實現(xiàn)高時間分辨率光譜測量系統(tǒng)中DSP與ICCD并行接口的設計方案。以確保使雙方的高速通信。介紹了雙口RAM器件IDT7007的原理與使用規(guī)劃,并針對方案,給出了接口電路和軟件流程。針對二者交換數(shù)
          • 關鍵字: DSP,通信  

          基于FPGA的跳頻通信頻率合成器實現(xiàn)

          • 摘要:介紹了一種基于ARM平臺、以太網(wǎng)和GPRS無線通信技術的智能家居遠程監(jiān)控系統(tǒng),給出了系統(tǒng)的組成及工作原理,著重闡述了系統(tǒng)主要硬件和軟件的設計。智能家居遠程監(jiān)控系統(tǒng)的核心是嵌入式Web服務器。通過該嵌入式We
          • 關鍵字: FPGA  跳頻通信  頻率合成器    

          用CPLD和Flash實現(xiàn)FPGA配置

          • 摘要:FPGA可以通過串行接口進行配置。本文對傳統(tǒng)的配置方法進行了研究,并從更新配置文件的方法入手,提出了利用處理機通過網(wǎng)絡更新的方法,給出了一個用CPLD和Flash對FPGA進行配置的應用實例。
            關鍵詞:現(xiàn)場可編程
          • 關鍵字: Flash  CPLD  FPGA    

          基于FPGA的擴頻測距快速捕獲仿真研究

          • 分析了擴頻測距理論原理與優(yōu)勢,給出了一種基于FPGA的快速擴頻測距模型。通過運用FFT IP Core計算收發(fā)序列間的互相關函數(shù),可以實現(xiàn)快速捕獲。仿真結果表明,該方法具有速度快、誤差小、設計靈活、效率高的特點。
          • 關鍵字: FPGA  擴頻  快速捕獲  仿真研究    

          基于FPGA的32位ALU軟核設計

          • 介紹了一種基于可編程邏輯器件FPGA和硬件描述語言VHDL的32位ALU的設計方法。該ALU采取層次化設計方法,由控制模塊、邏輯模塊、加減法模塊、乘法模塊和除法模塊組成,能實現(xiàn)32位有符號數(shù)和無符號數(shù)的加減乘除運算,另外還能實現(xiàn)9種邏輯運算、6種移位運算以及高低字節(jié)內容互換。該ALU在QuartuslI軟件環(huán)境下進行了功能仿真,通過驗證表明,所設計的ALU完全正確,可供直接調用。
          • 關鍵字: FPGA  ALU  軟核    

          基于FPGA控制的數(shù)字化語音存儲與回放系統(tǒng)

          • 摘要:數(shù)字化語音存儲與回放系統(tǒng)的作用是對語音進行錄音和放音,并實現(xiàn)數(shù)字化控制。能夠做到語音回放的方法有很多,本課題研究的是基于FPGA控制下的語音存儲與回放系統(tǒng)。
            關鍵詞:語音錄放;數(shù)模轉換;模數(shù)轉換;FP
          • 關鍵字: FPGA  數(shù)字化  回放系統(tǒng)  語音存儲    

          FPGA基礎入門(二)

          基于CPLD設計的電器定時開關控制系統(tǒng)

          利用CPLD來替代微控制器的6種方法

          我學習FPGA的總結

          verilog中阻塞賦值和非阻塞復制的理解

          選擇VHDL或者verilog HDL還是System Verilog?

          共9854條 397/657 |‹ « 395 396 397 398 399 400 401 402 403 404 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();