<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          基于FPGA 的衛(wèi)星便攜站的同步數(shù)字復接器的設計

          • 在便攜式數(shù)字衛(wèi)星通信系統(tǒng)中,為了擴大傳輸容量和提高傳輸效率,滿足同時傳輸幾種業(yè)務的需求,通常采用時分復用的方法,將若干個低速數(shù)字碼流按一定格式合并成一個高速數(shù)據(jù)碼流,以便在一條信道中傳輸,使各個業(yè)務信
          • 關(guān)鍵字: FPGA  衛(wèi)星  便攜  數(shù)字復接器    

          根升余弦脈沖成形濾波器FPGA實現(xiàn)

          • 摘要:提出了基于電路分割技術(shù)實現(xiàn)通信系統(tǒng)發(fā)送端根升余弦波形成形濾波器查表法的FPGA結(jié)構(gòu),節(jié)省了ROM單元,討論了其ROM初始化時形波數(shù)據(jù)的組織方法,完成了該結(jié)構(gòu)的VHDL實現(xiàn),給出了該設計在Modelsim環(huán)境下的時序仿
          • 關(guān)鍵字: FPGA  脈沖  成形濾波器    

          雙DSP的多路視頻監(jiān)控系統(tǒng)設計

          • 摘要:采用兩片TI公司的專用視頻處理芯片TMS320DM642設計了一種多路視頻監(jiān)控系統(tǒng)。其中,DSP1與視頻采集芯片SAA7113共同完成多路視頻的采集,并拼接成一路視頻圖像輸出;DSP2完成對DSP1輸出圖像的采集、壓縮和視頻傳
          • 關(guān)鍵字: 設計  監(jiān)控系統(tǒng)  視頻  DSP  

          基于DSP的語音降噪系統(tǒng)設計

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡家園
          • 關(guān)鍵字: 語音降噪  DSP  TMS320VC5509  

          市場需求推動FPGA、CPU、DSP走向融合

          •   實際上,推動某項或幾項技術(shù)發(fā)展方向的真正動力是市場與技術(shù)的綜合因素,技術(shù)本身或內(nèi)在的發(fā)展慣性并不是最重要的,或者說并非唯一決定性因素。   
          • 關(guān)鍵字: FPGA  DSP  

          基于DSP的交流異步電機高精度調(diào)速系統(tǒng)設計

          • 基于DSP的交流異步電機高精度調(diào)速系統(tǒng)設計,摘要:針對交流異步電機的特性,設計了一套基于DSP的交流異步電機高精度調(diào)速系統(tǒng)。系統(tǒng)應用矢量控制技術(shù)作為系統(tǒng)的總體控制方案,以TI公司電機控制專用的高速數(shù)字信號處理器(DSP)TMS320F2812為系統(tǒng)的核心處理器,三菱
          • 關(guān)鍵字: DSP  

          基于DSP的數(shù)字預失真系統(tǒng)設計

          • 基于DSP的數(shù)字預失真系統(tǒng)設計,摘要:為提高無線通信系統(tǒng)的通信質(zhì)量與效率,提出一種基于DSP自適應數(shù)字預失真技術(shù)的系統(tǒng)設計。采用TI公司的低功耗、高性能數(shù)字信號處理器TMS320VC5502,有效提高了信號處理速度,減少了回路延時。根據(jù)信號的幅度,數(shù)
          • 關(guān)鍵字: DSP  放大器  

          基于多DSP并行處理的聲探測系統(tǒng)設計

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡家園
          • 關(guān)鍵字: DSP  TI  聲探測系統(tǒng)  多DSP并行處理  

          CEVA-TeakLite-III DSP 通過DTS-HD Master Audio Logo認證

          •   所有基于CEVA-TeakLite-III之設計的性能及兼容性   全球領(lǐng)先的硅產(chǎn)品知識產(chǎn)權(quán)(SIP)平臺解決方案和數(shù)字信號處理器(DSP)內(nèi)核授權(quán)廠商CEVA公司宣布,其CEVA-TeakLite-III DSP內(nèi)核通過了DTS-HD Master Audio™ Logo認證。這項認證是在實際的CEVA-TeakLite-III DSP內(nèi)核硬件平臺上,利用全面優(yōu)化的軟件(SW)實現(xiàn)方案來完成的,可為高端音頻SoC開發(fā)人員提供一種已獲驗證的硬件和軟件解決方案,幫助其簡化設計流程,大幅縮短
          • 關(guān)鍵字: CEVA  DSP  SIP  

          Altera開始提供業(yè)界第一款集成EFEC解決方案

          •   Altera公司日前宣布,開始提供業(yè)界第一款集成增強前向糾錯(EFEC) IP內(nèi)核,該內(nèi)核針對高性能Stratix IV和Stratix V系列FPGA進行了優(yōu)化。EFEC7和EFEC20是Altera Newfoundland技術(shù)中心 (以前的Avalon Microelectronics) 開發(fā)的多維IP內(nèi)核,專門面向城域和長距離光傳送網(wǎng)(OTN)等100G應用而設計?!?/li>
          • 關(guān)鍵字: Altera  FPGA  

          基于FPGA的大動態(tài)數(shù)控AGC系統(tǒng)設計

          • 隨著軟件無線電技術(shù)和FPGA、DSP、AD 等技術(shù)的高速發(fā)展,數(shù)字接收機的應用日益廣泛。為了擴大數(shù)字接收機的ADC 動態(tài)范圍,廣泛采用了自動增益控制(AGC) ,使接收機的增益隨著信號的強弱進行調(diào)整,其性能的好壞直接
          • 關(guān)鍵字: FPGA  AGC  動態(tài)  數(shù)控    

          基于FPGA的視頻采集與顯示模塊設計

          • 本文給出的視頻采集和顯示模塊在設計時,選取分辨率為768times;494像素的NTSC制式, 并選用輸出像素為640times;480的CCD攝像頭; FPGA選取Altera CyclONeⅡ系列Ep2c35F672c36 (內(nèi)含35000個邏輯單元); 主動串行配
          • 關(guān)鍵字: FPGA  視頻采集  顯示模塊    

          基于FPGA的測角脈沖細分電路的設計

          • 摘要:對傳統(tǒng)的數(shù)字化轉(zhuǎn)角測量方法進行了簡要介紹,提出了一種能夠提高測角分辨率的脈沖細分技術(shù),并結(jié)合激光陀螺輸出信號對該方法進行了誤差分析。接著利用FPGA對此項技術(shù)進行了硬件實現(xiàn),具體描述了電路各部分的工
          • 關(guān)鍵字: FPGA  脈沖  電路    

          基于FPGA和DDS技術(shù)的任意波形發(fā)生器設計

          • 摘要:根據(jù)現(xiàn)代電子系統(tǒng)對信號源的頻率穩(wěn)定度、準確度及分辨率越來越高的要求,結(jié)合直接數(shù)字式頻率合成器(DDS)的優(yōu)點,利用FPGA芯片的可編程性和實現(xiàn)方案易改動的特點,提出了一種基于FPGA和DDS技術(shù)的任意波形發(fā)生器
          • 關(guān)鍵字: FPGA  DDS  任意波形發(fā)生器    

          基于FPGA與VHDL的微型打印機的驅(qū)動設計

          • 摘要:為了取代傳統(tǒng)利用單片機驅(qū)動微型打印機,使用Altera公司的FPGA芯片EP3C225Q240C8N設計驅(qū)動打印機的硬件控制電路,并正確控制微型打印機的工作時序。軟件使用硬件描述語言VHDL實現(xiàn)對微型打印機的時序控制,并通
          • 關(guān)鍵字: FPGA  VHDL  微型打印機  驅(qū)動設計    
          共9854條 396/657 |‹ « 394 395 396 397 398 399 400 401 402 403 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();