<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          FPGA實現(xiàn)時分多址的一種改進型方法

          • 摘要:利用FPGA實現(xiàn)時分多址的方法有很多種,但大多數(shù)方法都對FPGA芯片資源的占用非常巨大。針對這一問題,提出一種改進型方法來實現(xiàn)時分多址。通過使用FPGA芯片內(nèi)部的雙口隨機訪問存儲器(雙口RAM),利用同一塊RAM采
          • 關鍵字: FPGA  時分  多址  改進型    

          基于DSP+LabVIEW的特高壓驗電器設計方案

          • 基于DSP+LabVIEW的特高壓驗電器設計方案, 隨著電力工業(yè)的發(fā)展和電網(wǎng)負荷需求的提高,我國正在大力發(fā)展特高壓、長距離輸電技術。高電壓導致強電場、電氣設備絕緣中的某些薄弱部分在強電場的作用下發(fā)生局部放電,同時當架空輸電線路表面的電場強度超過空氣
          • 關鍵字: 設計  方案  驗電器  高壓  DSP  LabVIEW  基于  

          基于FPGA的數(shù)據(jù)采集系統(tǒng)的設計與實現(xiàn)

          • 摘要:基于FPGA和USB2.0的技術方案,設計了一種高速化和集成化的數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)是以Altera公司的FPGA芯片EP2C5T144為主控芯片,以Cypress公司的EZ-USB FX2芯片為傳輸手段設計實現(xiàn)的。首先詳細介紹了整體系統(tǒng)的
          • 關鍵字: FPGA  數(shù)據(jù)采集系統(tǒng)    

          基于FPGA+DSP的雷達高速數(shù)據(jù)采集系統(tǒng)的實現(xiàn)

          • 摘要:激光雷達的發(fā)射波及回波信號經(jīng)光電器件轉(zhuǎn)換形成的電信號具有脈寬窄,幅度低,背景噪聲大等特點,對其進行低速數(shù)據(jù)采集存在數(shù)據(jù)精度不高等問題。同時,A/D轉(zhuǎn)換器與數(shù)字信號處理器直接連接會導致數(shù)據(jù)傳輸不
          • 關鍵字: FPGA  DSP  雷達  高速數(shù)據(jù)    

          數(shù)字基帶傳輸系統(tǒng)的FPGA設計與實現(xiàn)

          • 摘要:為了提高系統(tǒng)的集成度和可靠性,降低功耗和成本,增強系統(tǒng)的靈活性,提出一種采用非常高速積體電路的硬件描述語言(VHDL語言)來設計數(shù)字基帶傳輸系統(tǒng)的方法。詳細闡述數(shù)字基帶傳輸系統(tǒng)中信號碼型的設計原則,數(shù)
          • 關鍵字: FPGA  數(shù)字基帶  傳輸系統(tǒng)    

          TMS320C672x系列浮點DSP的EMIF研究與應用

          • TMS320C672x系列浮點DSP的EMIF研究與應用,針對如何靈活應用高性能32/64位浮點DSP TMS320C672x提供的性能優(yōu)良的外部存儲器接口(EMIF),分析了EMIF的特點和使用技巧,以TMS320C6722B型DSP為例,設計了EMIF與外部HY57V281620A型SDRAM和異步AM29LV800BB-90EC型Flash的硬件接口,并分析了EMIF訪問SDRAM和Flash時各控制寄存器配置的方法和具體步驟,列出了該配置命令下EMIF引腳與邏輯地址的對應關系和具體的軟件編寫例程;
          • 關鍵字: 研究  應用  EMIF  DSP  系列  浮點  TMS320C672x  

          Altera有望2012年成FPGA龍頭

          •   市場分析師預測,全球營收排名第二大的可程序化邏輯組件供貨商Altera,有機會在2012年初取代該市場龍頭Xilinx躍上第一大供貨商位置。  
          • 關鍵字: Altera  FPGA  

          FPGA實現(xiàn)IRIG-B(DC)碼編碼和解碼的設計

          • 為達到IRIG-B碼與時間信號輸入、輸出的精確同步,采用現(xiàn)代化靶場的IRIG-B碼編碼和解碼的原理,從工程的角度出發(fā),提出了使用現(xiàn)場可編程門陣列(FPGA)來實現(xiàn)IRIG-B碼編碼和解碼的設計方案和體系結(jié)構(gòu),設計中會涉及到幾個不同的時鐘頻率,F(xiàn)PGA對時鐘的同步性具有靈活性、效率高、且功耗低??垢蓴_性好的特點。結(jié)果表明,F(xiàn)PGA能夠確保為從設備提供同源的時鐘基準,使時鐘與信號的延遲控制在200 ns以內(nèi),從而得到了IRIG-B碼與時間精確同步的效果。
          • 關鍵字: IRIG-B  FPGA  DC  編碼    

          基于FPGA與DSP的雷達高速數(shù)據(jù)采集系統(tǒng)

          • 激光雷達的發(fā)射波及回波信號經(jīng)光電器件轉(zhuǎn)換形成的電信號具有脈寬窄,幅度低,背景噪聲大等特點,對其進行低速數(shù)據(jù)采集存在數(shù)據(jù)精度不高等問題。同時,A/D轉(zhuǎn)換器與數(shù)字信號處理器直接連接會導致數(shù)據(jù)傳輸不及時,影響系統(tǒng)可靠性、實時性。針對激光雷達回撥信號,提出基于FPGA與DSP的高速數(shù)據(jù)采集系統(tǒng),利用FPGA內(nèi)部的異步FIFO和DCM實現(xiàn)A/D轉(zhuǎn)換器與DSP的高速外部存儲接口(EMIF)之間的數(shù)據(jù)傳輸。介紹了ADC外圍電路、工作時序以及DSP的EMIF的設置參數(shù),并對異步FIFO數(shù)據(jù)讀寫進行仿真,結(jié)合硬件結(jié)構(gòu)詳細地
          • 關鍵字: FPGA  DSP  雷達  高速數(shù)據(jù)    

          高精度DDFS信號源FPGA實現(xiàn)

          • 為進行高精度信號源的設計,同時降低設計成本,以Cyclone II系列低端FPGA為核心,利用直接頻率合成技術,對正弦信號等數(shù)據(jù)進行1/4周期壓縮存儲到ROM中,在外部時鐘頻率為50 MHz,實現(xiàn)了正弦信號源的設計,同時,實現(xiàn)三角波、鋸齒波、矩形脈沖及2-ASK、2-PSK和2-FSK等數(shù)字調(diào)制信號,系統(tǒng)還具有掃頻、指定波形次數(shù)等功能。仿真結(jié)果表明,信號源精度高,頻率調(diào)整步進可達0.034 92 Hz,頻率范圍為0.034 92 Hz~9.375 MHz,制作成本低,功能豐富。
          • 關鍵字: DDFS  FPGA  高精度  信號源    

          基于DSP的PSK信號調(diào)制設計與實現(xiàn)

          • 基于DSP的PSK信號調(diào)制設計與實現(xiàn), 數(shù)字調(diào)制信號又稱為鍵控信號, 其調(diào)制過程是用鍵控的方法由基帶信號對載頻信號的振幅、頻率及相位進行調(diào)制。這種調(diào)制的最基本方法有三種: 振幅鍵控(ASK)、頻移鍵控(FSK)、相移鍵控(PSK), 同時可根據(jù)所處理的基
          • 關鍵字: 設計  實現(xiàn)  調(diào)制  信號  DSP  PSK  基于  

          一種基于DSP的音頻實時處理系統(tǒng)

          • 一種基于DSP的音頻實時處理系統(tǒng),摘要:聲學回聲消除器一直是視頻會議系統(tǒng)不可缺少的組件。將回聲消除算法結(jié)合噪音消除和靜音檢測算法等,提出一種改進的實時音頻處理系統(tǒng)方法,并在TMS320C6713B上實現(xiàn),能夠有效改善噪音、雙工檢測、非線性回聲等導
          • 關鍵字: 處理  理系  實時  音頻  DSP  基于  

          基于FPGA的視頻格式轉(zhuǎn)換系統(tǒng)設計

          • 摘 要: 針對電視制式PAL /NTSC 信號輸出VGA 顯示格式的解決辦法,詳細講述了基于FPGA 視頻格式轉(zhuǎn)換系統(tǒng)的設計實現(xiàn)。采用Cyclone Ⅲ系列的EP3C1*84C6作為核心處理器件,實現(xiàn)了NTSC /PAL制式視頻的解碼、色空間轉(zhuǎn)換(
          • 關鍵字: 系統(tǒng)  設計  轉(zhuǎn)換  格式  FPGA  視頻  基于  

          一種基于FPGA 的嵌入式塊SRAM 的設計

          • 摘 要:文章中提出了一種應用于FPGA 的嵌入式可配置雙端口的塊存儲器。該存儲器包括與其他電路的布線接口、可配置邏輯、可配置譯碼、高速讀寫電路。在編程狀態(tài)下,可對所有存儲單元進行清零,且編程后為兩端口獨
          • 關鍵字: FPGA  SRAM  嵌入式    

          基于FPGA的語音存儲與回放系統(tǒng)設計

          • 1 設計要求  設計并制作一個數(shù)字化語音存儲與回放系統(tǒng),其示意圖如圖1所示。

            圖1 數(shù)字化語音存儲與回放系統(tǒng)示意圖  (1)放大器1的增益為46dB,放大器2的增益為40dB,增益均可調(diào);  (2)帶通濾波器:通帶為30
          • 關鍵字: FPGA  語音存儲  回放  系統(tǒng)設計    
          共9875條 396/659 |‹ « 394 395 396 397 398 399 400 401 402 403 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();