<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          基于FPGA的多路正弦波信號發(fā)生器專用芯片設(shè)計

          • 基于開源思想與SOPC技術(shù),采用32位開源軟核處理器OR1200和開源軟核DDS,在FPGA上實現(xiàn)了頻率、相位可預(yù)置并且可調(diào)的3路正弦波信號發(fā)生器專用芯片的設(shè)計。該專用芯片基于OR1200固化專用程序?qū)崿F(xiàn),通過UART傳輸控制數(shù)據(jù),可同時控制3路正弦波的產(chǎn)生,其頻率范圍為1 Hz~100 MHz,步進頻率為1 Hz,相位范圍為0°~359°。設(shè)計方案在DE2-70開發(fā)板上進行了實際驗證,證明了設(shè)計的正確性和可行性。
          • 關(guān)鍵字: FPGA  多路  正弦波信號  發(fā)生器    

          AES算法中S-box和列混合單元的優(yōu)化及FPGA技術(shù)實現(xiàn)

          • AES算法中S-box和列混合單元的優(yōu)化及FPGA技術(shù)實現(xiàn),1 S-box的優(yōu)化設(shè)計

            在AES標準算法中定義了兩個較大的列表。S-box和逆S-box。將S-box用于兩個應(yīng)用:字節(jié)替代和密鑰擴展。而逆S-box則用于逆字節(jié)替代。這兩個列表是不相同的,因此必須建立兩個不同的ROM(256×8 b),
          • 關(guān)鍵字: FPGA  技術(shù)  實現(xiàn)  優(yōu)化  單元  算法  S-box  混合  AES  

          Virtex-6 FPGA ML605開發(fā)評估技術(shù)方案

          • Virtex-6 FPGA ML605開發(fā)評估技術(shù)方案,Virtex-6 FPGA適合用有線通信,無線基礎(chǔ)設(shè)備和廣播設(shè)備等領(lǐng)域.本文介紹了Virtex-6 FPGA主要特性,以及骨干網(wǎng)OTU-4成幀與EFEC框圖, LTE 2x2無線電設(shè)計框圖和支持SD/HD/3G-SDI接口的新一代交換框圖, Virtex®-6 FPGA
          • 關(guān)鍵字: 技術(shù)  方案  評估  開發(fā)  FPGA  ML605  Virtex-6  

          德州儀器 C64x 架構(gòu)采用 Linux 內(nèi)核

          •   日前,德州儀器 (TI) 宣布為其 C64x 系列數(shù)字信號處理器 (DSP) 與多內(nèi)核片上系統(tǒng) (SoC) 提供 Linux 內(nèi)核支持,以充分滿足通信與關(guān)鍵任務(wù)基礎(chǔ)設(shè)施、醫(yī)療診斷以及高性能測量測試等應(yīng)用需求。客戶正日漸將開源代碼作為產(chǎn)品的重要組成部分,因此應(yīng)用開發(fā)人員將充分受益于 TI 高性能 DSP 采用 Linux 的優(yōu)勢,可減少軟件開發(fā),并集中更多的精力在其應(yīng)用中實現(xiàn)特性與軟件的差異化。   Nash Technologies 的 Olaf Soentgen 指出:“TI 基于 C
          • 關(guān)鍵字: TI  DSP  SoC  C64x  

          基于CPLD的IEEE1149.1 USB下載電纜設(shè)計

          • 引言隨著片上系統(tǒng)(SoC,SystemonChip)時代的到來,包括復雜可編程邏輯器件(CPLD,ComplexProgrammab...
          • 關(guān)鍵字: FPGA  CPLD  USB下載電纜  IEEE1149.1  

          歐勝獲Tensilica高保真音頻授權(quán)以提供高質(zhì)量聲效平臺

          •   歐勝微電子有限公司和泰思立達有限公司(Tensilica®,Inc.) 日前宣布雙方簽署了一項關(guān)于創(chuàng)建一個低功耗、高清晰度(HD)聲音平臺的許可協(xié)議。   通過將歐勝世界領(lǐng)先的混合信號技術(shù)和音頻專長與泰思立達創(chuàng)新的高保真音頻數(shù)字處理器(DSP)內(nèi)核相結(jié)合,這一許可協(xié)議將高清晰度聲效帶給了包括移動電話、上網(wǎng)本、智能本、數(shù)字電視以及其它多媒體設(shè)備在內(nèi)的各種多媒體平臺。   相對于當前消費電子世界中的高清晰度視頻這一項既定標準,這項合作將為高清晰度聲效確定基準,并且滿足消費者對清靈通透音頻的需求
          • 關(guān)鍵字: 歐勝  混合信號  DSP  

          賽靈思ISE 12設(shè)計套件用智能時鐘門控技術(shù)降低動態(tài)功耗30%

          •   全球可編程平臺領(lǐng)導廠商賽靈思公司(Xilinx, Inc.)日前推出 ISE 12軟件設(shè)計套件,實現(xiàn)了具有更高設(shè)計生產(chǎn)力的功耗和成本的突破性優(yōu)化。ISE 設(shè)計套件首次利用“智能”時鐘門控技術(shù),將動態(tài)功耗降低多達 30%。此外,該新型套件還提供了基于時序的高級設(shè)計保存功能、為即插即用設(shè)計提供符合 AMBA 4 AXI4 規(guī)范的IP支持,同時具備第四代部分重配置功能的直觀設(shè)計流程,可降低多種高性能應(yīng)用的系統(tǒng)成本。   在為所有 Xilinx Virtex-6 和 Spartan-
          • 關(guān)鍵字: Xilinx  FPGA  軟件設(shè)計套件  

          醫(yī)療電子市場成像設(shè)備占比重最大 FPGA廠商忙于開拓疆土

          •   中國國際醫(yī)療器械博覽會的熱度一年勝過一年,今年規(guī)模再創(chuàng)紀錄。而同期舉辦的第三屆中國國際醫(yī)療電子技術(shù)大會(CMET)則更是吸引了眾多國際半導體公司參加,會議也由以前的一天變?yōu)閮商臁?   “醫(yī)療電子市場的年復合增長率在所在領(lǐng)域中最高,達14.6%,超過目前也是很火的汽車電子、無線通信等領(lǐng)域,所以大家可以想象它為什么吸引眾多觀眾。”iSuppli資深分析師王仁震解釋,“而中國醫(yī)療電子市場占全球的比例也是逐年增長,2006年只占到4%,但2013年可達到9%的比重。&rd
          • 關(guān)鍵字: 醫(yī)療電子  FPGA  成像設(shè)備  

          基于FPGA的可調(diào)信號源設(shè)計

          • 針對航天檢測設(shè)備中信號源單一、不可調(diào)等缺點,提出并實現(xiàn)了一種以FPGA 、高速D/A、繼電器AQY210為核心,結(jié)構(gòu)簡單,控制靈活,信號質(zhì)量高的多功能信號源生成系統(tǒng)。該系統(tǒng)可提供各種頻率、幅值、偏置等參數(shù)可調(diào)的模擬信號,成功應(yīng)用于工業(yè)控制開關(guān)量輸出性能檢測。同時,上位機與硬件通信的接口使用了USB-單片機(CY7C68013)和USB-FIFO(FT245)兩種方案,并進行實際對比,提出其適用條件和范圍。
          • 關(guān)鍵字: FPGA  可調(diào)信號源    

          基于FPGA的高速HIL仿真器實現(xiàn)電機控制器測試

          • 電機在現(xiàn)代生活中扮演著重要角色。出于對安全、成本及效率的考慮,工程師——尤其是混合電動力汽車(HEV)...
          • 關(guān)鍵字: FPGA  HIL仿真器  電機控制器測試  

          以智能型混合信號FPGA開發(fā)真正符合需求的系統(tǒng)

          • 要實現(xiàn)能夠?qū)⑺兄匾δ芗稍趩我黄骷脑O(shè)計理由很簡單,因為這樣就能將材料成本、部件庫存及電路板面積減至最低。另外,相較于多芯片解決方案,單芯片方案的功耗也較低,同時也有助于提高對知識產(chǎn)權(quán)的保護。如果一項設(shè)計功能的精髓能夠深植于單一芯片上,將會大大增加第三方取得這項設(shè)計的困難度。
          • 關(guān)鍵字: 符合  需求  系統(tǒng)  真正  開發(fā)  混合  信號  FPGA  智能型  數(shù)字信號  

          研華推出可記錄密度的DSP ATCA刀片服務(wù)器MIC-5701E

          •   全球領(lǐng)先的電信計算架構(gòu)刀片服務(wù)器和多核網(wǎng)絡(luò)平臺提供商研華科技推出一款新的ATCA產(chǎn)品 ----- MIC-5701E ATCA DSP刀片服務(wù)器(研發(fā)代碼為Tomcat)。MIC-5701E基于Texas Instruments (TI) 公司的TMS320TCI6486 6核DSP,此款刀片服務(wù)器是研華同類DSP產(chǎn)品中首款能夠為高容量基礎(chǔ)設(shè)施應(yīng)用提供超優(yōu)越性能的服務(wù)器。鑒于電信設(shè)備制造商所面臨的平臺成本問題,該刀片服務(wù)器的總成本更低、板卡所需空間更小、功耗更低。   伴隨著開拓新的密度和成本的
          • 關(guān)鍵字: 研華  DSP  刀片服務(wù)器  MIC-5701E  

          FPGA將在4G系統(tǒng)中占重要地位

          • 除了語音連接之外,數(shù)字蜂窩無線網(wǎng)絡(luò)(如GSM和增強的GSM-EDGE)現(xiàn)在可以提供更高的數(shù)據(jù)傳輸速率,理論上可達到384...
          • 關(guān)鍵字: FPGA  4G系統(tǒng)  

          數(shù)字信號處理器性價比的新標桿

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: 數(shù)字信號  DSP  處理器  

          基于FPGA的面陣CCD驅(qū)動電路的設(shè)計

          • 介紹一種面陣CCD傳感器TH7888A的原理和性能,分析其對驅(qū)動信號的時序要求,選用FPGA器件作為硬件設(shè)計平臺,使用VHDL語言對驅(qū)動信號時序進行硬件描述,針對Xilinx公司的Spartan3系列芯片進行仿真及配置;選用LM117提供CCD所需的偏置電壓,EL7212提供驅(qū)動。系統(tǒng)測試結(jié)果表明,該CCD驅(qū)動電路可以滿足CCD的工作要求。
          • 關(guān)鍵字: 電路  設(shè)計  驅(qū)動  CCD  FPGA  基于  
          共9875條 454/659 |‹ « 452 453 454 455 456 457 458 459 460 461 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();