賽靈思公司今天所發(fā)布的消息“賽靈思采用28 納米高性能、低功耗工藝加速平臺開發(fā),推進可編程勢在必行”凸顯了功耗在目前系統(tǒng)設計中所起的重要作用,也充分顯示了在賽靈思考慮將 28 納米工藝技術作為其新一代 FPGA 系列產品的技術選擇時, 功耗如何在一定程度上影響到了最終的決策。。
眾所周知,FPGA 在摩爾定律作用下不斷發(fā)展,每一代新產品的推出,都提高了系統(tǒng)功能,加強了計算能力。不過,也存在著自相矛盾的地方。隨著 FPGA 按照摩爾定律不斷發(fā)展,設計和構建 FPGA 的工程
關鍵字:
Xilinx 28納米 FPGA
全球可編程邏輯解決方案領導廠商賽靈思公司 (Xilinx Inc.? ) 今天宣布,為推進可編程勢在必行之必然趨勢,正對系統(tǒng)工程師在全球發(fā)布賽靈思新一代可編程FPGA平臺。和前代產品相比, 全新的平臺功耗降低一半,而性能提高兩倍。通過選擇一個高性能低功耗的工藝技術,一個覆蓋所有產品系列的、統(tǒng)一的、可擴展的架構,以及創(chuàng)新的工具,賽靈思將最大限度地發(fā)揮 28 納米技術的價值, 為客戶提供具備 ASIC 級功能的 FPGA,以滿足其成本和功耗預算的需求。同時還能通過簡單的設計移植和 IP 再利用,
關鍵字:
Xilinx 28納米 FPGA
Altera公司今天宣布,40-nm Stratix® IV FPGA系列最近榮獲電子編輯媒體的多個獎項。Stratix IV系列因其在密度、性能和功耗上的優(yōu)勢,以及在前沿工藝技術上的領先地位獲得《電子技術應用》、中國電子報以及《VME和關鍵系統(tǒng)雜志》(VME and Critical Systems)的編輯的認可。Stratix IV FPGA器件自2008年12月開始發(fā)售起,已有10家電子行業(yè)媒體授予它12項產品和技術獎。最新的獎項包括:
《電子技術應用》雜志授予Strati
關鍵字:
Altera Stratix FPGA
Tensilica日前發(fā)布第二代基帶引擎ConnX BBE16,用于LTE(長期演進技術)及4G基帶SoC(片上系統(tǒng))的設計。ConnX BBE16的16路MAC(乘數累加器)架構經過特別優(yōu)化,以滿足無線DSP(數字信號處理)算法需求,包括:OFDM(正交頻分復用)、FFT(快速傅氏變換)、FIR(有限脈沖響應)、IIR(無限脈沖響應)以及矩陣運算。ConnX BBE16針對芯片面積以及低功耗應用進一步優(yōu)化,相比原先的ConnX BBE在某些關鍵算法上提供高達三倍的性能。該架構適用于可編程無線手持設備
關鍵字:
Tensilica 基帶 DSP
DSP系統(tǒng)中的EMC和EMI的解決方案, 在任何高速數字電路設計中,處理噪音和電磁干擾(EMI)都是必然的挑戰(zhàn)。處理音視訊和通訊訊號的數字訊號處理(DSP)系統(tǒng)特別容易遭受這些干擾,設計時應該及早厘清潛在的噪音和干擾源,并及早采取措施將這些干擾降到最小
關鍵字:
解決方案 EMI EMC 系統(tǒng) DSP DSP
一、摘要 從簡單SRAM接口到高速同步接口,TimingDesigner軟件允許設計者在設計流程的初期就判斷出潛在的時序問題,盡最大可能在第一時間解決時序問題。在設計過程的早期檢測到時序問題,不僅節(jié)省時間,而且可以更
關鍵字:
FPGA 時序
1 引言 20世紀末,全球范圍內興起的信息革命浪潮,為汽車工業(yè)的突破性發(fā)展提供了千載難逢的機遇,信息技術的廣泛應用是解決汽車帶來的諸如交通擁擠、交通安全、環(huán)境污染、能源枯竭等問題的最佳途徑。同時,隨著
關鍵字:
FPGA DSP 汽車電子
為了支持“三重播放”應用,人們對高速通信和超快速計算的需求日益增大,這向系統(tǒng)開發(fā)師、算法開發(fā)師和硬件工程師等人員提出了新的挑戰(zhàn),要求他們將各種標準、組件和聯(lián)網設備融合成一個整體
關鍵字:
FPGA 處理 實現 RapidIO 串行 利用 RapidIO
MicroTCA正在成為嵌入信號處理應用,尤其是高性能的多處理器系統(tǒng)中日益普及的標準。這些標準采用了可滿足“運營商級”電信設備需求的先進中間卡(AdvancedMC),從而找到了進入電信應用的途徑,如無線基帶處理。
關鍵字:
FPGA RapidIO 無線 導入 MicroTCA
基于FPGA的高速定點FFT算法的設計方案,引 言 快速傅里葉變換(FFT)作為計算和分析工具,在眾多學科領域(如信號處理、圖像處理、生物信息學、計算物理、應用數學等)有著廣泛的應用。在高速數字信號處理領域,如雷達信號處理,FFT的處理速度往往是整個系
關鍵字:
算法 設計 方案 FFT 定點 FPGA 高速 基于
基于FPGA的光電抗干擾電路設計方案,光電靶的基本原理是:當光幕內的光通量發(fā)生足夠大的變化時,光電傳感器會響應這種變化而產生電信號。這就是說,一些非彈丸物體在穿過光幕時也會使得光幕內光通量發(fā)生變化以至光電傳感器產生電信號。從原理上,這種現
關鍵字:
電路設計 方案 抗干擾 光電 FPGA 基于
1引言直接數字頻率合成DDS(DirectDigitalSynthesizer)是基于奈奎斯特抽樣定理理論和現代器件生...
關鍵字:
FPGA DDS 信號源 設計
0引言現代信號處理技術通常都需要進行大量高速浮點運算。由于浮點數系統(tǒng)操作比較復雜,需要專用硬...
關鍵字:
高速流水線 浮點加法器 FPGA
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。
創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473