<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga:quartusⅡ

          基于賽靈思Virtex-5 FPGA的LTE仿真器實(shí)現(xiàn)

          •   功能強(qiáng)大的可編程邏輯平臺(tái)使得Prisma Engineering公司能夠針對(duì)所有蜂窩網(wǎng)絡(luò)提供可重配置無線測試設(shè)備。長期演進(jìn)(LTE)是移動(dòng)寬帶的最3GPP標(biāo)準(zhǔn),它打破了現(xiàn)有蜂窩網(wǎng)絡(luò)的固有模式。LTE與前代UMTS和GSM標(biāo)準(zhǔn)相比,除采用高頻譜效率的射頻技術(shù)外,其架構(gòu)還得到了大幅簡化。LTE系統(tǒng)的無線接入部分Node-B,是連接無線電和整個(gè)互聯(lián)網(wǎng)協(xié)議核心網(wǎng)絡(luò)之間的邊緣設(shè)備。這種架構(gòu)無法監(jiān)測和測試等效于UMTS中間鏈路上的元件。必須通過無線電接口,才能有效地測試LTE網(wǎng)絡(luò)元件。   這正是Prisma
          • 關(guān)鍵字: Xilinx  FPGA  Virtex-5  

          以基于賽靈思 FPGA 的硬件加速技術(shù)打造高速系統(tǒng)

          •   設(shè)計(jì)人員時(shí)常需要通過增加計(jì)算能力或額外輸入(或兩者)延長現(xiàn)有的嵌入式系統(tǒng)的壽命。而可編程系統(tǒng)平臺(tái)在這里大有用武之地。我們曾經(jīng)希望用安全網(wǎng)絡(luò)連接功能升級(jí)一套網(wǎng)絡(luò)可編程系統(tǒng)。安全網(wǎng)絡(luò)連接功能需要加密才能運(yùn)行安全外殼 (SSH)、傳輸層安全 (TLS)、安全套接層(SSL) 或虛擬專用網(wǎng) (VPN) 等協(xié)議。這種安全需求與把各種系統(tǒng)接入因特網(wǎng)的需求同步增長,例如,為了啟用遠(yuǎn)程管理與分布式控制系統(tǒng)。   因該領(lǐng)域仍在發(fā)展并且標(biāo)準(zhǔn)尚未固定,因此成本主要取決于一次性工程費(fèi)用。所以,F(xiàn)PGA 技術(shù)能實(shí)現(xiàn)最高價(jià)值。
          • 關(guān)鍵字: Xilinx  FPGA  

          賽靈思推出ISE 12.3設(shè)計(jì)套件,引入AMBA 4 AXI4 IP 核

          •   ISE12.3增強(qiáng)PlanAhead 設(shè)計(jì)與分析控制臺(tái),并進(jìn)一步優(yōu)化功耗,標(biāo)志著支持 AXI4 接口IP的推出,和即插即用FPGA 設(shè)計(jì)的實(shí)現(xiàn)   賽靈思公司(Xilinx, Inc.  )宣布推出 ISE® 12.3設(shè)計(jì)套件,這標(biāo)志著這個(gè)FPGA 行業(yè)領(lǐng)導(dǎo)者針對(duì)片上系統(tǒng)設(shè)計(jì)的互聯(lián)功能模塊, 開始推出滿足AMBA® 4 AXI4 規(guī)范的IP核,以及用于提高生產(chǎn)力的 PlanAhead™ 設(shè)計(jì)和分析控制臺(tái),同時(shí)還推出了用于降低了Spartan®-6 FPG
          • 關(guān)鍵字: Xilinx  FPGA  ISE  

          手把手課堂:Xilinx FPGA設(shè)計(jì)時(shí)序約束指南

          •   作為賽靈思用戶論壇的定期訪客,我注意到新用戶往往對(duì)時(shí)序收斂以及如何使用時(shí)序約束來達(dá)到時(shí)序收斂感到困惑。為幫助 FPGA設(shè)計(jì)新手實(shí)現(xiàn)時(shí)序收斂,讓我們來深入了解時(shí)序約束以及如何利用時(shí)序約束實(shí)現(xiàn)FPGA 設(shè)計(jì)的最優(yōu)結(jié)果。   何為時(shí)序約束?   為保證設(shè)計(jì)的成功,設(shè)計(jì)人員必須確保設(shè)計(jì)能在特定時(shí)限內(nèi)完成指定任務(wù)。要實(shí)現(xiàn)這個(gè)目的,我們可將時(shí)序約束應(yīng)用于連線中——從某 FPGA 元件到 FPGA 內(nèi)部或 FPGA 所在 PCB 上后續(xù)元件輸入的一條或多條路徑。   在 FPGA 設(shè)計(jì)
          • 關(guān)鍵字: Xilinx  FPGA  設(shè)計(jì)時(shí)序  

          [組圖]FPGA器件的在線配置方法

          • [組圖]FPGA器件的在線配置方法,引 言
            ??在當(dāng)今變化的市場環(huán)境中,產(chǎn)品是否便于現(xiàn)場升級(jí),是否便于靈活使用成為產(chǎn)品能否進(jìn)入市場的關(guān)鍵因素。在這種背景下,Altera公司的基于SRAM LUT結(jié)構(gòu)的FPGA器件得到了廣泛的應(yīng)用。雖然這些器件應(yīng)用廣泛,但由
          • 關(guān)鍵字: 配置  方法  在線  器件  FPGA  組圖  

          一種用于數(shù)字下變頻的高階分布式FIR濾波器及FPGA實(shí)現(xiàn)

          • 摘要:設(shè)計(jì)了一種用于數(shù)字下變頻的256階分布式FIR濾波器。通過分析分布式FIR濾器結(jié)構(gòu)給實(shí)現(xiàn)電路所需資源和...
          • 關(guān)鍵字: FPGA  FIR濾波器  分布式算法  

          LXI總線數(shù)字化儀模塊設(shè)計(jì)

          • 介紹了一種基于LXI總線數(shù)字化儀模塊的總體設(shè)計(jì)方案。該數(shù)字化儀模塊以FPGA和DSP作為采集控制和信號(hào)處理核心單元,兼容兩種標(biāo)準(zhǔn)頻率中頻信號(hào)的采集與數(shù)據(jù)處理,采用基于IEEE1588精密時(shí)鐘協(xié)議提供的時(shí)間基準(zhǔn)進(jìn)行精確定時(shí)觸發(fā)。軟件系統(tǒng)在Windows NT平臺(tái)上實(shí)現(xiàn),開發(fā)了基于Lab Windows/CVI的虛擬儀器軟面板,保證了模塊運(yùn)行的穩(wěn)定性和人機(jī)界面的友好。本數(shù)字化儀模塊的特點(diǎn)在于該模塊在高性能FPGA的控制下實(shí)現(xiàn)兩種中頻信號(hào)采集,最高采樣頻率可達(dá)130 MHz,可靠性、穩(wěn)定性好,具有較好的實(shí)用價(jià)值
          • 關(guān)鍵字: LXI總線  FPGA  DSP  IEEE1588  201104  

          基于NETFPGA的手背靜脈身份認(rèn)證系統(tǒng)

          • 本作品設(shè)計(jì)并實(shí)現(xiàn)了一種基于近紅外手背靜脈檢測生物特征的個(gè)人身份認(rèn)證系統(tǒng)(VAS系統(tǒng)),在Xilinx公司提供的NetFPGA開發(fā)平臺(tái)上完成了系統(tǒng)開發(fā)。實(shí)現(xiàn)了手背靜脈圖像的采集、處理、存儲(chǔ)和匹配驗(yàn)證等功能,充分發(fā)揮了FPGA硬件功能,采用軟硬件協(xié)同思想,流水線策略和并行處理的方法,移植和優(yōu)化了軟件算法。同時(shí)對(duì)NetFPGA平臺(tái)進(jìn)行了改造和擴(kuò)展;還實(shí)現(xiàn)了靈活、友好的交互界面,安全級(jí)別高,擴(kuò)展性強(qiáng)。
          • 關(guān)鍵字: 嵌入式系統(tǒng)  FPGA  身份認(rèn)證  生物特征  手背靜脈  201104  

          基于點(diǎn)判決域的多模盲均衡算法及其FPGA實(shí)現(xiàn)

          • 摘要:恒模算法無法克服信號(hào)的相位失真問題,且穩(wěn)態(tài)誤差大;修正恒模算法可以恢復(fù)信號(hào)相位,但均衡器收斂后,穩(wěn)態(tài)...
          • 關(guān)鍵字: FPGA  ISE  恒模算法  修正恒模算法  多模算法  Xilinx  

          基于DSP Builder的子帶分解自適應(yīng)濾波器的FPGA實(shí)現(xiàn)

          • 自適應(yīng)濾波器已經(jīng)廣泛應(yīng)用于信道均衡、回聲取消、系統(tǒng)識(shí)別、頻譜估計(jì)等各個(gè)方面?;谧訋Х纸獾淖赃m應(yīng)濾波...
          • 關(guān)鍵字: 子帶分解  自適應(yīng)濾波器  FPGA  Altera  

          FPGA工藝制程走在CPU前面

          •   日前,晶圓代工龍頭企業(yè)臺(tái)積電宣布了其一季度業(yè)績,營收為12.9億美元,環(huán)比增長14.1%同比增長16.9%,這一切得益于其不斷進(jìn)步的工藝制程,就目前28nm制程節(jié)點(diǎn),臺(tái)積電一口氣推出了6款不同規(guī)格的產(chǎn)品,而其他代工廠則表示下半年才會(huì)推出28nm的產(chǎn)品。   
          • 關(guān)鍵字: Xilinx  FPGA  

          中國國際醫(yī)療電子技術(shù)大會(huì)隆重登場

          •   權(quán)威的市場分析、領(lǐng)先的技術(shù)方案、關(guān)鍵元器件展示與講解,2011年4月19日,眾多精彩內(nèi)容伴隨著第四屆中國國際醫(yī)療電子大會(huì)(CMET2011)一同亮相深圳。深圳醫(yī)療器械行業(yè)協(xié)會(huì)會(huì)長陶篤純、藍(lán)韻集團(tuán)產(chǎn)品市場部總監(jiān)劉明宇、中國科學(xué)院深圳先進(jìn)技術(shù)研究院 鄭海榮博士分別從深圳醫(yī)療器械產(chǎn)業(yè)發(fā)展概況、醫(yī)改兩年帶來的機(jī)遇與挑戰(zhàn)、多學(xué)科交叉驅(qū)動(dòng)醫(yī)療儀器創(chuàng)新關(guān)鍵等角度出發(fā),
          • 關(guān)鍵字: TI  FPGA  醫(yī)療超聲  

          基于Xilinx FPGA的片上系統(tǒng)無線保密通信終端設(shè)計(jì)

          • 0引言利用軟件實(shí)施加密算法已經(jīng)成為實(shí)時(shí)安全通信系統(tǒng)的重要瓶頸。標(biāo)準(zhǔn)的商品化CPU和DSP無法跟上數(shù)據(jù)...
          • 關(guān)鍵字: FPGA  片上系統(tǒng)  無線保密  通信終端  

          基于FPGA+DSP的高速中頻采樣信號(hào)處理平臺(tái)的實(shí)現(xiàn)

          • 基于FPGA+DSP的高速中頻采樣信號(hào)處理平臺(tái)的實(shí)現(xiàn),摘要:高速中頻采樣信號(hào)處理平臺(tái)在實(shí)際應(yīng)用中有很大的前景,提出采用FPGA+DSP的處理結(jié)構(gòu),結(jié)合高性能A/D和D/A處理芯片,設(shè)計(jì)了一個(gè)通用處理平臺(tái),并對(duì)其主要性能進(jìn)行了測試。實(shí)驗(yàn)與實(shí)際應(yīng)用表明,該系統(tǒng)具有很強(qiáng)的
          • 關(guān)鍵字: 信號(hào)處理  平臺(tái)  實(shí)現(xiàn)  采樣  中頻  FPGA  DSP  高速  基于  

          FPGA在數(shù)字式心率計(jì)中的電路組成及工作原理

          • 本心率計(jì)在數(shù)字式心率計(jì)的基礎(chǔ)上,采用FPGA和VHDL語言實(shí)現(xiàn),減少了元器件使用數(shù)量,提高了測量精度和可靠性。該電路能夠?qū)崟r(shí)采集并測量人體心跳的瞬時(shí)和平均心跳速率,判斷并顯示心率狀態(tài)(即心跳是否正常、是否過快或過慢、是否有心率不齊現(xiàn)象)。如果心率過快或過慢或者有心率不齊現(xiàn)象,那么將用不同顏色發(fā)光管進(jìn)行閃爍報(bào)警顯示。

          • 關(guān)鍵字: FPGA  數(shù)字式  電路  工作原理    
          共6368條 273/425 |‹ « 271 272 273 274 275 276 277 278 279 280 » ›|

          fpga:quartusⅡ介紹

          您好,目前還沒有人創(chuàng)建詞條fpga:quartusⅡ!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA:QuartusⅡ    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();