<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> fpga:quartusⅡ

          基于FPGA的ARINC429通信協(xié)議設(shè)計(jì)實(shí)現(xiàn)

          • 摘要:介紹了在FPGA上利用SoPC技術(shù)設(shè)計(jì)實(shí)現(xiàn)某機(jī)載數(shù)據(jù)傳榆設(shè)備與機(jī)載專用計(jì)算機(jī)進(jìn)行通信的ARINC429通信協(xié)議,實(shí)現(xiàn)了對(duì)ARINC429數(shù)據(jù)的一發(fā)一收。該系統(tǒng)模塊充分利用了FPGA硬件可編程性、高度集成性、實(shí)時(shí)性的特點(diǎn)。測(cè)
          • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  協(xié)議  通信  FPGA  ARINC429  基于  

          具有多個(gè)電壓軌的FPGA和DSP電源設(shè)計(jì)實(shí)例

          • 大多數(shù)電子產(chǎn)品由于包含一個(gè)或多個(gè)FPGA或DSP數(shù)字處理芯片而需要提供多個(gè)電源軌。在為這些數(shù)字IC供電時(shí),有多種方案可以選擇,也有許多潛在的陷阱需要避免。在“具有多個(gè)電壓軌的FPGA和DSP應(yīng)用的電源設(shè)計(jì)方法rd
          • 關(guān)鍵字: 電源  設(shè)計(jì)  實(shí)例  DSP  FPGA  多個(gè)  電壓  具有  

          基于FPGA的多路圖像采集系統(tǒng)的軟件設(shè)計(jì)

          • 摘要:分析了現(xiàn)有的視頻采集方案的研究現(xiàn)狀,對(duì)如何采用CCD攝像頭采集多通道、高分辨率、高質(zhì)量的圖像以及基于FPGA的嵌入式圖像采集系統(tǒng)的實(shí)現(xiàn)方法做了研究。與傳統(tǒng)圖像采集系統(tǒng)相比,該系統(tǒng)主要利用四片視頻解碼芯片
          • 關(guān)鍵字: FPGA  多路  圖像采集系統(tǒng)  軟件設(shè)計(jì)    

          基于FPGA的空間目標(biāo)碰撞預(yù)警系統(tǒng)

          • 摘要:為了解決空間目標(biāo)與航天器發(fā)生碰撞的問題,設(shè)計(jì)了一種基于FPGA,以在軌目標(biāo)三維坐標(biāo)為待處理數(shù)據(jù)進(jìn)行快速并行處理的目標(biāo)碰撞預(yù)警系統(tǒng)。該系統(tǒng)基于Xilinx公司FPGA芯片中的內(nèi)容可尋址存儲(chǔ)器(Content Addressable
          • 關(guān)鍵字: FPGA  目標(biāo)碰撞  預(yù)警系統(tǒng)    

          寬帶數(shù)字信道化接收機(jī)的FPGA實(shí)現(xiàn)

          • 摘要:為解決現(xiàn)代電子戰(zhàn)對(duì)接收機(jī)處理帶寬寬、靈敏度高及實(shí)時(shí)性處理的要求,提出一種數(shù)字信道化接收機(jī)的設(shè)計(jì)方法。在推導(dǎo)高效信道化接收機(jī)模型的基礎(chǔ)上,采用多相濾波器結(jié)構(gòu)實(shí)現(xiàn)的數(shù)字信道化接收機(jī)。該接收機(jī)利用超高
          • 關(guān)鍵字: FPGA  寬帶  接收機(jī)  數(shù)字信道化    

          基于FPGA的步進(jìn)電機(jī)控制器研究和實(shí)現(xiàn)

          • 摘要:步進(jìn)電機(jī)是一種將電脈沖轉(zhuǎn)化為角位移的執(zhí)行機(jī)構(gòu),已廣泛應(yīng)用于各種自動(dòng)化控制系統(tǒng)中。為了提高對(duì)步進(jìn)電機(jī)的細(xì)分要求,提出了基于FPGA控制的步進(jìn)電機(jī)控制器方案。給出了用VHDL語言層次化設(shè)計(jì)各功能模塊的過程,
          • 關(guān)鍵字: FPGA  步進(jìn)電機(jī)  控制器    

          IGLOO的FPGA構(gòu)成的馬達(dá)控制方案

          • 本文介紹了IGLOO系列主要特性和優(yōu)勢(shì),IGLOO系列架構(gòu)框圖以及采用AGL125的馬達(dá)控制子板主要特性,步進(jìn)馬達(dá)控制邏...
          • 關(guān)鍵字: IGLOO  FPGA  馬達(dá)控制方案  Actel  

          Altera宣布光纖互連FPGA產(chǎn)品計(jì)劃

          •   展望未來發(fā)展,帶寬容量能夠逐步滿足應(yīng)用和內(nèi)容開發(fā)者的需求,Altera公司近日發(fā)布其光纖互連可編程器件規(guī)劃。   收發(fā)器是業(yè)界發(fā)展的關(guān)鍵,因此,Altera發(fā)揮在這一領(lǐng)域的技術(shù)領(lǐng)先優(yōu)勢(shì),將這一遠(yuǎn)景展望變?yōu)楝F(xiàn)實(shí)。這些直接光纖接口支持多種應(yīng)用,大幅度提高了帶寬容量,同時(shí)降低了系統(tǒng)復(fù)雜度、成本和功耗。
          • 關(guān)鍵字: Altera  FPGA  

          ASIC和FPGA的優(yōu)勢(shì)與劣勢(shì)

          • ASIC和FPGA的優(yōu)勢(shì)與劣勢(shì),ASIC和FPGA具有不同的價(jià)值主張,在作出選擇前必須仔細(xì)評(píng)估。兩種種技術(shù)對(duì)比。這里介紹了ASIC和FPGA 的優(yōu)勢(shì)與劣勢(shì):FPGA與ASIC的設(shè)計(jì)優(yōu)勢(shì)
            FPGA 的設(shè)計(jì)優(yōu)勢(shì)
          • 關(guān)鍵字: 劣勢(shì)  優(yōu)勢(shì)  FPGA  ASIC  

          fpga

          • fpga,什么是 FPGA?現(xiàn)場(chǎng)可編程門陣列 (FPGA) 是由通過可編程互連連接的可配置邏輯塊 (CLB) 矩陣構(gòu)成的可編程半導(dǎo)體器件。相對(duì)于專為特定設(shè)計(jì)定制構(gòu)建的專用集成電路 (ASIC) 而言,F(xiàn)PGA 能通過編程來滿足應(yīng)用和功能要求。雖
          • 關(guān)鍵字: fpga  

          立體攝像深度感知的FPGA實(shí)現(xiàn)

          • 立體攝像深度感知的FPGA實(shí)現(xiàn),針對(duì)立體攝像的深度感知,F(xiàn)PGA解決方案能使處理器的時(shí)間得到緩解,減少或除去器件的成本,例如MPU、DSP、激光器和昂貴的鏡頭。通過提供給機(jī)器人其環(huán)境中的差異測(cè)繪,F(xiàn)PGA使機(jī)器人中的CPU專注于重要的高層任務(wù),例如建
          • 關(guān)鍵字: FPGA  實(shí)現(xiàn)  感知  深度  攝像  立體  

          Altium持續(xù)投資聯(lián)合實(shí)驗(yàn)室 強(qiáng)化電子設(shè)計(jì)人才力量

          •   Altium日前宣布與中國(guó)礦業(yè)大學(xué)徐海學(xué)院合作共建電子設(shè)計(jì)聯(lián)合實(shí)驗(yàn)室,這也是Altium公司首次與國(guó)內(nèi)獨(dú)立學(xué)院聯(lián)合建設(shè)實(shí)驗(yàn)室。Altium公司向徐海學(xué)院捐贈(zèng)了70套價(jià)值人民幣400萬的一體化電子設(shè)計(jì)平臺(tái)正版軟件Altium Designer,以用于電子設(shè)計(jì)教學(xué)及培訓(xùn)活動(dòng)。雙方同時(shí)將合作開展與電子電路設(shè)計(jì)、FPGA數(shù)字電路設(shè)計(jì)及SoPC嵌入式系統(tǒng)設(shè)計(jì)領(lǐng)域相關(guān)的教學(xué)合作,全面提升下一代電子設(shè)計(jì)人才的綜合素養(yǎng),并進(jìn)一步強(qiáng)化Altium與中國(guó)院校的合作。   中國(guó)礦業(yè)大學(xué)副校長(zhǎng)、徐海學(xué)院董事長(zhǎng)宋學(xué)鋒教授表示
          • 關(guān)鍵字: Altium  FPGA  嵌入式系統(tǒng)  

          基于TDI-CCD的成像FPGA系統(tǒng)軟件設(shè)計(jì)應(yīng)用

          • 摘要:為建立高速、高效、合理的CCD成像軟件系統(tǒng),設(shè)計(jì)TDI-CCD成像系統(tǒng)自頂向下的軟件設(shè)計(jì)結(jié)構(gòu)和模塊化設(shè)計(jì)方法,實(shí)現(xiàn)成像系統(tǒng)FPGA軟件解耦合,給出整體軟件設(shè)計(jì)結(jié)構(gòu)及其性能分析;在系統(tǒng)調(diào)試階段運(yùn)行良好。實(shí)際運(yùn)行
          • 關(guān)鍵字: TDI-CCD  FPGA  成像  系統(tǒng)    

          一種基于SoPC的FPGA在線測(cè)試方法

          • 摘要:針對(duì)Altera公司現(xiàn)有FPGA在線測(cè)試方法無法適應(yīng)大批量測(cè)試/激勵(lì)數(shù)據(jù)自動(dòng)傳輸?shù)那闆r,論文提出了一種基于SoPC的FPGA在線測(cè)試方法,該方法采用Nios II控制數(shù)據(jù)傳輸過程、DMA協(xié)助數(shù)據(jù)傳輸、FIFO作為數(shù)據(jù)暫存,采用
          • 關(guān)鍵字: SoPC  FPGA  在線測(cè)試  方法    

          高階FIR濾波器的計(jì)算機(jī)設(shè)計(jì)與FPGA實(shí)現(xiàn)

          • 摘要:根據(jù)有限沖擊響應(yīng)(FIR)數(shù)字濾波器的原理,綜合運(yùn)用Matlab和FPGA的QuartusⅡ兩大計(jì)算機(jī)軟件,提出了一種利用QuartusⅡ中參數(shù)化宏功能模塊(LPM)的FIR濾波器設(shè)計(jì)方法。首先利用Matlab設(shè)計(jì)濾波器系數(shù),再利用Quart
          • 關(guān)鍵字: FPGA  FIR  濾波器  計(jì)算機(jī)    
          共6368條 276/425 |‹ « 274 275 276 277 278 279 280 281 282 283 » ›|

          fpga:quartusⅡ介紹

          您好,目前還沒有人創(chuàng)建詞條fpga:quartusⅡ!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA:QuartusⅡ    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();