<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga:quartusⅡ

          基于POWER PC+FPGA架構(gòu)的飛行試驗(yàn)振動(dòng)數(shù)據(jù)實(shí)時(shí)分析

          • 摘要:飛行試驗(yàn)振動(dòng)信號具有采樣率高、數(shù)據(jù)量大、處理復(fù)雜的特點(diǎn),在現(xiàn)有條件下,通過遙測鏈路很難將大量的振動(dòng)數(shù)據(jù)實(shí)時(shí)傳輸至地面監(jiān)控系統(tǒng)。針對試飛測試的需要,結(jié)合某型號的試飛關(guān)鍵技術(shù)攻關(guān)研究,突破試飛振動(dòng)數(shù)
          • 關(guān)鍵字: POWER  FPGA  PC  架構(gòu)    

          基于Cyclone III FPGA的DDR2接口設(shè)計(jì)分析

          • DDR SDRAM是Double Data Rate SDRAM的縮寫,即雙倍速率同步動(dòng)態(tài)隨機(jī)存儲器。DDR內(nèi)存是在SDRAM內(nèi)存基礎(chǔ)上發(fā)展而來的,能夠在時(shí)鐘的上升沿和下降沿各傳輸一次數(shù)據(jù),可以在與SDRAM相同的總線時(shí)鐘頻率下達(dá)到更高的數(shù)據(jù)傳輸率。雖然DDR2和DDR一樣,都采用相同采樣方式進(jìn)行數(shù)據(jù)傳輸,但DDR2擁有兩倍于DDR的預(yù)讀取系統(tǒng)命令數(shù)據(jù)的能力。
          • 關(guān)鍵字: Cyclone  FPGA  DDR2  III    

          高性能FPGA中的高速SERDES接口

          • 引言  串行接口常用于芯片至芯片和電路板至電路板之間的數(shù)據(jù)傳輸。隨著系統(tǒng)的帶寬不斷增加至多吉比特范圍,并行接口已經(jīng)被高速串行鏈接,或SERDES (串化器/ 解串器)所取代 。起初, SERDES是獨(dú)立的ASSP或ASIC器
          • 關(guān)鍵字: SERDES  FPGA  性能  接口    

          基于Xilinx FPGA的片上系統(tǒng)無線保密通信終端

          • 本設(shè)計(jì)使用硬件描述語言VHDL在FPGA數(shù)字邏輯層面上實(shí)現(xiàn)AES加解密,為了系統(tǒng)的擴(kuò)展性和構(gòu)建良好的人機(jī)交互,設(shè)計(jì)通過PS/2鍵盤輸入加密密鑰,并將其顯示在LCD上。在軟核MicroBlaze上,通過SPI總線讀寫FIFO和RAM控制射頻芯片CC2420,使系統(tǒng)具有信道選擇、地址識別、自動(dòng)CRC校驗(yàn)功能,使系統(tǒng)更加安全、通信誤碼率更低。

          • 關(guān)鍵字: 保密  通信  終端  無線  系統(tǒng)  Xilinx  FPGA  基于  

          異步FIFO在FPGA與DSP通信中的運(yùn)用

          • 摘要 利用異步FIFO實(shí)現(xiàn)FPGA與DSP進(jìn)行數(shù)據(jù)通信的方案。FPGA在寫時(shí)鐘的控制下將數(shù)據(jù)寫入FIFO,再與DSP進(jìn)行握手后,DSP通過EMIFA接口將數(shù)據(jù)讀入。文中給出了異步FIFO的實(shí)現(xiàn)代碼和FPGA與DSP的硬件連接電路。經(jīng)驗(yàn)證,利用
          • 關(guān)鍵字: 通信  運(yùn)用  DSP  FPGA  FIFO  異步  

          基于FPGA數(shù)據(jù)流控制動(dòng)態(tài)可重構(gòu)的實(shí)現(xiàn)

          • 摘要 基于FPGA基本數(shù)據(jù)流的下載控制方式,利用遺傳算法,通過單片機(jī)控制數(shù)據(jù)流的方式對FPGA進(jìn)行編程配置,實(shí)現(xiàn)自身重構(gòu),使系統(tǒng)具有自適應(yīng)、自組織和自修復(fù)的特性。
            關(guān)鍵詞 FPGA;遺傳算法;動(dòng)態(tài)重構(gòu);單片機(jī)
          • 關(guān)鍵字: FPGA  數(shù)據(jù)流  動(dòng)態(tài)可重構(gòu)    

          基于FPGA的CAN總線控制器SJA1000軟核的設(shè)計(jì)

          • 基于FPGA的CAN總線控制器SJA1000軟核的設(shè)計(jì)
            湯書森,劉 棟,李建明
            (蘭州大學(xué)信息科學(xué)與工程學(xué)院,蘭州 730000)
            摘要:分析了CAN控制器SJA1000的特點(diǎn)及CAN協(xié)議通信格式。設(shè)計(jì)了控制器SJA1000的IP軟核,能為應(yīng)用提
          • 關(guān)鍵字: SJA1000  軟核  設(shè)計(jì)  控制器  總線  FPGA  CAN  

          基于FIash和JTAG接口的FPGA多配置系統(tǒng)

          • 摘要:針對需要切換FPGA器件的配置以實(shí)現(xiàn)不同功能的特殊應(yīng)用場合,提出了一種使用大容量的Flash存儲器作配置碼流載體的FPGA多配置系統(tǒng)。該系統(tǒng)采用傳輸速度快的JTAG接口提高了配置碼流的燒寫速度,采用并行從模式減少
          • 關(guān)鍵字: FIash  JTAG  FPGA  接口    

          基于USB和FPGA的隨機(jī)數(shù)發(fā)生器驗(yàn)證平臺

          • 摘要:為了方便基于FPGA實(shí)現(xiàn)的隨機(jī)數(shù)發(fā)生器的驗(yàn)證與演示,以CycloneII FPGA芯片EP2C20Q240C8N為核心,設(shè)計(jì)實(shí)現(xiàn)了隨機(jī)數(shù)發(fā)生器IP核下載與測試的開發(fā)驗(yàn)證平臺,并詳細(xì)闡述了各模塊的設(shè)計(jì)原理及關(guān)鍵技術(shù)。最后,通過下載
          • 關(guān)鍵字: FPGA  USB  隨機(jī)數(shù)發(fā)生器    

          基于FPGA的超高頻讀寫器設(shè)計(jì)

          • 摘要:射頻識別是一種非接觸自動(dòng)識別技術(shù),近年來廣泛應(yīng)用于物流管理、車輛收費(fèi)、門禁管理等方面。UHF頻段RFID技術(shù)由于可實(shí)現(xiàn)遠(yuǎn)距離和快速通信而受到越來越多的關(guān)注。文章提出了一款基于ISO/IEC18000-6C協(xié)議的超高頻
          • 關(guān)鍵字: 設(shè)計(jì)  讀寫器  高頻  FPGA  基于  

          基于FPGA的智能儀器遠(yuǎn)程控制系統(tǒng)設(shè)計(jì)

          • 為實(shí)現(xiàn)智能儀器的遠(yuǎn)程控制,提高控制系統(tǒng)的速度,采用現(xiàn)場可箱程門陣列(FPGA)芯片、USB芯片等實(shí)現(xiàn)了智能儀器遠(yuǎn)程控制系統(tǒng)的設(shè)計(jì)。重點(diǎn)介紹RS 232與USB的接口轉(zhuǎn)換原理及FPGA程序設(shè)計(jì)和仿真。系統(tǒng)采用先入先出存儲器和有限狀態(tài)機(jī)實(shí)現(xiàn)了RS 232與USB的接口轉(zhuǎn)換,并實(shí)現(xiàn)上位機(jī)的控制、數(shù)據(jù)處理等功能。系統(tǒng)可大大減少上位機(jī)的工作量,不僅可以用于實(shí)驗(yàn)室也可應(yīng)用在工業(yè)生產(chǎn)中。
          • 關(guān)鍵字: 控制系統(tǒng)  設(shè)計(jì)  遠(yuǎn)程  儀器  FPGA  智能  基于  

          基于ARM和FPGA的電力光纖信號分析儀的設(shè)計(jì)

          • 為了能更好地實(shí)現(xiàn)變電站的自動(dòng)化和數(shù)字化以及完成變電站系統(tǒng)的實(shí)時(shí)監(jiān)控、測試,更快捷、直觀地獲得設(shè)備的運(yùn)行狀態(tài)。介紹了一臺基于ARM+FPGA的電力光纖信號分析儀的設(shè)計(jì)與研究,從硬件方面提出了新的設(shè)計(jì)方案。這種光纖信號分析儀主要實(shí)現(xiàn)對數(shù)字化變電站中通過100 M BaseFX傳輸?shù)母鞣N格式報(bào)文的抓取、信息提取、報(bào)文解碼、實(shí)時(shí)存儲及波形顯示等功能。
          • 關(guān)鍵字: FPGA  ARM  電力光纖  信號分析    

          基于1553B總線協(xié)議的解碼器設(shè)計(jì)和FPGA實(shí)現(xiàn)

          • 摘要:文章通過對1553B總線協(xié)議的研究,結(jié)合現(xiàn)代EDA技術(shù),介紹了一種使用現(xiàn)場可編程邏輯器件(FPGA)設(shè)計(jì)1553B,總線協(xié)議用的manches-ter II型碼解碼器的方法。通過采用Verilog HDL硬件描述語言和原理圖混合輸入法,使設(shè)
          • 關(guān)鍵字: 1553B  FPGA  總線協(xié)議  解碼器    

          基于FPGA的視頻信號發(fā)生器設(shè)計(jì)

          • 摘要:目前數(shù)字相機(jī)逐步取代模擬相機(jī)應(yīng)用在光電測量設(shè)備中,因此圖像處理器也逐漸轉(zhuǎn)化為接收數(shù)字視頻的接口,對數(shù)字圖像處理器檢測的信號發(fā)生器的研制也變得十分迫切。本文介紹了一種基于FPGA的兩種數(shù)字視頻格式輸出
          • 關(guān)鍵字: FPGA  視頻信號  發(fā)生器    

          一種基于FPGA核系統(tǒng)的智能429-422信號轉(zhuǎn)換模塊的設(shè)

          • 摘要:介紹了一種智能信號轉(zhuǎn)換模塊的設(shè)計(jì)方法。這種智能模塊采用了基于FPGA嵌入式軟核系統(tǒng),是基于NiosII軟核處理器的架構(gòu),可以在模塊上完全實(shí)現(xiàn)外部總線信號之間相互轉(zhuǎn)換,無需驅(qū)動(dòng)程序或操作系統(tǒng)的干預(yù)。同時(shí)對用
          • 關(guān)鍵字: FPGA  429  422  系統(tǒng)    
          共6368條 274/425 |‹ « 272 273 274 275 276 277 278 279 280 281 » ›|

          fpga:quartusⅡ介紹

          您好,目前還沒有人創(chuàng)建詞條fpga:quartusⅡ!
          歡迎您創(chuàng)建該詞條,闡述對fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA:QuartusⅡ    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();