<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-pwm

          基于FPGA的同步FIFO在大幅面高速彩色噴繪機噴頭數(shù)據(jù)傳輸中的應用

          • 研究了基于FPGA的同步FIFO和移位寄存器,利用同步FIFO作為大幅面高速彩色噴繪機噴頭與上位機之間數(shù)據(jù)傳輸以及接口數(shù)據(jù)傳輸?shù)木彺婺K。該設(shè)計在保證數(shù)據(jù)傳輸實時性的前提下,解決了噴頭和上位機像素數(shù)據(jù)格式方向不一致的問題,并消除了部分數(shù)據(jù)冗余。
          • 關(guān)鍵字: 同步FIFO  彩色噴繪機  FPGA  

          基于FPGA的電梯控制器的設(shè)計與實現(xiàn)

          • 介紹了基于Altera公司EP1K30TC144芯片的電梯控制器設(shè)計過程,描述了該控制系統(tǒng)的功能。該設(shè)計采用VHDL語言進行編程,以QUARTUSⅡ軟件為開發(fā)平臺,對本設(shè)計進行了仿真,并使用JTAG將程序代碼下載到實驗板上進行了硬件驗證。
          • 關(guān)鍵字: JTAG  電梯控制器  FPGA  

          基于FPGA的水聲信號高速采集存儲系統(tǒng)的設(shè)計與實現(xiàn)

          • 介紹了一種基于FPGA的水聲信號數(shù)據(jù)采集與存儲系統(tǒng)的設(shè)計與實現(xiàn),給出了系統(tǒng)的總體方案,并對各部分硬件和軟件的設(shè)計進行了詳細描述。系統(tǒng)以FPGA作為數(shù)據(jù)的控制處理核心,以存儲容量達2 GB的大容量NAND型Flash作為存儲介質(zhì)。該系統(tǒng)主要由數(shù)據(jù)采集模塊、數(shù)據(jù)存儲模塊和RS-232串行通信模塊組成,具有穩(wěn)定可靠、體積小、功耗低、存儲容量大等特點,實驗證明該系統(tǒng)滿足設(shè)計要求。
          • 關(guān)鍵字: 數(shù)據(jù)采集  Flash  FPGA  

          用FPGA內(nèi)部集成的DSP實現(xiàn)圖像處理的實例分析

          • intevac是商用和軍用市場光學產(chǎn)品的前沿開發(fā)商。本文介紹該公司nightvista嵌入式電子系統(tǒng)的開發(fā),該產(chǎn)品是高性能超低亮度緊湊型攝像機。該攝像機最初采用了流行的數(shù)字信號處理器、幾個assp和外部存儲器件。系統(tǒng)對性能的需求越來越高,工程師團隊決定試驗一種替代方案——在可編程邏輯中實現(xiàn)可配置軟核處理器。
          • 關(guān)鍵字: 圖像處理  NIOS  FPGA  

          FPGA系統(tǒng)調(diào)試問題及提高調(diào)試效率的方法

          • 本文就調(diào)試FPGA系統(tǒng)時遇到的問題及有助于提高調(diào)試效率的方法,針對Altera和Xilinx的FPGA調(diào)試提供了最新的方法和工具。
          • 關(guān)鍵字: 邏輯分析儀  測試內(nèi)核  FPGA  

          基于FPGA的線陣CCD器件驅(qū)動器及其系統(tǒng)控制邏輯時序的設(shè)計

          • 介紹一種基于FPGA設(shè)計線陣CCD器件TCDl208AP復雜驅(qū)動電路和整個CCD的電子系統(tǒng)控制邏輯時序的方法,并給出時序仿真波形。工程實踐結(jié)果表明,該驅(qū)動電路結(jié)構(gòu)簡單、功耗小、成本低、抗干擾能力強,適應工程小型化的要求。
          • 關(guān)鍵字: 時序綜合分析  CCD  FPGA  

          FPGA低功耗設(shè)計小貼士

          • 采用FPGA進行低功耗設(shè)計并不是一件容易的事,盡管有許多方法可以降低功耗。FPGA的類型、IP核、系統(tǒng)設(shè)計、軟件算法、功耗分析工具及個人設(shè)計方法都會對產(chǎn)品功耗產(chǎn)生影響。值得注意的是,如果使用不當,有些方法反而會增加功耗,因此必須根據(jù)實際情況選擇適當?shù)脑O(shè)計方法。
          • 關(guān)鍵字: 功率估算  結(jié)構(gòu)設(shè)計  FPGA  

          基于NIOS Ⅱ處理器的數(shù)字信號解碼器設(shè)計

          • 介紹了一種基于NIOS Ⅱ?qū)崿F(xiàn)數(shù)字信號解碼器的方法,該系統(tǒng)由FPGA 和相應接口電路組成,將NIOS Ⅱ嵌入式軟核CPU 集成到FPGA 中構(gòu)成片上系統(tǒng)( SOC) ,可以將串行輸入的不歸零PCM 碼轉(zhuǎn)換為可分析的8 位并行碼,并通過上位機軟件顯示解碼結(jié)果。
          • 關(guān)鍵字: 數(shù)字信號解碼器  嵌入式軟核CPU  FPGA  

          基于FPGA的GSM系統(tǒng)直放站數(shù)字選頻器設(shè)計

          • 提出了一種基于FPGA的數(shù)字選頻器設(shè)計方案,該數(shù)字選頻器應用于八通道的GSM系統(tǒng)直放站,采用低成本的FPGA芯片Xilink Spartan-3A DSP XC3SD3400A進行數(shù)字信號處理。給出了較詳細的硬件設(shè)計方案,并通過Agilent Technologies N5230A網(wǎng)絡(luò)分析儀對數(shù)字選頻器進行了測量,被選出的有效相鄰信道之間的最小間隔能達到1MHz,能夠?qū)崿F(xiàn)較好的選頻功能,可滿足實際應用的要求。
          • 關(guān)鍵字: 數(shù)字選頻器  MSP430  FPGA  

          基于VHDL的感應加熱電源數(shù)字移相觸發(fā)器設(shè)計

          • 用數(shù)字觸發(fā)器的設(shè)計思想設(shè)計其硬件結(jié)構(gòu)并對軟件算法進行了改進。改進后的數(shù)字移相觸發(fā)器簡單可靠,產(chǎn)生脈沖的對稱性好,抗干擾能力強,能夠保證捕獲到每一個換相區(qū)并及時觸發(fā)。
          • 關(guān)鍵字: 鎖相環(huán)倍頻  脈沖觸發(fā)模塊  FPGA  

          基于FPGA的脈沖重復頻率(PRF)跟蹤器的設(shè)計

          • 本文利用FPGA資源豐富?易于編程的特點設(shè)計了純硬方式的脈沖重復頻率跟蹤器,實現(xiàn)了在密集信號環(huán)境下的信號跟蹤,并且將多路并行的跟蹤器集成在一片F(xiàn)PGA中,簡化了系統(tǒng)結(jié)構(gòu),縮小了體積?
          • 關(guān)鍵字: 多路脈沖重復頻率跟蹤器  關(guān)聯(lián)比較器  FPGA  

          基于FPGA的PWM計數(shù)器改進設(shè)計

          • 簡單改變FPGA計數(shù)器規(guī)格使作為DAC功能PWM計數(shù)器的紋波降低。
          • 關(guān)鍵字: PWM  紋波  FPGA計數(shù)器  

          FPGA在航空電子系統(tǒng)中的設(shè)計應用

          • 由于競爭的壓力和對飛機性能無止境的追求,航空電子從簡單、獨立的設(shè)備發(fā)展到如今以每秒百萬位乃至更快的速度交換信息的高級智能系統(tǒng)網(wǎng)絡(luò)。這也帶來了必須克服的許多設(shè)計問題。
          • 關(guān)鍵字: 高級智能系統(tǒng)網(wǎng)絡(luò)  航空電子  FPGA  

          有限狀態(tài)機的FPGA設(shè)計

          • 有限狀態(tài)機是一種常見的電路,由于時序電路和組合電路組成,設(shè)計有限狀態(tài)機的第一步是確定采用Moore狀態(tài)機還是采用Mealy狀態(tài)機。Mealy狀態(tài)機的狀態(tài)轉(zhuǎn)變不僅和當前狀態(tài)有關(guān),而且和各輸入信號有關(guān);Moore狀態(tài)機的轉(zhuǎn)變只和當前狀態(tài)有關(guān)。從電路實現(xiàn)功能上來講,任何一種都可以實現(xiàn)同樣的功能。但他們的輸出時序不同,所以選擇使用哪種狀態(tài)機是要根據(jù)具體情況來定。
          • 關(guān)鍵字: Moore狀態(tài)機  Mealy狀態(tài)機  FPGA  

          基于FPGA的帶Cache的嵌入式CPU的設(shè)計與實現(xiàn)

          • MIPS(Microprocessor without Interlocked Pipeline STages)是一種典型的RISC(Reduced InstructiON Set Computer)微處理器,在嵌入式系統(tǒng)領(lǐng)域中得到廣泛的應用。MIPS32TM指令集開放,指令格式規(guī)整,易于流水線設(shè)計,大量使用寄存器操作。與CISC(Complex Instruction Set Computer)微處理器相比,RISC具有設(shè)計更簡單、設(shè)計周期更短等優(yōu)點,并可以應用更多先進的技術(shù),開發(fā)更快的下一代處理器。
          • 關(guān)鍵字: 流水線CPU  時序設(shè)計  FPGA  
          共7200條 79/480 |‹ « 77 78 79 80 81 82 83 84 85 86 » ›|

          fpga-pwm介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
          歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();