<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fsp:fpga-pcb

          基于變換采樣的超寬帶接收機(jī)設(shè)計(jì)

          • 基于變換采樣的超寬帶接收機(jī)設(shè)計(jì), 在高精度UWB定位系統(tǒng)中,目標(biāo)信號是超短脈寬的脈沖,有很寬的帶寬,為了對這種寬帶信號進(jìn)行處理,我們要求如下兩個(gè)條件。1)設(shè)計(jì)應(yīng)該實(shí)現(xiàn)超高的采樣率。對于UWB定位系統(tǒng),恢復(fù)較好的脈沖波形以獲得較高時(shí)間分辨率信息
          • 關(guān)鍵字: 變換采樣  FPGA  可編程延時(shí)芯片  ADC  UWB  接收機(jī)  

          為高性能FPGA平臺選擇最佳存儲器

          • 在演算法交易領(lǐng)域的最新進(jìn)展是導(dǎo)入一些更低延遲的解決方案,其中最佳的方式是使用FPGA搭建的客制硬體。這些FPGA硬體可說是硬編碼ASIC的極致性能和CP
          • 關(guān)鍵字: 高性能  FPGA  平臺  存儲器  

          一種FPGA單粒子軟錯(cuò)誤檢測電路設(shè)計(jì)

          • 摘要:分析了FPGA器件發(fā)生單粒子效應(yīng)的空間分布特性,設(shè)計(jì)并實(shí)現(xiàn)了一種面向FPGA單粒子軟錯(cuò)誤的檢測電路。將該電路放置在FPCA待檢測電路的附近,利
          • 關(guān)鍵字: FPGA  空間分布特性  單粒子效應(yīng)  軟錯(cuò)誤  檢測電路  

          PCB布線技巧:去耦電容的擺放

          • 相信對做硬件的工程師,畢業(yè)開始進(jìn)公司時(shí),在設(shè)計(jì)PCB時(shí),老工程師都會對他說,PCB走線不要走直角,走線一定要短,電容一定要就近擺放等等。但是
          • 關(guān)鍵字: PCB  布線技巧  去耦電容  

          淺談LED芯片的技術(shù)和應(yīng)用

          • 燈具的壽命一直是大家所關(guān)注的主要問題之一。建構(gòu)良好的燈具散熱系統(tǒng),單靠選擇熱阻低的LED組件并不夠,必須有效降低PN接面到環(huán)境的熱阻,以盡可
          • 關(guān)鍵字: LED芯片  PCB  LED  

          一種CORDIC協(xié)處理器核的設(shè)計(jì)與實(shí)現(xiàn)

          • 一種CORDIC協(xié)處理器核的設(shè)計(jì)與實(shí)現(xiàn), 隨著航天技術(shù)的發(fā)展,航天任務(wù)對于導(dǎo)航計(jì)算機(jī)的性能要求越來越高。導(dǎo)航計(jì)算機(jī)除了要對傳感器數(shù)據(jù)進(jìn)行采集,與控制系統(tǒng)進(jìn)行實(shí)時(shí)通訊,還要能進(jìn)行實(shí)時(shí)的計(jì)算。盡管目前航天任務(wù)中使用的處理器芯片性能越來越強(qiáng),但大多
          • 關(guān)鍵字: FPGA  IP核  CORDIC  協(xié)處理器  

          EDA環(huán)境銜接測量軟件 電子產(chǎn)品開發(fā)周期大幅縮短

          • 消費(fèi)性電子產(chǎn)品汰換周期越來越短,且功能復(fù)雜度不斷提高,使得系統(tǒng)研發(fā)人員面臨縮短產(chǎn)品開發(fā)時(shí)間的嚴(yán)峻挑戰(zhàn)。所幸,現(xiàn)今自動(dòng)化測試系統(tǒng)已開始
          • 關(guān)鍵字: 測試系統(tǒng)  微處理器  FPGA  

          微軟計(jì)劃以FPGA提升數(shù)據(jù)中心服務(wù)器效能

          • 微軟計(jì)劃以FPGA提升數(shù)據(jù)中心服務(wù)器效能, 微軟(Microsoft)正探索將現(xiàn)場可編程閘陣列(FPGA)導(dǎo)入其資料中心伺服器的可能性。雖然目前這還只是一個(gè)初步的概念,但它可望緩減目前在網(wǎng)路效能所面臨的挑戰(zhàn)。微軟伺服器工程副總裁Kushagra Vaid在日前舉行的Linley
          • 關(guān)鍵字: 微軟  FPGA  IP  嵌入式  PLD  CPLD  SoC  

          嵌入式技術(shù)在特種工業(yè)縫紉機(jī)上的應(yīng)用

          • 嵌入式技術(shù)在特種工業(yè)縫紉機(jī)上的應(yīng)用,摘要:為解決國外工業(yè)縫紉機(jī)控制系統(tǒng)價(jià)格昂貴,國內(nèi)用戶難以接受的現(xiàn)實(shí)問題,通過基于ARM和FPGA的嵌入式技術(shù),完成了一款特種工業(yè)縫紉機(jī)的控制部分的技術(shù)方案,提出相關(guān)硬件模塊的設(shè)計(jì)和設(shè)計(jì)過程中應(yīng)該注意的問題、軟
          • 關(guān)鍵字: 工業(yè)縫紉機(jī)  ARM  FPGA  嵌入式技術(shù)  硬件設(shè)計(jì)  

          手機(jī)PCB的電磁兼容性設(shè)計(jì)

          • 電磁兼容性是指電子設(shè)備在各種電磁環(huán)境中仍能夠協(xié)調(diào)、有效地進(jìn)行工作的能力。電磁兼容性設(shè)計(jì)的目的是使電子設(shè)備既能抑制各種外來的干擾,使電
          • 關(guān)鍵字: 手機(jī)  PCB  電磁兼容性  

          基于SoC FPGA的工業(yè)和馬達(dá)控制方案設(shè)計(jì)

          • 工業(yè)系統(tǒng)通常由微控制器和 FPGA器件等組成,美高森美(Microsemi )基于 SmartFusion2 SoC FPGA的馬達(dá)控制解決方案是使用高集成度器件為工業(yè)設(shè)計(jì)帶來更多優(yōu)勢
          • 關(guān)鍵字: SoC FPGA  工業(yè)  馬達(dá)控制  

          基于FPGA的無刷直流電機(jī)調(diào)速系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:以FPGA為控制器,使用霍爾傳感器進(jìn)行電機(jī)電流及位置的檢測,用MOSFET搭接成的驅(qū)動(dòng)電路進(jìn)行控制電機(jī)的轉(zhuǎn)速和轉(zhuǎn)向,用VHDL語言設(shè)計(jì)了一種PWM調(diào)節(jié)
          • 關(guān)鍵字: FPGA  無刷直流電機(jī)  霍爾傳感器  PWM調(diào)節(jié)  BLDC  

          基于FPGA的脈沖耦合神經(jīng)網(wǎng)絡(luò)的硬件實(shí)現(xiàn)

          • 摘要:針對脈沖耦合神經(jīng)網(wǎng)絡(luò)(PCNN)具有神經(jīng)元脈沖同步激發(fā)、適合硬件實(shí)現(xiàn)的特點(diǎn),提出了一種基于FPGA的PCNN實(shí)時(shí)處理系統(tǒng)。系統(tǒng)設(shè)計(jì)了時(shí)鐘分頻、串口
          • 關(guān)鍵字: 脈沖耦合神經(jīng)網(wǎng)絡(luò)  硬件實(shí)現(xiàn)  FPGA  圖像處理  

          基于FPGA實(shí)現(xiàn)的PCI-I2S接口轉(zhuǎn)換電路

          • 摘要 提出了一種基于FPGA實(shí)現(xiàn)的PCI-I2S音頻系統(tǒng)方法。通過在FPGA中將PCI軟核、FIFO以及設(shè)計(jì)的接口電路等相結(jié)合,在FPGA上實(shí)現(xiàn)了 PCI、I2C、I2S等多種總線,
          • 關(guān)鍵字: PCI總線  FPGA  I2S  音頻  

          混合同余法產(chǎn)生隨機(jī)噪聲的FPGA實(shí)現(xiàn)

          • 混合同余法產(chǎn)生隨機(jī)噪聲的FPGA實(shí)現(xiàn),摘要:隨著電子對抗技術(shù)的快速發(fā)展,在有源式干擾機(jī)中需要用到數(shù)字高斯白噪聲。通過對混合同余法產(chǎn)生隨機(jī)序列的原理研究,本文提出了一種利用FPGA產(chǎn)生高斯白噪聲的方法。該方法在PC主控端的控制下,采用ROM查找表的方
          • 關(guān)鍵字: 高斯白噪聲  混合同余法  FPGA  Verilog HDL  
          共8364條 154/558 |‹ « 152 153 154 155 156 157 158 159 160 161 » ›|

          fsp:fpga-pcb介紹

          您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
          歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();