<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> ip核

          基于IP的智能傳感器SOC設(shè)計

          • 利用SOC/IP芯片能組成完整的智能傳感器系統(tǒng)。智能傳感器傳感參數(shù)可能是多種多樣的。但從功能模塊組成來講,它主要包括數(shù)據(jù)采集模塊、補償與校正模塊、數(shù)據(jù)處理模塊、數(shù)據(jù)網(wǎng)絡(luò)通信模塊、人機界面和任務(wù)管理與調(diào)度模塊等功能單元。從而基于IP的智能傳感器SOC設(shè)計過程為:首先正確建立智能傳感器的通用模塊模型;然后合理劃分各摸塊功能規(guī)范,制定各模塊之間的接口協(xié)議與標準;再設(shè)計出一系列通用的IP核;最后把所需的通用IP核搭建整合在一起構(gòu)成完整的智能傳感器系統(tǒng)。
          • 關(guān)鍵字: 智能傳感器系統(tǒng)  SoC  IP核  

          SoC設(shè)計IP核選擇策略

          • IP核可以兩種形式提供給客戶:軟核和硬核。兩種方式都可使客戶獲得在功能上經(jīng)過驗證的設(shè)計。軟核也被稱為可綜合內(nèi)核,需要由客戶進行綜合并在其SoC上實現(xiàn)。而硬核已完全實現(xiàn)(完成了版圖設(shè)計),可直接用于制造。(從技術(shù)上說,一種設(shè)計只有生產(chǎn)后才能實現(xiàn)。但是在此情況下,實現(xiàn)的意思是指安排布局并可直接投入生產(chǎn))。SoC團隊只需將硬核像一個單片集成電路片那樣置入芯片即可。軟核和硬核具有不同的問題和好處。
          • 關(guān)鍵字: 技術(shù)支持  IP核  定制  

          基于USB2.0和DDR2 SDRAM IP核的數(shù)據(jù)采集系統(tǒng)設(shè)計與實現(xiàn)

          • 本文設(shè)計的高速數(shù)據(jù)采集系統(tǒng)是應(yīng)用于芯片現(xiàn)場測試的實時數(shù)據(jù)采集系統(tǒng),由于被測試芯片為250 MHz 8 bit的高速AD輸出, 因此, 該數(shù)據(jù)采集系統(tǒng)的數(shù)據(jù)采集率是2 Gbps。為了達到實時、高速、海量的數(shù)據(jù)采集, 該系統(tǒng)利用DDR2 SDRAM的高速數(shù)據(jù)傳輸能力和海量存儲能力做為采集數(shù)據(jù)的緩存,然后通過具有即插即用、易擴展、傳輸速率較高等特點的USB2.0接口來將DDR2 SDRAM中的數(shù)據(jù)傳輸?shù)接嬎銠C中進行存儲和分析。
          • 關(guān)鍵字: 乒乓緩存  數(shù)據(jù)采集  IP核  

          基于SoPC架構(gòu)的四通道SSI通信控制器

          • 采用VHDL硬件描述語言,以Xilinx公司的FPGA為設(shè)計平臺,設(shè)計實現(xiàn)了以開源軟核MC8051為核心的控制單元,控制4路SSI協(xié)議模塊的SoPC架構(gòu)的通信控制器,并對通信控制器進行了功能仿真與驗證。該控制器可靈活進行IP核模塊擴展,并可作為外圍處理機與TI公司TMS320C6000系列DSP進行互連通信,將慢速串行通信任務(wù)進行分離,從而減輕DSP的負擔,提高系統(tǒng)的整體性能。
          • 關(guān)鍵字: IP核  同步串行接口協(xié)議  SoPC架構(gòu)  

          3-DES IP核的VerilogHDL設(shè)計

          • 首先介紹了3-DES算法的加密/解密原理,在此基礎(chǔ)上,采用流水線技術(shù),設(shè)計了一種高速的3-DES加/解密IP核,并用VerilogHDL語言描述其中的各個模塊。
          • 關(guān)鍵字: IP核  流水線技術(shù)  VerilogHDL  DES加/解密  

          基于Nios II的過程控制實驗裝置的研究

          • 利用SOPC強大的IP核和容易配置的優(yōu)勢簡化設(shè)計流程。充分發(fā)揮NiosⅡ強大的并行處理能力。該系統(tǒng)主要涉及多個下位機與FPGA的通信問題。
          • 關(guān)鍵字: SOPC  IP核  NiosII  

          MCUUSB設(shè)備控制器IP核的設(shè)計

          • 本論文針對USB1.1 協(xié)議規(guī)范,本著自主開發(fā)USB控制芯片,把MCU 和USB 設(shè)備控制器用軟核的形式集成在一塊芯片上,微控制器我們是用14 位指令字長度,且是單字節(jié)指令和單周期指令,其核心指令只有 39 條,容易掌握和設(shè)計,而且完全滿足總體設(shè)計的要求。
          • 關(guān)鍵字: USB控制芯片  IP核  MCU  

          基于FPGA 的二維提升小波變換IP核設(shè)計

          • 提出了一種高效并行的二維離散提升小波(DWT)變換結(jié)構(gòu),該結(jié)構(gòu)只需要7 行數(shù)據(jù)緩存,即可實現(xiàn)行和列方向同時進行濾波變換。
          • 關(guān)鍵字: 小波變換  數(shù)據(jù)緩存  FPGA  IP核  

          面積優(yōu)先的分組密碼算法SMS4 IP核設(shè)計

          • 對新分組密碼算法SMS4進行了FPGA實現(xiàn)。所設(shè)計的SMS4算法的IP核主要包括具有加解密功能的非流水線式數(shù)據(jù)通路和實時產(chǎn)生子密鑰的密鑰擴展模塊,并且支持電子密碼本(ECB)和分組鏈接(CBC)兩種工作模式。提出了一種不含密鑰初始化的運行模式,使解密吞吐率提高近一倍。
          • 關(guān)鍵字: 分組密碼  IP核  FPGA  

          基于Avalon-ST接口幀讀取IP核的設(shè)計和應(yīng)用

          • 研究基于Avalon-ST接口幀讀取的IP核設(shè)計應(yīng)用,通過Avalon-ST接口將外部存儲中不同格式的幀數(shù)據(jù)轉(zhuǎn)化為視頻流輸出。根據(jù)Avalon總線協(xié)議及Avalon-ST視頻協(xié)議研究設(shè)計方案,使用Verilog HDL語言對模塊進行硬件設(shè)計,并將實現(xiàn)的模塊進行測試。
          • 關(guān)鍵字: Avalon-ST  IP核  Verilog  

          有功電能計量IP核的設(shè)計

          • 對有功電能計量的數(shù)學模型進行了分析,給出了相應(yīng)的IP核實現(xiàn)模型,并詳細討論了CIC抽取濾波器、IIR高通濾波器、FIR低通濾波器、數(shù)字頻率變換等模塊的原理與設(shè)計。
          • 關(guān)鍵字: 有功電能  CycloneII  IP核  

          基于FPGA的二-十進制轉(zhuǎn)碼器設(shè)計

          • 針對二進制轉(zhuǎn)十進制(BCD)轉(zhuǎn)碼器的FPGA實現(xiàn)目標,提出了一種高效、易于重構(gòu)的轉(zhuǎn)碼器設(shè)計方案。并在FPGA開發(fā)板上成功地實現(xiàn)了該設(shè)計。
          • 關(guān)鍵字: BCD轉(zhuǎn)碼器  IP核  路徑延遲  

          FPGA并行計算抽象接口的設(shè)計與實現(xiàn)

          • 本設(shè)計為基于C語言開發(fā)的程序開發(fā)了一個FPGA的并行計算接口,凡是以C語言設(shè)計的程序,均可通過調(diào)用本設(shè)計的接口,把復(fù)雜的算法、數(shù)值處理交給FPGA芯片完成,在不需要程序員學習FPGA知識以及使用FPGA開發(fā)工具的前提下,大大地減輕CPU的負荷以及從根本上提高了程序的執(zhí)行效率,是FPGA并行化應(yīng)用的一次全新嘗試。
          • 關(guān)鍵字: IP核  調(diào)度模塊  FPGA  PCI設(shè)備驅(qū)動  Express總線  

          基于FPGA的3D圖像處理器IP核的實現(xiàn)

          • LCD顯示屏的應(yīng)用越來越廣,數(shù)量越來越多。LCD顯示屏應(yīng)用廣泛,無處不在。如家庭各種電器設(shè)備。更常見是用于各種公共場合如體育館、廣場等商業(yè)用途。給我們傳遞一種更為直觀、生動的信息。從此我們的生活發(fā)生了巨大改變。巨大的應(yīng)用巨大的市場帶來了巨大的商機。基于FPGA的LCD顯示的3D影像是為了LCD顯示屏的信息量更多,滿足人需求。
          • 關(guān)鍵字: IP核  3D圖像處理器  FPGA  LCD  Verilog  

          基于FPGA的信息安全系統(tǒng)設(shè)計

          • 本模塊采用xilinx公司的Spartan 3E系列XC3S500E型FPGA作為核心控制芯片,對采集到底模擬信號進行數(shù)字轉(zhuǎn)換后通過3DES算法進行加密、然后通過網(wǎng)絡(luò)傳輸,再經(jīng)過解密算法解密出明文數(shù)據(jù)。
          • 關(guān)鍵字: 信息安全系統(tǒng)  RAM  IP核  FPGA  乒乓操作  
          共169條 3/12 « 1 2 3 4 5 6 7 8 9 10 » ›|

          ip核介紹

          IP核概述   IP核則是一段具有特定電路功能的硬件描述語言程序,該程序與集成電路工藝無關(guān),可以移植到不同的半導(dǎo)體工藝中去生產(chǎn)集成電路芯片。利用IP核設(shè)計電子系統(tǒng),引用方便,修改基本元件的功能容易。具有復(fù)雜功能和商業(yè)價值的IP核一般具有知識產(chǎn)權(quán),盡管IP核的市場活動還不規(guī)范,但是仍有許多集成電路設(shè)計公司從事IP核的設(shè)計、開發(fā)和營銷工作。IP核有兩種,與工藝無關(guān)的VHDL程序稱為軟核;具有特定電路 [ 查看詳細 ]

          熱門主題

          IP核    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();