基于FPGA的24點離散傅里葉變換結(jié)構設計
摘要 基于Good—Thomas映射算法和ISE快速傅里葉變換IP核,設計了一種易于FPGA實現(xiàn)的24點離散傅里葉變換,所設計的24點DFT模塊采用流水線結(jié)構,主要由3個8點FFT模塊和1個3點DFT模塊級聯(lián)而成,并且兩級運算之間不需要旋轉(zhuǎn)因子,整個DFT模塊僅僅需要14個實數(shù)乘法器,布局布線后仿真工作時鐘頻率可達200 MHz。首先根據(jù)Good—Thomas算法將并行的24路輸入信號分成3組,每組8路信號,并進行并/串轉(zhuǎn)換,得到3路串行信號;其次,將3路串行信號分別輸入至3個FFT IP核模塊進行8點FFT運算;然后,將上述3個FFT IP核模塊同一時刻輸出的3路信號進行3點DFT變換;最后,將得到的3路并行輸出信號分別進行串/并轉(zhuǎn)換,得到24路DFT輸出信號。此外,設計的24點DFT結(jié)構還具有很好的擴展性,通過修改FFT IP核變換點數(shù)參數(shù)便可實現(xiàn)長度N=3×2n點DFT。
關鍵詞 24點DFT;FPGA;Good—Thomas映射算法;FFT IP核
由于具有高集成度、高速、可編程等優(yōu)點,現(xiàn)場可編程門陣列(Field Programmable Gate Array,FPGA)已經(jīng)廣泛用于多種高速信號實時處理領域中。離散傅里葉變換(Discrete Fourier Transform,DFT),尤其對應的快速傅里葉變換(Fast Fourier Transform,F(xiàn)FT),是數(shù)字信號處理中的一種基本變換?;贔PGA的FFT設計和實現(xiàn)是眾多應用中的一個重要環(huán)節(jié),是眾多FPGA芯片廠商和研究工作者一直致力研究的內(nèi)容。
目前,Altera和Xilinx公司都提供了可塑性很強的FFT IP核,只要改動相應的參數(shù)設置,就可以應用于不同產(chǎn)品中。國內(nèi)不少大學及研究所也已經(jīng)采用FPGA芯片設計開發(fā)具有自主知識產(chǎn)權的FFT。然而,目前絕大多數(shù)基于FPGA的FFT主要采用Cooley—Tukey映射算法實現(xiàn)基2和基4結(jié)構的點FFT。這在實際應用中存在以下問題:1)某些場合中所采用的DFT變換點數(shù)不一定滿足,例如24點、48點等DFT無法采用上述FFT結(jié)構實現(xiàn);2)采用Cooley—Tukey映射算法將高點數(shù)的DFT分解成若干個低點數(shù)DFT過程中,采用多級流水線結(jié)構實現(xiàn)FFT,但每一級輸出結(jié)果需要乘以相應旋轉(zhuǎn)因子后再進入下一級運算,從而增加了復數(shù)乘法器資源的使用。
以Xilinx公司Virtex IV芯片為硬件平臺,結(jié)合Xilinx公司ISE10.1軟件提供的FFT IP核,提出一種適合FPGA實現(xiàn)的基于Good-Thomas算法的24點DFT結(jié)構。相對于已有的FFT結(jié)構,設計的DFT結(jié)構不僅能夠充分利用FFT IP核優(yōu)良特性,還能大大節(jié)約復數(shù)乘法器資源的使用。同時,該結(jié)構還能擴展至變換長度N滿足N=3×2n的DFT。
1 24點DFT實現(xiàn)原理
1.1 Good—Thomas映射算法
基于Cooley—Tukey映射算法和Good-Thomas映射算法的FFT均可以將長度為N=N1N2的DFT分解成N2個N1點DFT和N1個N2點DFT級聯(lián)的形式。尤其基于Cooley—Tukey映射的FFT是最為通用的FFT算法,能夠適應于任意N1和N2長度下的DFT。相對基于Cooley-Tukey映射的FFT,基于Good —Thomas映射的FFT只能適應于N1和N2互質(zhì)情況下的DFT,但N1點DFT與N2點DFT之間的中間結(jié)果不需要采用旋轉(zhuǎn)因子進行調(diào)制,從而能夠大幅節(jié)約復數(shù)乘法器的使用。
假設輸入序列x(n)長度為N=N1N2,其中N1和N2互質(zhì),則基于Good—Thomas映射的FFT實現(xiàn)步驟如下:
從以上步驟可以看出,基于Good—Thomas映射的FFT,雖然與基于Cooley—Tukey映射的FFT實現(xiàn)原理相似,但輸入/輸出索引映射不同,而且沒有旋轉(zhuǎn)因子。
評論