fpga+dsp 文章 進(jìn)入fpga+dsp技術(shù)社區(qū)
基于FPGA的X射線安檢設(shè)備控制器設(shè)計(jì)
- 摘 要:依據(jù)X射線安檢設(shè)備各部分工作原理及控制要求,本文采用FPGA和以太網(wǎng)技術(shù)設(shè)計(jì)了基于FPGA的X射線安檢設(shè)備控制器。本文以Xilinx公司的ISE為開發(fā)平臺,在ModelSim中仿真了控制器各個(gè)模塊的功能,得到了符合控制器要求的波形。 關(guān)鍵詞:FPGA;X射線線性陣列探測卡;CS8900A;TCP/IP 引言 X射線安檢設(shè)備廣泛應(yīng)用于機(jī)場、車站、海關(guān)、港口、倉庫等地。近年來由于犯罪分子大量使用先進(jìn)的偽裝技術(shù),使傳統(tǒng)的安檢設(shè)備顯得力不從心。針對上述情況,本文設(shè)計(jì)了基于FPGA的X
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) FPGA X射線線性陣列探測卡 CS8900A MCU和嵌入式微處理器
基于FPGA的電渦流緩速器控制系統(tǒng)
- 摘 要:本文提出了一種基于FPAG芯片的控制系統(tǒng)設(shè)計(jì)方案。系統(tǒng)中利用FPGA狀態(tài)機(jī)高效地控制ADC進(jìn)行信號采集。在FPGA中搭建的模糊控制器通過對勵(lì)磁電流的連續(xù)調(diào)節(jié),實(shí)現(xiàn)了恒速、恒轉(zhuǎn)矩和恒流等控制策略。 關(guān)鍵詞:電渦流緩速器;FPGA;狀態(tài)機(jī);模糊控制 引言 電渦流緩速器的工作原理基于電磁感應(yīng)理論。作為一種輔助制動(dòng)裝置,其減少了主制動(dòng)裝置的機(jī)械摩擦,既提高了壽命,又提高了車輛行駛的安全性、經(jīng)濟(jì)性和舒適性,越來越受到汽車制造廠家的青睞。但是,由于汽車領(lǐng)域?qū)?shí)時(shí)性要求較高,且模糊控制算法
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) 電渦流緩速器 FPGA 狀態(tài)機(jī) MCU和嵌入式微處理器
ARM7與FPGA相結(jié)合在工業(yè)控制和故障檢測中的應(yīng)用
- 工業(yè)控制中往往需要完成多通道故障檢測及多通道命令控制(這種多任務(wù)設(shè)置非常普遍),單獨(dú)的CPU芯片由于其外部控制接口數(shù)量有限而難以直接完成多路檢控任務(wù)。故利用ARM芯片與FPGA相結(jié)合來擴(kuò)展檢控通道是一個(gè)非常好的選擇。這里介紹用Atmel公司ARM7處理器(AT91FR40162)和ALTERA公司的低成本FPGA芯片(cyclone2)結(jié)合使用完成多通道檢控任務(wù)的一種實(shí)現(xiàn)方法。 各部分功能簡介 圖1為此系統(tǒng)的結(jié)構(gòu)連接框圖。如圖所示,ARM芯片與FPGA芯片之間通過數(shù)據(jù)總線、地址總線及讀寫控
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) ARM7 FPGA
2007 年12月18日,CirrusLogic提供世界第一款采用 Dolby Laboratories音頻 DSP 處理器
- Cirrus Logic 公司推出世界第一款采用 Dolby Laboratories 的 Dolby? Volume 聲音調(diào)平技術(shù)的音頻 DSP 處理器,用于數(shù)字電視應(yīng)用。 在當(dāng)今的音量產(chǎn)品生產(chǎn)中,固定功能的 CS48DV2 是支持 Dolby Volume 技術(shù)的雙通道處理器,該技術(shù)是一項(xiàng)免除用戶不斷變換音量級別的煩惱的突破性技術(shù)。Dolby Volume 技術(shù)使電視節(jié)目內(nèi)容(例如鼓噪的商業(yè)性節(jié)目)或切換頻道時(shí)的音量保
- 關(guān)鍵字: CirrusLogic DSP 處理器
基于DSP的語音實(shí)時(shí)變速系統(tǒng)設(shè)計(jì)
- 引言 在外語多媒體教學(xué)中,要求對語速進(jìn)行快慢控制,以適應(yīng)不同程度學(xué)生的需求。然而,傳統(tǒng)的語音變速產(chǎn)品往往在教師改變語速的同時(shí),也改變了原說話者的語調(diào),不能達(dá)到教學(xué)的真正目的。因此,語音變速系統(tǒng)應(yīng)當(dāng)具備調(diào)整語速的同時(shí),還需要保證原說話者語調(diào)保持不變的特點(diǎn)。本文介紹的就是一種基于TMS320C5409的語音實(shí)時(shí)變速系統(tǒng)。另外,考慮到在實(shí)際系統(tǒng)中語音的壓縮存儲和語音變速往往是同時(shí)需求的,因此本文提出一種基于LPC低比特率語音編碼算法的語音變速算法,該算法能夠任意調(diào)整語音語速。 LPC算法
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) LPC算法 DSP TMS320C5409
使用ISE設(shè)計(jì)工具優(yōu)化FPGA的功耗
- 自從Xilinx公司推出FPGA二十多年來,研發(fā)工作大大提高了FPGA的速度和面積效率,縮小了FPGA與ASIC之間的差距,使FPGA成為實(shí)現(xiàn)數(shù)字電路的優(yōu)選平臺。今天,功耗日益成為FPGA供應(yīng)商及其客戶關(guān)注的問題。 降低FPGA功耗是降低封裝和散熱成本、提高器件可靠性以及打開移動(dòng)電子設(shè)備等新興市場之門的關(guān)鍵。 Xilinx在提供低功耗FPGA解決方案方面較有經(jīng)驗(yàn)。本文說明如何應(yīng)用計(jì)算機(jī)輔助設(shè)計(jì)(CAD)技術(shù),如Xilinx ISE(集成軟件環(huán)境)9.2i版本軟件使功能有效降低。 CM
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) Xilinx FPGA ASIC
Actel推動(dòng)最低功耗FPGA進(jìn)入便攜式顯示屏領(lǐng)域
- Actel公司宣布繼續(xù)專注于新興的高增長便攜式應(yīng)用市場,并推出專為液晶顯示 (LCD) 控制應(yīng)用設(shè)計(jì)的靈活的低功耗方案。新推出的IGLOO視頻演示板、帶有LCD面板的LCD適配器板、IGLOO視頻演示工具 (IVDK) 以及顯示相關(guān)的參考設(shè)計(jì),都充分利用了該公司領(lǐng)先業(yè)界的5µW Actel IGLOO FPGA 的優(yōu)勢。Actel預(yù)期這三款產(chǎn)品將會吸引便攜及手持式消費(fèi)電子、工業(yè)、醫(yī)療、汽車及軍用設(shè)備等對功耗敏感的產(chǎn)品設(shè)計(jì)人員,用于其中小型 LCD 顯示設(shè)備中。 隨著個(gè)人媒體播放器、M
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) Actel FPGA LCD MCU和嵌入式微處理器
做FPGA設(shè)計(jì)時(shí)需注意的一些關(guān)鍵問題
- 不管你是一名邏輯設(shè)計(jì)師、硬件工程師或系統(tǒng)工程師,甚或擁有所有這些頭銜,只要你在任何一種高速和多協(xié)議的復(fù)雜系統(tǒng)中使用了FPGA,你就很可能需要努力解決好器件配置、電源管理、IP集成、信號完整性和其他的一些關(guān)鍵設(shè)計(jì)問題。不過,你不必獨(dú)自面對這些挑戰(zhàn),因?yàn)樵诋?dāng)前業(yè)內(nèi)領(lǐng)先的FPGA公司里工作的應(yīng)用工程師每天都會面對這些問題,而且他們已經(jīng)提出了一些將令你的設(shè)計(jì)工作變得更輕松的設(shè)計(jì)指導(dǎo)原則和解決方案。 I/O信號分配 可提供最多的多功能引腳、I/O標(biāo)準(zhǔn)、端接方案和差分對的FPGA在信號分配方面也具有最復(fù)
- 關(guān)鍵字: FPGA 設(shè)計(jì) 問題 其他IC 制程
獻(xiàn)給DSP初學(xué)者
- 對于沒有使用過DSP的初學(xué)者來說,第一個(gè)困惑就是DSP其他的嵌入式處理器究竟有什么不同,它和單片機(jī),ARM有什么區(qū)別。事實(shí)上,DSP也是一種嵌入式處理器,它完全可以完成單片機(jī)的功能。 唯一的重要的區(qū)別在于DSP支持單時(shí)鐘周期的"乘-加"運(yùn)算。這幾乎是所有廠家的DSP芯片的一個(gè)共有特征。幾乎所有的DSP處理器的指令集中都會有一條MAC指令,這條指令可以把兩個(gè)操作數(shù)從RAM中取出相乘,然后加到一個(gè)累加器中,所有這些操作都在一個(gè)時(shí)鐘周期內(nèi)完成。擁有這樣一條指令的處理器就具備了DSP功能。 具有這條指令就稱之為數(shù)
- 關(guān)鍵字: DSP 初學(xué)
基于數(shù)字信號控制器的智能家電解決方案
- 利用單個(gè)DSP控制器集成 多種系統(tǒng)功能 先進(jìn)的新型DSP控制器能讓系統(tǒng)設(shè)計(jì)人員選擇效率更高的電動(dòng)馬達(dá),例如無刷直流馬達(dá)(BLDC)或永磁同步馬達(dá)(PMSM)等驅(qū)動(dòng)裝置。這些馬達(dá)提供多項(xiàng)勝過有刷馬達(dá)和交流感應(yīng)馬達(dá)的優(yōu)勢。無刷直流馬達(dá)的轉(zhuǎn)子結(jié)構(gòu)較輕,所以效率更高、操作更安靜、加速也更快。一款專為省電和省水洗衣機(jī)設(shè)計(jì)的無刷直流馬達(dá)控制電路如圖1所示。這個(gè)控制電路以一顆DSP控制器為核心,不僅能控制主要驅(qū)動(dòng)馬達(dá)的操作,還有充裕的效能管理,可輔助水泵和螺線管等組件,以便提供水量和洗衣精劑量控制等其它
- 關(guān)鍵字: 消費(fèi)電子 DSP 控制器 PMSM 家庭網(wǎng)絡(luò)
Xilinx和Brilliant電信推出基于FPGA的電信級時(shí)序(Timing)解決方案
- 賽靈思公司和Brilliant 電信公司日前宣布:針對下一代有線和無線網(wǎng)絡(luò)推出業(yè)界第一個(gè)基于FPGA的電信級時(shí)序(Timing)解決方案。這一聯(lián)合開發(fā)的解決方案為下一代通信網(wǎng)絡(luò)設(shè)計(jì)人員提供了第一個(gè)嵌入式可編程解決方案,該方案具有無與倫比的靈活性、現(xiàn)場可升級能力和定制化能力。通過將時(shí)序功能集成到賽靈思FPGA器件中,這一解決方案可顯著降低成本。在賽靈思Virtex™ 或 Spartan™ FPGA中實(shí)現(xiàn)的這一解決方案以兩款知識產(chǎn)權(quán)(IP)內(nèi)核—NGNTime 和 FemtoTim
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) 賽靈思 Brilliant FPGA MCU和嵌入式微處理器
恩智浦?jǐn)y手iBiquity推進(jìn)車載多標(biāo)準(zhǔn)數(shù)字地面收音機(jī)技術(shù)的發(fā)展
- 恩智浦推出用于車載娛樂系統(tǒng)的多標(biāo)準(zhǔn)數(shù)字地面收音機(jī)解決方案,可在全球任何地區(qū)實(shí)現(xiàn)高品質(zhì)的模擬和數(shù)字收音機(jī)服務(wù)。該系統(tǒng)采用了恩智浦最新研發(fā)的AM/FM車載數(shù)字信號處理器(DSP)、包含恩智浦自有軟件廣播通用標(biāo)準(zhǔn)(DRM)和數(shù)字音頻廣播(DAB)的Nexperia™ PNX9525,以及采用IBOC技術(shù)的SAF355x。IBOC技術(shù)由數(shù)字高清收音機(jī)™(HD Radio™)技術(shù)的開發(fā)者iBiquity數(shù)字公司提供。 該解決方案建立在為多標(biāo)準(zhǔn)收音機(jī)開發(fā)單芯片解決方案的構(gòu)
- 關(guān)鍵字: 汽車電子 恩智浦 收音機(jī) DSP 汽車電子
Microchip第11屆技術(shù)精英年會在七個(gè)國家培訓(xùn)近3000名工程師
- 美國微芯科技公司(Microchip Technology Inc.)宣布近日結(jié)束的Microchip第11屆系列技術(shù)精英年會參會人數(shù)再創(chuàng)歷史新高,近3000名嵌入式設(shè)計(jì)人員分別參加了在七個(gè)國家用四種語言舉辦的13場技術(shù)精英年會。Microchip技術(shù)精英年會是整個(gè)Microchip培訓(xùn)計(jì)劃的一部分,該計(jì)劃還包括由35家Microchip區(qū)域培訓(xùn)中心組成的全球網(wǎng)絡(luò)、由100多個(gè)點(diǎn)播在線研討會組成的E-Learning資料庫,以及Microchip及其分銷合作伙伴定期組織的動(dòng)手實(shí)驗(yàn)課程。 Micr
- 關(guān)鍵字: 消費(fèi)電子 美國微芯科技 DSP CAN 消費(fèi)電子
一種基于FPGA的準(zhǔn)單輸入調(diào)變序列生成器設(shè)計(jì)
- 1.引言 隨著集成電路復(fù)雜度越來越高,測試開銷在電路和系統(tǒng)總開銷中所占的比例不斷上升,測試方法的研究顯得非常突出。目前在測試源的劃分上可以采用內(nèi)建自測試或片外測試。內(nèi)建自測試把測試源和被測電路都集成在芯片的內(nèi)部,對于目前SOC級的芯片測試如果采用內(nèi)建自測試則付出的硬件面積開銷則是很大的,同時(shí)也增加了芯片設(shè)計(jì)的難度:因此片外測試便成為目前被普遍看好的方法。由于FPGA具有可重構(gòu)的靈活性,利用FPGA來作為測試源實(shí)現(xiàn)片外測試就是一種非常有效的手段。 由于偽隨機(jī)模式測試只需要有限個(gè)數(shù)的輸入向量便
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) FPGA 序列生成器 Verilog HDL MCU和嵌入式微處理器
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473